使用分集方案的dvb-h接收机芯片的制作方法

文档序号:7654387阅读:204来源:国知局
专利名称:使用分集方案的dvb-h接收机芯片的制作方法
技术领域
本发明涉及在数字视频广播(DVB)接收机中使用的接收机芯片,尤其 是,涉及使用分集方案的手持数字视频广播(DVB-H)接收机芯片。
背景纟支术讨论
使用分集方案的便携DVB接收机是在接收终端内具有两个接收机天 线的接收机,并且用于通过两个天线中的任何一个接收最佳数字视频信
在该情况下,该分集方案涉及用于接收和适当的组合若千个信号的 方案,通过单独填充影响该信号,从而克服填充。对于DVB接收,该分 集方案已经用于由移动设备的多路径? 1起的填充的解决方案。
然而,如果DVB接收机芯片用于实施常规分集方案,用于接收DVB 的接收机的尺寸将变得很大,制造步骤的数目增加,接收机的价格上升, 并且接收机的最佳性能变得很困难。
而且,如果在一个PCB上形成两个DVB 4妄收机芯片,在接收机之 间的多种终端相互邻近。因此,存在由于干扰而产生噪音的缺点。
发明概述
因此,本发明解决背景技术中的至少一个问题和缺点,提供一种外 部针脚的装置结构,其中第一接收机块和第二接收机块形成一个芯片,
并且两个接收才几块之间的干扰可最小化。
在根据本发明实施例的使用分集方案的DVB-H接收机芯片中,第一 接收机块101以及与第一接收机块隔离的第二接收机块102封装在一个 接收机芯片中。第一接收机块101的I/O端连接接收机芯片 一侧120的外 部针脚,并且第二接收机块102的I/O端连接接收机芯片 一侧120的相对 一侧130的外部针脚。第一或第二接收机块101或102的源端或控制端 连接接收才几芯片的一侧120或其他侧110和140的一个或多个外部针脚。 第一接收机块101包括第一低噪音放大器(LNA) 311,第一混频器312、 第一滤波器313和第一可变增益放大器(VGA) 314。第二接收机块102 包括第二LNA321,第二混频器322、第二滤波器323和第二 VGA324。 压控振荡器(VCO)向第一和第二混频器312和322提供频率。
在该情况下,该接收才几芯片最好具有从48MHz到860MHz的RF频 带范围。
在该情况下,该接收机芯片最好具有6MHz的信号频带。
而且,该4妻收机芯片最好具有5x5 mm2 32针脚QFN (方形扁平无 引脚封装)的封装类型。
而且,第一接收机块的1/0端最好包括1信道(+ )端、I信道(-)端、 Q信道正(+ )端、Q信道负(-)端。第二接收机块的I/O端最好包括I信 道(+ )端、I信道(-)端、Q信道(+ )端、Q信道(-)端。
而且,源端最好包括向接收机芯片提供电压的电压端,用于接收时 钟的频率端,和用于接地的接地端。
而且,控制端最好包括Inter IC (I2C)频率端,用于接收用于I2C的 频率,和I"C数据端,用于发送和接收^C数据。
在根据本发明另一实施例的使用分集方案的DVB-H接收机芯片中, 第一接收机块201以及与第一接收机块隔离的第二接收机块202封装在
一个接收机芯片中。第一接收机块201的I/O端连接接收机芯片 一侧220 的外部针脚,并且第二接收机块202的I/O端连接与接收机芯片 一侧220 成直角的另 一侧230的外部针脚。第一或第二冲妻收机块201或202的源 端或控制端连"f妄接收机芯片的一侧或其他侧210和240的一个或多个外 部针脚。第一接收机块201包括第一LNA311,第一混频器312、第一滤 波器313和第一 VGA314。第二接收机块202包括第二LNA321,第二 混频器322、第二滤波器323和第二VGA 324。 VCO向第一和第二混频 器312和322提供频率。
在该情况下,该接收机芯片最好具有5 x 5 mm232针脚QFN的封装 类型。
附图描述


图1是根据本发明第一实施例示意使用分集方案的DVB-H接收机芯 片的针脚设置的框图2是根据本发明第二实施例示意使用分集方案的DVB-H接收机芯 片的针脚设置的框图3是用于执行参考图1和2所述的分集功能的接收机块的框和
图4是用于执行参考图1和2所述的分集功能的接收机块的另一框图。
优先实施例的详细描迷
本发明将参考附图结合特定实施例进行详细描述。 图1是根据本发明第一实施例示意使用分集方案的DVB-H接收机芯 片的针脚设置的框图。
如图1所示,根据本发明第一实施例的4吏用分集方案的DVB-H接收 机芯片100包括第一接收才几块101、第二接收才几块102、 一侧120、 一侧 120的相对侧130,和其他侧面110和140。
第一接收机块101具有在其中设置的便携DVB接收机电路,并且构 成一个独立的4妾收路径1 。
第一接收机块101包括低噪音放大器(LNA)(未示出),混频器(未 示出)和可变增益放大器(VGA)(未示出)。该电路的结构将参考图3 和4在后面描述。
第二接收机块102具有在其中设置的便携DVB接收机电路,并且构 成另一单独接收路径2。
第二接收才几块102包括LNA (未示出),混频器(未示出)和VGA (未示出)。该电路的结构与第一接收机块101的结构相同,并由此从下 面图3和4的描述中可以理解。
一侧120具有第一接收机块101的用于输入和输出的端子(未示出)。
一侧120的相对侧130具有第二接收机块102的用于输入和输出的 端子(未示出)。
每个其他侧110和140分别包含第一和第二接收机块101或102的 源端(未示出)或控制端(未示出)。
第一接收机块101和第二接收机块102集成在一个DVB-H接收机芯 片100上。
第一接收机块101和第二接收机块102分别具有包含两个不同的接 收路径的分集功能,并且实施为一个芯片。
第一接收机块101和第二接收机块102集成在一个芯片上,导致电 路之间发生千扰。为了防止和消除这些干扰,相应的模块相互隔离。
换句话说,外部针脚的设置可用来提供最佳的隔离结构。
在DVB-H接收机芯片100的外部提供针脚,该芯片连接在第一接收 机块101和第二接收机块102以及外部电路的信号输入和输出部分之间。
第一接收机块101的信号输入和输出的第一接收机块101的1/0端连 接在DVB-H接收机芯片100的一侧120中设置的外部针脚。
第一接收才凡块101的I/O端包括同相正(I信道(+ ))端,同相负 (I信道(-))端、正交正(Q信道正(+ ))端和正交负(Q信道正(-)) 端。
而且,第二接收机块102的信号输入和输出的第二接收机块102的 I/O端连接在DVB-H接收才几芯片100 —侧120的相对侧130中设置的外 部针脚。
第二接收机块102的1/0端包括I信道(+ )端,I信道(-)端、 Q信道(+ )端和Q信道(-)端。
在该情况下,第一接收机块101的1/0端连接的一侧120的外部针脚 与第二接收机块102的I/O端连接的相对侧130的外部针脚相对设置。因 此,有可能最小化接收机电路或单独形成的外部针脚之间的干扰。
而且,DVB-H接收机芯片100的第一接收机块101和第二接收机 块102中的每个包括用于提供电源的源端,和用于控制第一接收机块101 和第二接收机块102的控制端。
该源端包括用于向DVB-H接收机芯片100提供电源的电源端(未示 出),用于接收时钟信号的频率端(未示出)、用于接地的接地端(未示 出)等等。
该控制端包括用于向DVB-H接收机芯片100提供fC频率的InterIC (I2C )频率端(未示出),和用于发送和接收I2C数据的I2C数据端(未 示出)。
源端(未示出)和控制端(未示出)连接DVB-H接收机芯片100 —侧120的外部针脚,或一个或多个其他侧110、 130和140。
由于该结构,在应用具有分集功能的DVB-H接收机芯片100时,在 外部针脚之间不产生干扰。因此,不仅能提高分集功能,而且能改善该 DVB-H接收才几芯片100的接收性能。
在该情况下,DVB-H接收机芯片100的RF频带从48MHz到 860MHz,接收机芯片的信号频带是6MHz,并且DVB-H接收机芯片100 的封装和尺寸实施为具有5 x 5 mm232针脚QFN(方形扁平无引脚封装)。
图2是根据本发明第二实施例示意使用分集方案的DVB-H接收机芯 片200的针脚设置的框图。
如图2所示,根据本发明第二实施例,使用分集方案的DVB-H接收 机芯片200包括第一接收才几块201,第二接收才几块202、 一侧220、与一 侧220成直角相对的一侧230,和另 一侧210和240。
第 一接收机块201具有使用设置在其中的分集方案的便携式DVB接 收机电路,并且构成一个单独的接收路径1。
第一接收机块201包括LNA (未示出)、混频器(未示出)和VGA (未示出)。该电路结构将参考图3和4描述。
第二接收机块202具有使用设置在其中的分集方案的便携式DVB接 收机电路,并且构成另一个单独的接收路径2。
第二接收机块202包括LNA (未示出)、混频器(未示出)和VGA (未示出)。该电路结构与第一接收机块201的结构相同,并通过下面关 于图3和4的描述可以理解。
一侧220具有用于第一接收机块201的输入和输出的端子(未示出)。
与一侧220成直角相对的一侧230包括用于第二接收机块202的输 入和输出的端子(未示出)。
另 一侧210和240包括第一或第二接收机块201或202的源端(未
示出)或控制端(未示出)。
第 一接收才几块201和第二接收才几块202集成在一个DVB-H接收机芯 片200上。
具有分集功能的第一接收机块201和第二接收机块202具有两个不 同的接收if各径,并且实施为一个芯片。
第一接收^f几块201和第二接收机块202集成在一个芯片上,导致电 路之间发生干扰。为了防止和消除这些干扰,相应的模块相互隔离。
换句话说,外部针脚的设置可用来提供最佳的隔离结构。
在DVB-H接收机芯片200的外部提供针脚,该芯片连接在第一接收 机块101和第二4妄收机块102以及外部电路的信号输入和输出部分之间。
第 一接收 才几块201的信号输入和输出的第 一接收机块201的I/O端连 接在DVB-H接收机芯片200的一侧220中设置的外部针脚。
第一接收机块201的1/0端包括I信道(+ )端,I信道(-)端、 Q信道正(+ )端和Q信道(-)端。
而且,第二接收机块202的信号输入和输出的第二接收机块202的 I/O端连接在与DVB-H接收机芯片200 —侧220成直角相对的一侧230 中设置的外部针脚。
第二接收才几块202的1/0端包括I信道(+ )端,I信道(-)端、 Q信道(+ )端和Q信道(-)端。
在该情况下,由于第一接收机块201的I/O端连接的一侧220的外部 针脚与第二接收机块202的I/O端连接的,与一侧220成直角相对的一侧 230的外部针脚成直角相对设置。因此,有可能最小化接收机电路或单独 形成的外部针脚之间的干扰。
而且,DVB-H接收才几芯片200的第一冲妻收机块201和第二接收机 块202中的每个包括用于提供电源的源端,和用于控制第一接收机块201
和第二接收机块202的控制端。
该源端包括用于向DVB-H接收机芯片200提供电源的电源端(未示 出),用于接收时钟信号的频率端(未示出)、用于接地的接地端(未示 出)等等。
该控制端包括用于向DVB-H接收机芯片200提供I2C频率的I2C频 率端(未示出),和用于发送和接收I2C数据的I2C数据端(未示出)。
源端(未示出)和控制端(未示出)连接DVB-H接收机芯片200 — 侧220的外部4十脚,或一个或多个其他侧210、 230和240。
由于该结构,在应用具有分集功能的DVB-H接收机芯片200时,在 外部针脚之间不产生干扰。因此,不仅能提高分集功能,而且能改善该 DVB-H接收机芯片200的4妻收性能。
在该情况下,DVB-H接收机芯片200的RF频带从48MHz到 860MHz,接收机芯片200的信号频带是6MHz,并且DVB-H接收机芯 片200的封装和尺寸实施为具有5x5 mm232针脚QFN。
图3是用于执行参考图1或2所述的分集功能的两个接收机块的框图。
如图3所示,具有分集功能的两个接收机块形成在一个芯片上的 DVB-H接收机芯片300包括第一接收机块310、第二接收机块320、锁 相环(PLL) 331和本地4展荡器(LO) 332。
通过天线输入的信号Inl和In2包括DVB RF频带信号,并且通常涉 及48Mhz到860Mhz的频带。信号Inl和In2的信号频带大约是6MHz。
第一接收机块310包括第一低噪音放大器(LNA) 311、第一混频器 312、第一低通滤波器(LPF) 313和第一可变增益放大器(VGA) 314。
第二接收机块320包括第二 LNA321、第二混频器322、第二 LPF 323 和第二 LNA 324,并且具有与第一接收机块310对称的结构。第一接收机块310的第一 LNA 311放大从卫星天线接收的弱信号 Inl,以该方式阻止将信号放大为很大的噪音,并且将放大的信号传送给 第一接收机块310的第一混频器312。
PLL 331引起LO 332的输出频率固定为不发生振动的恒定频率。PLL 331也精确的控制在L0 332中使用的压控振荡器(VCO)的电压,以便 该L0 332的输出频率固定为理想的频率。
该PLL 331包括频率合成器(未示出)和VCO (未示出)。该VCO (未示出)能处理便携式DVB-H频率范围。
该合成器由20比特s - 5分数N( sigma-delta fractional-N )结构组成, 并且基于高速切换具有良好噪音特性,超高分辨频率和宽频带。
该LO 332振荡用于将卫星信号转换为基带的频率,并产生提供给第 一和第二混频器单元312和322的频率。
第一接收才几块310的第一混频器312实施为下变频混频器,并且通 过混合在第一LNA311中放大的信号与L0 332的频率将输入频率改变为 基带频率信号。
第一接收机块310的第一 LPF 313从第一混频器312输出的频率信
号中选择地过滤理想频带的信号。
第 一接收机块310的第一 VGA 314能包括可编程增益放大器(PGA )。 第二接收机块320的结构和操作与第一接收机块310相同。 为了选择一个基带信号,通过两个接收机块输出,或组合该信号在
本领域中是公知的,并且在本发明中将不对其进行描述。
图4是用于执行参考图1或2所述的分集功能的两个接收机块的另
一框图。
如图4所示,具有分集功能的两个接收机块形成在一个芯片上的 DVB-H接收机芯片400包括第一接收机块410、第二接收机块420、 PLL
431、 L0432和相位本地振荡器(PLO) 433。
在该情况下,已经描述了该PLL431、该L0 432和该PL0 433可实 施为 一个,但是对于相应的接收机块也可以单独实施。
第一接收机块410包括第一LNA 411、第一混频器412a、第二混频 器412b、第一LPF413a、第二LPF413b、第二VGA414a和第三VGA414b。
第二接收机块420包括第四LNA 421 、第三混频器422a、第四混频 器422b、第三LPF 423a、第四LPF 423b、第五VGA 424a和第六VGA 424b 。
第一接收机块410和第二接收机块420根据分集特性具有相同的内 部结构和操作。因此,下面只描述第一接收机块410。
第一 LNA411放大从卫星天线接收的弱信号Inl,以该方式阻止将信 号放大为很大的噪音,并且将放大的信号传送给第一接收机块410的第 一混频器412a和第二混频器412b。
PLL 431引起LO 432的输出频率固定为不发生振动的恒定频率。PLL 431也精确的控制在LO 432中使用的VCO的电压,以便该LO 432的输 出频率固定为理想的频率。
而且,尽管在图中未示出,PLL431包括频率合成器和VCO。该VCO 能处理DVB-H频率范围。
该情况下,该合成器包括20比特s-S分数N结构,并且基于高速 切换具有良好噪音特性,超高分辨频率和宽频带。
该LO 432振荡用于将卫星信号转换为基带的频率,并向相位LO 443 提供振荡的频率。
同时,该L0 432具有这样的结构,从中已经移除了外部LC振荡回 路,并且实施时不需要从外部提供大约30V的高电压。
该相位LO 443产生同相或正交频率。
第一混频器412a用作下变频器,并且通过将来自卫星天线和第一
LNA411的信号与来自PLL431、 LO 432和相位LO 433的频率混合,将 输入卫星频率转换为同相基带频率信号。
第二混频器412b用作下变频器,并且通过将来自卫星天线和第一 LNA411的信号与来自PLL431、 LO 432和相位LO 433的频率混合,将 输入卫星频率转换为正交基带频率信号。
第一LPF 413a只从由第 一混频器412a输出的同相频率信号中过滤理 想频带信号。
第二 LPF 413b只从由第二混频器412b输出的正交频率信号中过滤 理想频带信号。
第二 VGA414a和第三VGA414b能包括PGA。
通过使用卫星频率信号作为转换为基带的同相频率信号,通过第二 VGA 414a输出的频率信号形成信道I,。
通过使用卫星频率信号作为转换为基带的正交频率信号,通过第三 VGA414b输出的频率信号形成信道Q,。
应当理解第二接收机块420的操作与第一接收机块410相同。
如上所述,本发明有利的降低在外部针脚中发生的干扰,该针脚用 于将第一接收机块和第二接收机块的连接端连接到外部电路,包含该接 收机块以便在DVB接收机芯片中提供分集方案。
尽管本发明已经结合实际的典型实施方式进行了描述,但应当理解 本发明不限于公开的实施例,相反,本发明意图覆盖在附加权利要求的 本质和范围内包含的各种修改和等效结构。
权利要求
1.一种手持数字视频广播(DVB-H)接收机芯片,其中第一接收机块101以及与第一接收机块隔离的第二接收机块102封装在一个接收机芯片中,第一接收机块101的I/O端连接接收机芯片一侧120的外部针脚,并且第二接收机块102的I/O端连接接收机芯片一侧120的相对一侧130的外部针脚,第一或第二接收机块101或102的源端或控制端连接接收机芯片的一侧120或其他侧110和140的一个或多个外部针脚,其中第一接收机块101包括第一低噪音放大器(LNA)311,第一混频器312、第一滤波器313和第一可变增益放大器(VGA)314,并且第二接收机块102包括第二LNA 321,第二混频器322、第二滤波器323和第二VGA 324,并且压控振荡器(VCO)向第一和第二混频器312和322提供频率。
2. 如权利要求1的DVB-H接收机芯片,其中接收机芯片具有从48MHz 到860MHz的RF频带范围。
3. 如权利要求1的DVB-H接收机芯片,其中接收机芯片具有6MHz的 信号频带。
4. 如权利要求1的DVB-H接收机芯片,其中该接收机芯片具有5 x 5 mm2 32针脚QFN (方形扁平无引脚封装)的封装类型。
5. 如权利要求1的DVB-H接收机芯片,其中第 一接收机块的I/O端包括 同相正(I信道(+ ))端; 同相负(I信道(-))端; 正交正(Q信道正(+ ))端;和 正交负(Q信道负(-))端,和 第二接收机块的i/o端包括I信道(+ )端; I信道(-)端; Q信道(+ )端;和 Q信道(-)端。
6. 如权利要求1的DVB-H接收机芯片,其中源端包括向接收机芯片提供电压的电压端; 用于接收时钟的频率端;和 用于4姿地的4妄地端。
7. 如权利要求1的DVB-H接收机芯片,其中该控制端包括Inter IC (I2C)频率端,用于接收用于I2C的频率;和^C数据端,用于发送和接收fc数据。
8. —种手持数字视频广播(DVB-H)接收机芯片,其中第 一接收机块201以及与第 一接收机块隔离的第二接收机块202 封装在一个接收机芯片中,第一接收机块201的I/O端连接接收机芯片 一侧220的外部针脚,并 且第二接收机块202的I/O端连接与接收机芯片 一侧220成直角的一侧 230的外部针扭卩,第一或第二接收机块201或202的源端或控制端连接接收机芯片的 一侧220或其^f也侧210和240的一个或多个外部4十脚,其中第一接收机块201包括第一LNA311,第一混频器312、第一滤 波器313和第一VGA314,和第二接收机块202包括第二LNA 321,第 二混频器322、第二滤波器323和第二 VGA314,和 VCO向第一和第二混频器312和322 4€供频率。
9.如权利要求8的DVB-H接收机芯片,其中该接收机芯片具有5x5 mm2 32针脚QFN的封装类型。
全文摘要
本发明涉及使用在数字视频广播(DVB)接收机中的接收机芯片,尤其是涉及使用分集方案的手持数字视频广播(DVB-H)接收机芯片。在根据本发明的DVB-H接收机芯片中,第一接收机块101以及与第一接收机块隔离的第二接收机块102封装在一个接收机芯片中。第一接收机块101的I/O端连接接收机芯片一侧120的外部针脚,并且第二接收机块102的I/O端连接接收机芯片一侧120的相对一侧130的外部针脚。第一或第二接收机块101或102的源端或控制端连接接收机芯片的一侧120或其他侧110和140的一个或多个外部针脚。第一接收机块101包括第一低噪音放大器(LNA)311,第一混频器312、第一滤波器313和第一可变增益放大器(VGA)314。第二接收机块102包括第二LNA 321,第二混频器322、第二滤波器323和第二VGA 324。压控振荡器(VCO)向第一和第二混频器312和322提供频率。
文档编号H04Q7/32GK101102429SQ20071011061
公开日2008年1月9日 申请日期2007年6月7日 优先权日2006年7月3日
发明者丁民秀, 金本冀 申请人:因特格瑞特科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1