主从设备通信电路的制作方法

文档序号:7668488阅读:199来源:国知局
专利名称:主从设备通信电路的制作方法
技术领域
本发明涉及一种电子设备间的通信电路,特别涉及一种主设备与从设备之间的通信电路
背景技术
在数字电路中以总线方式连接在一起的多个设备中, 一个是主设备,其他的都是从设备 。例如,在一个由中央处理器(CPU)、动态随机存取存储器(DRAM)、闪存(FLASH)、数 字信号处理器(DSP)、以及具有特殊功能的专用处理芯片等组成的一个系统中,CPU通常为 主设备,其他设备为从设备。
一般情况下,主设备访问 一个从设备时只需向从设备发送一选通信号即可实现两者的通 信,但有时由于从设备还未处于就绪状态就被主设备选通,从而可能导致数据传输发生错误

发明内容
鉴于以上内容,有必要提供一种主从设备通信电路,以确保主从设备通信时从设备已处 于就绪状态。
一种主从设备通信电路,包括一主设备、 一从设备及一连接所述主设备及从设备的总线 ,所述从设备包括一连接所述总线的总线开关及一状态侦测电路,所述状态侦测电路包括一 电压输入端及一侦测信号输出端,所述主设备的一电源端与所述电压输入端相连,所述侦测 信号输出端与所述主设备的一触发引脚及所述总线开关相连,当所述电源端有电压输出给所 述状态侦测电路时,所述状态侦测电路经一延迟时间后通过所述侦测信号输出端输出一控制 信号以导通所述总线开关,并同时触发所述主设备与从设备进行通信。
相较现有技术,所述从设备应用所述状态侦测电路侦测主设备的电压信号,并经一延迟 时间后通过所述侦测信号输出端输出一控制信号以导通所述总线开关,同时触发所述主设备 与从设备进行通信,从而确保了从设备在就绪后与主设备进行通信,避免了因从设备未就绪 而导致的数据传输错误。


下面结合附图及较佳实施方式对本发明作进一步详细描述 图l是本发明主从设备通信电路较佳实施方式的框图。
4图2是图1从设备中的状态侦测电路的电路图。
具体实施例方式
请共同参考图1及图2,本发明主从设备通信电路的较佳实施方式包括一主设备IO、 一从 设备20及一连接所述主设备10及从设备20的总线30。所述从设备20包括一总线开关22及一状 态侦测电路24,所述状态侦测电路24用于侦测主设备10的电压信号,并产生一延迟时间以确 保从设备20已处于就绪状态,并在所述延迟时间后输出一控制信号以控制所述总线开关22导 通,从而实现主设备10与从设备20之间进行通信。
所述状态侦测电路24包括一第一比较器0P1、 一第二比较器0P2、 一第一开关元件(本实 施方式为一NPN型三极管Q1)、 一第二开关元件(本实施方式为一NPN型三极管Q2)、 一第一 电阻R1、 一第二电阻R2、 一第三电阻R3、 一第一电容C1、 一第二电容C2及一第三电容C3。
所述主设备IO的一 电源端VDD分别经所述第一 电阻R1与所述第一 比较器0P1的反相输入端 相连及与所述第二比较器0P2的同相输入端相连,所述第一电容C1串接于所述第一比较器 0P1的反相输入端与地之间。所述第一比较器0P1的同相输入端与所述第二比较器0P2的反相 输入端相连后与一参考电压源VREF相连。所述第一比较器0P1及第二比较器0P2的正极电源端 与所述电源端VDD相连,负极电源端相连后接地。所述第一比较器0P1的输出端与所述三极管 Q1的基极相连并通过所述第二电容C2后接地,所述电源端VDD还通过所述第二电阻R2与所述 三极管Q1的基极相连,所述三极管Q1的集电极通过所述第三电阻R3与所述电源端VDD相连并 作为一侦测信号输出端T1与所述主设备10的一触发引脚相连,所述触发引脚可为一通用输入 输出(General Purpose 1/0, GPIO)引脚,所述三极管Q1的发射极与所述三极管Q2的集电 极相连。所述第二比较器OP2的输出端与所述三极管Q2的基极相连并通过所述第三电容C3后 接地,所述三极管Q2的发射极接地。
其中,所述第二电容C2及第三电容C3起到滤波的作用,所述第二电阻R2及第三电阻R3为 上拉电阻,为进一步节省成本,可将上述四个元件删除,删除后所述三极管Q1的集电极直接 与所述电源端VDD相连即可。
当所述主设备10预与所述从设备20通信时,所述主设备10通过所述电源端VDD给所述从 设备20供电,即所述状态侦测电路24接收所述电源端VDD的电压信号。此时,由于所述第一 比较器0P1的反相输入端与所述电源端VDD之间连接由所述第一电阻R1及第一电容C1组成的延 迟电路,故初始时所述第一比较器0P1的反相输入端的电压小于同相输入端的电压,其输出 端输出高电平,使所述三极管Q1导通,同时所述第二比较器0P2反相输入端的电压也小于同 相输入端的电压,其输出端输出高电平,使所述三极管Q2导通,所述侦测信号输出端T1输出一低电平信号给所述主设备10的触发引脚。经过由所述第一电阻R1及第一电容C1组成的延迟 电路所产生的一延迟时间后所述第一比较器0P1的反相输入端的电压大于同相输入端的电压 ,使所述三极管Q1截止,使所述侦测信号输出端T1输出一高电平信号给所述主设备10的触发 引脚,从而所述主设备10的触发引脚接收到了一个由低到高变化的控制信号,以触发所述主 设备10与从设备20通信。所述控制信号的脉宽可通过调整所述第一电阻R1及第一电容C1的值 来改变,即改变延迟时间,以满足实际中从设备20的准备就绪时间。同时,所述侦测信号输 出端T1发出的控制信号也控制所述总线开关22导通,从而使所述主设备10与从设备20通过所 述总线30实现通信。所述第二比较器0P2是用于提高所述第一比较器0P1的工作稳定性,为节 省成本,也可将所述第二比较器0P2、三极管Q2及第三电容C3删除,将所述三极管Q1的发射 极直接接地即可。
本发明主从设备通信电路可在主设备10供电给从设备20后产生一延迟时间,以确保所述 从设备20已准备就绪,再将就绪的从设备20与主设备10进行通信,从而保证了主设备10与从 设备20之间数据传输不会发生错误。
权利要求
权利要求1一种主从设备通信电路,包括一主设备、一从设备及一连接所述主设备及从设备的总线,其特征在于所述从设备包括一连接所述总线的总线开关及一状态侦测电路,所述状态侦测电路包括一电压输入端及一侦测信号输出端,所述主设备的一电源端与所述电压输入端相连,所述侦测信号输出端与所述主设备的一触发引脚及所述总线开关相连,当所述电源端有电压输出给所述状态侦测电路时,所述状态侦测电路经一延迟时间后通过所述侦测信号输出端输出一控制信号以导通所述总线开关,并同时触发所述主设备与从设备进行通信。
2 如权利要求l所述的主从设备通信电路,其特征在于所述状态 侦测电路包括一第一比较器、 一第一开关元件、 一第一电阻及一第一电容,所述主设备的电 源端经所述第一电阻与所述第一比较器的反相输入端相连,所述第一电容串接于所述第一比 较器的反相输入端与地之间,所述第一比较器的同相输入端与一参考电压源相连,所述第一 比较器的输出端与所述第一开关的第一端相连,所述第一开关元件的第二端与所述主设备的 电源端相连并作为所述侦测信号输出端,所述第一开关元件的第三端接地,当所述第一比较 器输出高电平时,所述第一开关元件导通,当所述第一比较器输出低电平时,所述第一开关 元件截止。
3 如权利要求l所述的主从设备通信电路,其特征在于所述状态 侦测电路包括一第一比较器、 一第二比较器、 一第一开关元件、 一第二开关元件、 一第一电 阻及一第一电容,所述主设备的电源端经所述第一电阻与所述第一比较器的反相输入端相连 ,并与所述第二比较器的同相输入端相连,所述第一电容串接于所述第一比较器的反相输入 端与地之间,所述第一比较器的同相输入端与所述第二比较器的反相输入端相连后与一参考 电压源相连,所述第一比较器的输出端与所述第一开关的第一端相连,所述第一开关元件的 第二端与所述电源端相连并作为所述侦测信号输出端,所述第一开关元件的第三端与所述第 二开关元件的第二端相连,所述第二比较器的输出端与所述第二开关元件的第一端相连,所 述第二开关元件的第三端接地,当所述第一比较器分别输出高电平及低电平时,所述第一开关元件分别导通及截止,当所述第二比较器分别输出高电平及低电平时,所述第二开关元件 分别导通及截止。
4.如权利要求3所述的主从设备通信电路,其特征在于所述第二 开关元件为一NPN型三极管,其第一端、第二端及第三端分别对应三极管的基极、集电极及 发射极。
5.如权利要求3所述的主从设备通信电路,其特征在于所述第二 开关元件的第一端与地之间还串接一第三电容。
6.如权利要求2或3所述的主从设备通信电路 一开关元件为一NPN型三极管,其第一端、第二端及第三端分别对应 及发射极。
7.如权利要求2或3所述的主从设备通信电路 源端与所述第一开关元件的第一端之间还串接一第二电阻。
8.如权利要求2或3所述的主从设备通信电路 源端与所述第一开关元件的第二端之间还串接一第三电阻。
9.如权利要求2或3所述的主从设备通信电路 一开关元件的第一端与地之间还串接一第二电容。
10.如权利要求l所述的主从设备通信电路,其特征在于所述主设 备的触发引脚为一通用输入输出引脚。,其特征在于所述第三极管的基极、集电极,其特征在于所述电 ,其特征在于所述电 ,其特征在于所述第
全文摘要
一种主从设备通信电路,包括一主设备、一从设备及一连接所述主设备及从设备的总线,所述从设备包括一连接所述总线的总线开关及一状态侦测电路,所述状态侦测电路包括一电压输入端及一侦测信号输出端,所述主设备的一电源端与所述电压输入端相连,所述侦测信号输出端与所述主设备的一触发引脚及所述总线开关相连,当所述电源端有电压输出给所述状态侦测电路时,所述状态侦测电路经一延迟时间后通过所述侦测信号输出端输出一控制信号以导通所述总线开关,并同时触发所述主设备与从设备进行通信。所述主从设备通信电路可确保从设备就绪后与主设备进行通信。
文档编号H04L1/24GK101453313SQ20071020288
公开日2009年6月10日 申请日期2007年12月6日 优先权日2007年12月6日
发明者谢明志, 陈旸元 申请人:鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1