基于avs的数字机顶盒的制作方法

文档序号:7945355阅读:246来源:国知局
专利名称:基于avs的数字机顶盒的制作方法
技术领域
本发明涉及一种数字机顶盒系统,尤其涉及一种基于先进音视频编码的机顶盒。
背景技术
在DVD领域,国外大约有2000项专利,而我国几乎为零。至2004年,DVD专利许可 费已经占到总成本的三分之一,远高于一般制造业。据有关方面统计,2004年到2012年,国 内销售的数字电视(含机顶盒)和激光视盘机将达到4亿台,按照MPEG-2每台设备收费2. 5 美元计算,国内企业为此将付出10亿美元的专利费。而MPEG-2的替代标准之一的MPEG-4 除了一次性收取专利费用外,还采取按天收费的计费模式,费用较之MPEG-2高得多。在饱受缺少DVD专利阵痛之后,中国的数字音视频技术终于在标准层面具备了与 国际领先的技术标准分庭抗礼的可能性-这就是中国自主知识产权的数字音视频编解码 技术标准AVS。AVS标准是“信息技术先进音视频编码”(Audio and Video coding Standardfforkgroup of China)系列标准的简称,包括系统、视频、音频等三个主要标准和 一致性测试等支撑标准,这是基于我国创新技术和公开技术制定的开放标准,旨在为中国 日渐强大的音视频产业提供完整的信源编码技术方案。AVS音视频编解码(软件)系统在压缩码率比MPEG-2编解码系统低一倍的情况 下,图像质量均好于经MPEG-2编解码后的图像质量。AVS的产业化可以节省相当可观的 MPEG-2专利费,压缩效率比MPEG-2高一倍,节省信道资源和光盘存储资源,为我国数字电 视等音视频产业和相关芯片产业提供跨越发展的技术源头。数字化音视频产业是国民经济与社会发展的重要产业,是信息产业三大组成部分 之一,有望在“十一五”期间成长为国民经济第一大产业。由于数字机顶盒的日益广泛的应用,因此将AVS标准在数字机顶盒上的应用,借 助数字机顶盒这个新兴的业务平台有利于AVS的推广,也有利于我国在数字机顶盒领域占 有一席之地。

发明内容
本发明的技术效果能够克服上述缺陷,提供一种基于AVS的数字机顶盒,其可提 供高质量的音视频。为实现上述目的,本发明采用如下技术方案其包括中央处理模块、FLASH/DRAM 模块、显示模块、电源管理模块、AVS模块,中央处理模块分别与FLASH/DRAM模块、显示模 块、电源模块、AVS模块连接。AVS对我国数字化音视频产业的发展具有基础意义,每年可以节省数十亿美元的 专利费,使中国在国际视频编解码领域占有重要一席。大力发展音视频编解码技术并将其 标准化,不仅标志着我国在多媒体处理等领域的研究处于国际领先地位,还将创造可观的 经济效益和社会效益。
3
AVS模块包括音频输入单元、音频输出单元、视频输入单元、视频输出单元、MPEG 引擎单元,音频输入单元与音频输出单元之间以及视频输入单元与视频输出单元之间分别 通过MPEG引擎单元连接。中央处理模块采用SMP8654型号。AVS最直接的产业化成果是未来十年我国需要的数亿颗解码芯片,最直接效益是 节省超过每年数十亿美元的专利费。AVS是我国具备自主知识产权的第二代信源编码标准, AVS不但大大优于MPEG-2,而且优于MPEG-4。本机顶盒系统智能化程度高,操作界面简单,功能广,可广泛应用在家具智能等领 域。


图1为本发明的模块结构示意图;图2为本发明的AVS模块示意图;图3为解码流程图。
具体实施例方式如图1所示,本系统包括中央处理模块、FLASH/DRAM模块、显示模块、电源管理模 块、AVS模块,中央处理模块分别与FLASH/DRAM模块、显示模块、电源模块、AVS模块连接。中央处理模块采用SigmaDesigns公司的SMP8654作为开发平台。SMP8654内置三核CPU,一个500MHz 64位的MIPS CPU,其RISC的精简指令集系 统结构更简单有效;一颗333MHz的CPU作为辅助CPU,用户DRM加密;一颗333MHz的CPU, 用于处理实时中断处理。SMP8654的内存带宽为64位,最大容量达到1G,内置的视频处理 器能解码AVS、H. 264 (AVC)、VC-I和MPEG-2等音视频编码国际标准,支持多流解码格式。 SMP8654芯片包括扩展的音频解码功能,包含DRA、杜比数字式、WMA、WMA Pro、AAC、MPEG音 频层I、II和III(MP3)及其它音频标准。芯片还支持内容安全管理,含片上安全处理器、闪 存和 DRM 引擎,用于高速 AES、DES、triple-DES、RC4、CSS、DVB-CSA 及 Multi-2 的有效载荷 解密。芯片内含通用存储控制器、以太网10/100控制器、双USB 2. 0控制器、IDE控制器、 PCI总线和通用I/O接口等。FLASH/DRAM模块中固化有嵌入式软件包括嵌入式OS和Decoder Subsystem程序。系统启动时,首先从FLASH/DRAM模块中读取硬件启动需加载的内核、文件及应用 程序,并复制到DRAM单元中。如图2、图3所示,AVS模块包括音频输入单元、音频输出单元、视频输入单元、视频 输出单元、MPEG引擎单元,音频输入单元与音频输出单元之间以及视频输入单元与视频输 出单元之间分别通过MPEG引擎单元连接。MPEG引擎单元负责将AVS编码数据解析成ES数 据,音、视频输出模块负责接收ES数据和时间戳信息,并对ES数据进行硬件解码,显示数据 存储于FIFO缓冲区中,显示模块负责将显示数据输出到显示端口。视频解码在中央处理模块上移植AVS视频解码程序,完成程序架构修改、汇编代 码的优化,实现标准清晰度的实时解码。
音频解码在中央处理模块上移植音频解码程序,实现实时解码。
权利要求
一种基于AVS的数字机顶盒,其特征在于包括中央处理模块、FLASH/DRAM模块、显示模块、电源管理模块、AVS模块,中央处理模块分别与FLASH/DRAM模块、显示模块、电源模块、AVS模块连接。
2.根据权利要求1所述的基于AVS的数字机顶盒,其特征在于AVS模块包括音频输入 单元、音频输出单元、视频输入单元、视频输出单元、MPEG引擎单元,音频输入单元与音频输 出单元之间以及视频输入单元与视频输出单元之间分别通过MPEG引擎单元连接。
3.根据权利要求1或2所述的基于AVS的数字机顶盒,其特征在于中央处理模块采用 SMP8654 型号。
全文摘要
本发明涉及一种数字机顶盒系统,尤其涉及一种基于先进音视频编码的机顶盒。本发明的基于AVS的数字机顶盒包括中央处理模块、FLASH/DRAM模块、显示模块、电源管理模块、AVS模块,中央处理模块分别与FLASH/DRAM模块、显示模块、电源模块、AVS模块连接。本机顶盒系统智能化程度高,操作界面简单,功能广,可广泛应用在家具智能等领域。
文档编号H04N7/26GK101924860SQ20091001597
公开日2010年12月22日 申请日期2009年6月9日 优先权日2009年6月9日
发明者孙青峰, 富饶, 朱明 , 王亮, 王庆友, 翟伟伟, 蔡宇玉, 袁斌 申请人:青岛海尔软件有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1