发送/接收单元和用于在发送/接收单元之间传输信号的方法和装置的制作方法

文档序号:7733794阅读:198来源:国知局
专利名称:发送/接收单元和用于在发送/接收单元之间传输信号的方法和装置的制作方法
发送/接收单元和用于在发送/接收单元之间传输信号的
方法和装置相关申请的交叉引用本申请是De La Puente 等人的题为 “Parallel Test Circuit with ActiveDevices” (申
请号为12/035,378,于2008年2月21日递交)的美国专利申请的部分继续,该美国专利 申请所公开的全部内容通过引用被结合于此。申请12/035,378在此被称作’ 378申请。
背景技术
,378申请公开了具有有源器件的并行测试电路。,378申请中所公开的并行测 试电路中的示例性的一个的高级别表示被示出在图7中。并行测试电路700利用通道输 入 / 输出(I/O 或 10)块 702 和四个 DUT I/O 块 704、706、708、710 来在 TESTER_IO 节 点和四个 (DUT_K)_0、DUT_IO_l、DUT_IO_2 和 DUT_IO_3)之间以 4 (即 1 4 或 4 1)来扇出(fan-out)/扇入(fan-in)信号。通道和DUT I/O块702、704、706、708、710中的每一个包括有源驱动器和有 源接收器。将它们标记为哪个(即哪些是驱动器并且哪些是接收器)在很大程度上是选 择问题。在图7中,将信号从TESTER_IO节点移向一个或多个DUT_IO节点的元件被 称作“驱动器”。将信号从一个或多个DUT_IO节点移向TESTER_IO节点的元件被称 作“接收器”。在考虑该惯例的情况下,通道I/O块702包括有源驱动器712、有源接 收器714和端接(termination)电阻器716。有源驱动器712的输入耦合到TESTER_IO节 点,并且有源驱动器712的输出耦合到各个DUT I/O块704、706、708、710中的有源驱 动器718、720、722、724的输入。经由复用器726,有源接收器714的输入被选择性地 耦合到各个DUT I/O块704、706、708、710中的有源接收器728、730、732、734的输 出。有源接收器714的输出经由端接电阻器716耦合到TESTER_IO节点。DUT I/O块704、706、708、710中的每一个包括有源驱动器(例如,驱动器 718)、有源接收器(例如,接收器728)和端接电阻器(例如,电阻器736)。每个DUT I/O块中的有源驱动器的输出经由各自的端接电阻器耦合到多个DUT_IO节点中的一个。 同样耦合到DUT_IO节点中的每一个的是有源接收器中的一个的相应输入。在操作中,在并行测试电路700的TESTER_IO节点处接收的信号可被扇出到 任意或全部DUT_IO节点,或者在任意DUT_IO节点处读取的信号可被选择性地传回 TESTER_IO节点。在一些情况下,并且如在’ 378申请中所描述的,并行测试电路700 可被扩张为提供来自DUT_IO节点的并行读数。理论上,,378申请中所描述的并行测试电路可通过如下方式被扩展将单个 通道I/O块702耦合到增多数目的DUT I/O块704、706、708、710,从而将信号扇出/ 扇入增多任意数目的信号路径(例如,增多4条、8条或任意其他数目的信号路径)。然 而,实际上,随着单个并行测试电路700的扇出/扇入增多,变得难以维持信号完整性和 DUT隔离。例如,随着更多的DUT I/O块704、706、708、710被耦合到单个通道I/O 块702,变得更加难以在DUT I/O块704、706、708、710和通道I/O块702之间路由信
5号以使得在不同的信号路由之间维持类似的信号传播特性。即使单个并行测试电路的扇出/扇入能够在维持信号完整性的同时增多,也存 在这可能不被希望的应用。例如,在增多的扇出/扇入并不总被需要(或者根本不被需 要)的应用中,具有增多的扇出/扇入的并行测试电路可能是不太有用的,或者甚至是成 本上不容许的。结果,有时希望平衡1) 一些应用的增多的扇出/扇入需求和2)较低阶 扇出/扇入电路提供的模块化。


在附图中图示出本发明的说明性实施例,其中图1图示出用于在至少三个发送/接收单元之间传输信号的示例性装置,其中至 少三个发送/接收单元中的每个耦合到传输线路网络;图2图示出用于在耦合到传输线路网络的至少三个发送/接收单元之间传输信号 的示例性方法;图3图示出用于实现图2中示出的方法的示例性装置;图4图示出图3所示切换元件中的一个的示例性实现方式,以及图3所示控制系 统可与切换元件相耦合的示例性方式;图5更详细地图示出图1所示并行测试电路中的一个的发送/接收单元可被如何
配置;图6图示出用于配置图1所示每个并行测试电路的发送/接收单元以使得并行测 试电路之间的信号延迟可得到调节的示例性方式;和图7提供了示例性并行测试电路的高级别表示。
具体实施例方式这里公开的是用于在至少三个发送/接收单元之间传输信号的方法和装置,这 至少三个发送/接收单元中的每一个耦合到传输线路网络。在一些实施例中,这些方法 和装置可用于以2(即,1 2或2 1)来扇出/扇入完全双向的信号路径。例如,参 见图1中示出的示例性装置100。装置100包括耦合到两个并行测试电路106、108中的 每一个的测试系统102。并行测试电路106、108中的每一个可以像’ 378申请中所描述 的那样构造或者以其他方式构造。测试系统102和并行测试电路106、108中的每一个包 括将测试系统102和并行测试电路106、108中的相应一个耦合到传输线路网络104的发 送/接收单元110、112、114。如果并行测试电路106、108中的每一个以4 (即1 4或 4 1)来扇入/扇出信号,则测试系统102可以将单个测试信号提供给多达八个待测设备 输入/输出(DUT I/O) 116的阵列。如果每个并行测试电路106、108的发送/接收单元 112、114被耦合到“针对DUT I/O”的有源驱动器(即,类似于图7中示出的情况), 并且如果针对DUT I/O的有源驱动器是可个别控制的(即,每个都能够被置于导通(ON) 或关断(OFF)状态),则测试系统102可以将单个测试信号提供给DUT I/O 116中的任 意一个或组合。类似地,在通过装置100的逆向流中,测试系统102可从任意DUT I/O 116接收信号。虽然图1图示出具有耦合到传输线路网络104的三个发送/接收单元110、112、114的示例性装置100,但是这里公开的方法和装置可用于将更多或更少的(例如,两个) 发送/接收单元耦合到传输线路网络。也就是说,所公开的方法和装置尤其适用于需要 将扇出和扇入增加两个的网络。在上述背景下,图2图示出用于在被耦合到传输线路网络的至少三个发送/接收 单元之间传输信号的示例性方法200。该方法包括,针对传输线路网络上的每个信号传 输,指定发送/接收单元中的一个单元作为发送单元并且指定发送/接收单元中的所有其 他单元作为非发送单元(在块202处)。方法200还包括,针对传输线路网络上的至少两 个不同的信号传输中的每一个,1)指定发送/接收单元中不同的一个单元作为发送单元 (在块204处),2)使用非发送单元中的至少一个来有源地(actively)端接传输线路网络 (在块206处),3)经由传输线路网络发送信号,该信号是从发送单元发送的(在块208 处),以及4)在一个或多个非发送单元处接收所发送的信号(在块210处)。通过利用 非发送单元的有源驱动器来驱动DC电压,传输线路网络被有源地端接,该有源驱动器具 有经由端接电阻器耦合到传输线路网络的输出。通常而非必定地,所有的非发送单元将 被配置来端接传输线路。当耦合到传输线路网络的非发送单元被有源地端接时,信号可以以良好的信号 完整性被发送单元发送并且被一个或多个非发送单元接收。并且通过根据发送/接收单 元在特定的信号传输期间是被配置为发送单元还是非发送单元,选择性地使能和禁用由 发送/接收单元提供的有源端接,信号可以以良好的信号完整性在传输线路网络上的任 何方向上被传输。通过参考用于实现该方法的示例性装置300,方法200可被更好地理解。装置的 一个示例性集合300被示出在图3中,其中三个发送/接收单元302、304、306被分别耦 合到传输线路网络314的三个输入/输出(I/O)端子308、310、312。在图3中,将信号 移向传输线路网络的元件被称作“驱动器”,并且将信号从传输线路网络移开的元件被 称作“接收器”。在考虑该惯例的情况下,每个发送/接收单元包括有源接收器316、 有源驱动器318、端接电阻器320和切换元件322。每个有源接收器316具有耦合到I/O 端子308中的相应一个的接收器输入324。每个有源驱动器318将驱动器输入326耦合到 驱动器输出328。端接电阻器320将驱动器输出328耦合到I/O端子308中的相应一个。 切换元件322被配置为选择性地将驱动器输入326耦合到DC电压源330。切换元件322 还可以被配置为选择性地将驱动器输入326耦合到信号源332。控制系统334可被耦合到装置300或者与装置300集成在一起。控制系统334 耦合到至少三个发送/接收单元302、304、306的切换元件322,并且将切换元件322配 置为A)将发送/接收单元中的发送单元302的驱动器输入326与信号源332耦合,和 B)将发送/接收单元中的至少一个非发送单元304、306的驱动器输入326与DC电压源 330 華禹ο图4图示出切换元件322中的一个的示例性实现方式,以及控制系统334可与切 换元件322相耦合的示例性方式。作为示例,切换元件322被示出为包括复用器400,该 复用器400具有第一和第二复用器输入(被标记为“1”和“0”)、耦合到驱动器输入 326的复用器输出、和选择输入(被标记为“SEL”)。DC电压源330被耦合到第一复 用器输入,并且信号源332被耦合到第二复用器输入。控制系统334被耦合到复用器400
7的选择输入。在使用发送/接收单元302期间,控制系统334可将复用器400配置为 A)将驱动器输入326与信号源332耦合(即,当发送/接收单元302被配置为发送单元 时),和B)将驱动器输入326与DC电压源330耦合(即,当发送/接收单元302被配 置为非发送单元时)。如果图3中示出的发送/接收单元302、304、306中的每一个被与 图4中示出的发送/接收单元302类似地构造,则控制系统334还可以被配置为A)将 被指定为发送单元的任一个发送/接收单元的驱动器输入与信号源耦合,和B)将被指定 为非发送单元的任一个发送/接收单元的驱动器输入与DC电压源耦合。现返回参考图1,图1图示出图3所示的传输线路网络可以如何用来将测试系统 102(例如,电路测试器)的单个测试通道扇出到’ 378申请中所公开的两个并行测试电 路106、108(并且最终扇出到多个DUT 1/0116)。根据传输线路网络104上数据流的希 望方向,诸如图3和4中公开的控制系统之类的控制系统可被配置为1)动态地将发送/ 接收单元110、112、114中的每一个置于发送模式或接收模式中,和2)动态地使能和禁 用每个发送/接收单元110、112、114的有源端接。图5更详细地图示出图1所示的并行测试电路106、108中的一个的发送/接收 单元112、114可被如何配置。注意,发送/接收单元500 (图5)在许多方面被配置得类 似于图4中示出的一般发送/接收单元302。然而,图5中示出的控制系统502、504是 更健壮的(robust),用于提供在’ 378申请中公开的一些额外功能。注意,图5中被标记为“发送缓冲器”的驱动器506将信号从TESTER_IO节 点移向耦合到TRN_IN的一个或多个DUT_IO节点。被标记为“接收缓冲器”的接收器 508将信号从耦合到REV_IN的DUT_IO节点中的一个移向TESTER_IO节点。图5中示出的控制系统502、504接收多个信号(CHIO_TXBUF_ENA、CHIO_ LOW_LEAK、CHIO_VTERM_ENA、CHIO_CMP_MD、IO_MODE、CHIO_RCVMD、 DRV/RCV)。这些信号中的一些或全部可通过例如诸如测试系统102(图1)之类的测试 系统被提供给并行测试电路。通过控制这多个信号,发送/接收单元500可被置于多个不 同模式中,包括驱动、接收和低泄露模式。注意,出于该描述的目的,“驱动”模式 表示其中测试系统正通过并行测试电路500将数据驱动到DUT I/O的数据流,并且“接 收”模式表示其中测试系统正通过并行测试电路500从DUT I/O接收数据的数据流。通过设定IO_MODE = 1 (针对仅驱动(Drive-only)模式),或者通过设定10_ MODE = 0且DRV_RCV = 1 (对于双向模式中的驱动),驱动模式可被选择。在驱动 模式中,发送缓冲器506经由TESTER_IO从测试系统(测试器)接收信号,对其进行缓 冲,并且将其分发到所有的DUT I/O驱动器(在’ 378申请中被称作DUT_IO驱动器)。 输入端接可以是导通或关断,如通过CHIO_VTERM_ENA来控制的。当端接被使能时, 接收缓冲器508被导通并且接收缓冲器的源将是CHIO_VT,CHIO_VT是端接电压。当 端接被禁用时,接收缓冲器508被关断。通过设定ICLMODE = O且DRV_RCV = 0(对于双向模式中的接收),或者通
过设定IO_MODE = 2 (当在ECRD比较模式中时),接收模式可被选择。ECRD比较模 式将在此描述中随后进行描述。在两种接收模式的任一种中,CHIO_VTERM_ENA都对
端接没有影响。双向接收模式也可被称作“旁路”模式。通过设定CHIO_RCVMD = 0和CHIO_VTERM_ENA = 0,旁路模式被进一步使能。当该模式被选择/使能时,RCV_OUT信 号中的一个通过复用器510和512被耦合到接收缓冲器508的输入,从而使得RCV_OUT 能够驱动TESTER_IO节点。在任一时间点处,RCV_OUT发源于DUT I/O中的一个, 如由RCV_BUF_SEL所确定的。通过串行地将TESTER_IO节点耦合到不同的RCV_OUT 信号,各种DUT I/O信号可被串行地输出到与TESTER_IO节点相耦合的测试系统。通过设定CHIO_RCVMD = 1 和 CHIO_VTERM_ENA = 0,ECRD 比较模式被 进一步设定。当该模式被选择/使能时,ECRD信号中的一个通过复用器510和514被 耦合到接收缓冲器508的输入,从而使得ECRD能够驱动TESTER_IO节点。在任一时 间点处,ECRD发源于多个比较器中的一个,如由ECRDS所确定的。比较器(未示出) 中的每一个将DUT I/O信号中的一个与所预期的DUT I/O信号进行比较并生成ECRD信 号中的一个。注意,发送缓冲器506由CHIO_TXBUF_ENA单独控制。虽然发送缓冲器506 可被一直保持为导通,从而消除对CHIO_TXBUF_ENA信号的需要,但是可能希望当将 ECRD信号驱动到TESTER_IO节点时关断发送缓冲器506。在ECRD模式中关断发送缓 冲器506减轻了由发送/接收单元500所拾取的信号反馈。然而,希望当将RCV_OUT 信号驱动到TESTER_IO节点时导通发送缓冲器506。这消除了耦合到TESTER_IO节点 的传输线路网络上的未被端接的短截线(stub)的存在。通过设定CHIO_LOW_LEAK= 1,低泄露模式可被选择。在低泄露模式中,在 TESTERJO节点处的整体泄露将< 5nA(毫微安培)。至此为止所讨论的示例性传输线路网络(参见图1和图3)被耦合到仅三个发送 /接收单元,并且如图3所示,每个发送/接收单元302、304、306被耦合到其自己的传 输线路段336、338、340,同时所有的传输线路段336、338、340被耦合到公共分支节点 342。在其他实施例中,传输线路网络可被耦合到更多或更少的发送/接收单元。优选 地,传输线路网络通过从公共分支节点分支出更多的传输线路段而被扩展。然而,也可 以向传输线路网络添加额外的一个或多个分支节点,或者将两个或更多个发送/接收单 元耦合到单个传输线路段。然而,这样做可能需要发送/接收单元对信号延迟及其他因 素提供不同量的补偿。此外,将多个发送/接收单元附加到单个传输线路段或者向传输 线路网络添加分支节点可能在耦合到传输线路网络的发送/接收单元中的一些或全部处 引起更大程度的信号劣化(例如,因为由额外的传输线路分支所产生的电阻分压器的增 强的影响)。在一些实施例中,传输线路网络(比如图1或3中示出的网络104、314中的一 个)中的每个传输线路段被配置为具有相同的特性阻抗。只要非发送单元的接收器被有 源地端接,就不需要基于传输线路网络上的数据流的预期方向来步进(step)不同段的特 性阻抗。作为示例,传输线路网络中的每个传输线路段可以具有50欧姆的特性阻抗。50 欧姆是有益的特性阻抗,因为50欧姆的传输线路是当今通信网络中常见的。然而,这里 公开的方法和装置不限于与50欧姆的传输线路段一起使用。在具体应用中,具有其他特 性阻抗的传输线路段可能是有益的。图6图示出用于配置图1中示出的每个并行测试电路106、108的发送/接收单元112、114以使得并行测试电路106、108之间的信号延迟能够得到调节的示例性方式。 如所示出的,并行测试电路106、108中的每一个设置有可调节延迟元件600、602;并且 每个可调节延迟元件600、602的输入被耦合到发送/接收单元106、108中的一个的相应 的接收器输出604、606。为了调节并行测试电路106、108之间的信号延迟,每次可以 开启(open)有源驱动器608、610中的一个,并且可以使用时域反射法(TDR)来计算从 测试系统102到并行测试电路106、108中的一个的往返(round-trip)信号延迟。在一些 情况下,每个可调节延迟元件600、602的输出可被耦合到多个驱动器的输入,这些驱动 器增大并行测试电路106、108的信号扇出(如在’ 378申请中所描述的,并且如图7所 示)。在这样的情况下,可使用TDR来计算到DUT I/O驱动器的往返信号延迟。可替 代地,每次可以打开驱动器中的一个,并且可以使用TDR来计算到多个DUT I/O中的每 一个的往返信号延迟。在这后一种情况下,可调节延迟元件600或602的延迟可基于往 返信号延迟的平均值来设定;基于最长或最短往返信号延迟来设定;或者基于其他量度 来设定。延迟控制器(在一些情况下可以是控制系统334(图3)的一部分)可被配置来 调节第一和第二可调节延迟元件600、602的延迟。作为示例,延迟控制器可与测试系统 102集成在一起。 这里公开的方法和装置在许多应用中可被有利地采用。然而,它们尤其有用的 一个应用是测试和测量。如果图1所示的装置被包含到测试和测量环境中,则发送/接收 单元Iio的有源驱动器可被配置为经由传输线路网络104发送承载了定时和电压信息的信 号,并且传输线路网络104可以1)分裂(split)信号,并且2)将信号提供给并行测试电 路106、108的发送/接收单元112、114。相反,并行测试电路106、108中的发送/接 收单元112、114的有源驱动器可以每次一个地被配置为经由传输线路网络104发送承载 了定时和电压信息的信号。由并行测试电路106、108发送的信号然后可被测试系统102 接收。在任一方向上,经由传输线路网络传输的信号都可以以良好的完整性被发送和接 收,这部分地是因为作为非发送单元的任一发送/接收单元对网络的有源端接。
10
权利要求
1.一种用于在耦合到传输线路网络的至少三个发送/接收单元之间传输信号的方法, 该方法包括针对所述信号线路网络上的每个信号传输,指定所述发送/接收单元中的一个发送/ 接收单元作为发送单元,并且指定所述发送/接收单元中的所有其他发送/接收单元作为 非发送单元,针对所述信号线路网络上的至少两个不同的信号传输中的每个信号传输,指定所述发送/接收单元中不同的一个发送/接收单元作为发送单元;使用所述非发送单元中的至少一个非发送单元,通过利用所述至少一个非发送单元 中的每个非发送单元的有源驱动器驱动DC电压来有源地端接所述传输线路网络,所述有 源驱动器具有经由端接电阻器耦合到所述传输线路网络的输出;从所述发送单元经由所述传输线路网络发送信号;以及在一个或多个所述非发送单元处接收所发送的信号。
2.根据权利要求1所述的方法,还包括,针对所述信号线路网络上的至少两个不同的 信号传输中的每个信号传输通过利用耦合到所述传输线路网络的每个非发送单元的有源驱动器驱动DC电压来有 源地端接所述传输线路网络。
3.—种用于发送和接收数据的装置,包括具有至少三个输入/输出端子的传输线路网络;至少三个发送/接收单元,分别耦合到所述至少三个输入/输出端子,所述发送/接 收单元中的每个发送/接收单元具有i)有源接收器,具有耦合到所述输入/输出端子中的相应一个输入/输出端子的接收 器输入;ii)有源驱动器,将驱动器输入耦合到驱动器输出;iii)端接电阻器,将所述驱动器输出耦合到所述输入/输出端子中的相应一个输入/ 输出端子;以及iv)切换元件,被配置为选择性地将所述驱动器输入耦合到DC电压源。
4.根据权利要求3所述的装置,其中,所述切换元件还被配置为选择性地将所述驱动 器输入耦合到信号源,所述装置还包括耦合到所述至少三个发送/接收单元的切换元件的控制系统,该控制系统将所述发 送/接收单元的切换元件配置为A)将所述发送/接收单元中的发送单元的驱动器输入 与信号源耦合,和B)将所述发送/接收单元中的至少一个非发送单元的驱动器输入与DC 电压源耦合。
5.根据权利要求3所述的装置,其中,针对所述发送/接收单元中的每个发送/接收 单元,各个发送/接收单元的切换元件包括复用器,具有第一和第二复用器输入、耦合到所述驱动器输入的复用器输出、以及 选择输入;其中所述DC电压源耦合到所述第一复用器输入并且所述信号源耦合到所述 第二复用器输入。
6.根据权利要求5所述的装置,还包括耦合到多个所述复用器的选择输入的控制系统,该控制系统将多个所述复用器配置为A)将所述发送/接收单元中的发送单元的驱动器输入与信号源耦合,和B)将所述发 送/接收单元中的其他单元的驱动器输入与DC电压源耦合。
7.根据权利要求3所述的装置,其中,所述至少三个发送/接收单元包括三个发送/ 接收单元。
8.根据权利要求3所述的装置,其中,所述传输线路网络包括三个传输线路段,每个 传输线路段具有第一端和第二端,其中所述传输线路段的第一端耦合到所述发送/接收 单元中的各个发送/接收单元,并且其中所述传输线路段的第二端在公共分支节点处彼 此華禹合。
9.根据权利要求8所述的装置,其中,所述三个传输线路中的每个传输线路具有50 欧姆的特性阻抗。
10.根据权利要求3所述的装置,其中,所述传输线路网络定义从所述发送/接收单 元中的第一发送/接收单元到所述发送/接收单元中的第二和第三发送/接收单元的1 2 的信号扇出。
11.根据权利要求10所述的装置,还包括第一可调节延迟元件,耦合到所述第二发送/接收单元的有源接收器的接收器输出;第二可调节延迟元件,耦合到所述第三发送/接收单元的有源接收器的接收器输 出;以及延迟控制器,被配置为调节所述第一可调节延迟元件和所述第二可调节延迟元件的 延迟。
12.根据权利要求3所述的装置,其中,所述发送/接收单元中的第一发送/接收单 元的有源驱动器被配置为经由所述传输线路网络发送承载了定时和电压信息的信号,并 且其中,所述传输线路网络被配置为分裂所述信号并且将所述信号提供给所述发送/接 收单元中的第二和第三发送/接收单元。
13.根据权利要求3所述的装置,其中,所述发送/接收单元中的第一和第二发送/接 收单元被配置为经由所述传输线路网络发送承载了定时和电压信息的信号,并且其中, 所述传输线路网络被配置为将由所述发送/接收单元中的所述第一和第二发送/接收单元 驱动的信号提供给所述发送/接收单元中的第三发送/接收单元。
14.一种用于发送和接收数据的装置,包括具有至少三个输入/输出端子的传输线路网络;至少三个发送/接收单元,分别耦合到所述至少三个输入/输出端子;以及控制系统,被配置为根据所述传输线路网络上数据流的希望方向,i)动态地将所 述发送/接收单元中的每个发送/接收单元置于发送模式或接收模式中,并且ii)动态地 使能和禁用每个发送/接收单元的有源端接。
15.根据权利要求14所述的装置,还包括测试系统,该测试系统具有其中包含所述 至少三个发送/接收单元的测试通道,所述至少三个发送/接收单元定义所述测试通道的 1 2的扇出。
16.根据权利要求15所述的装置,其中,所述测试系统包括多个测试通道。
17.—种用于发送和接收数据的装置,包括发送/接收单元,具有i)输入/输出端子;(ii)有源接收器,具有耦合到所述输入/输出端子的接收器输入;iii)有源驱动器,将驱动器输入耦合到驱动器输出;iv)端接电阻器,将所述驱动器输出耦合到所述输入/输出端子;以及ν)切换元件,被配置为选择性地将所述驱动器输入耦合到i) DC电压源,或者耦合到 ii)信号源。
18.根据权利要求17所述的装置,其中,所述切换元件包括复用器,该复用器 具有第一和第二复用器输入、耦合到所述驱动器输入的复用器输出、以及选择输入;其 中,所述DC电压源耦合到所述第一复用器输入并且所述信号源耦合到所述第二复用器输 入。
19.根据权利要求17所述的装置,还包括耦合到所述有源接收器的接收器输出的 可调节延迟元件。
全文摘要
在一个实施例中,用于发送和接收数据的装置包括具有至少三个输入/输出端子的传输线路网络;至少三个发送/接收单元,分别耦合到所述至少三个输入/输出端子;以及控制系统。控制系统被配置为根据传输线路网络上数据流的希望方向,i)动态地将各个发送/接收单元置于发送模式或接收模式中,并且ii)动态地使能和禁用每个发送/接收单元的有源端接。还公开了用于使用该装置及其他有关装置来在传输线路网络上发送和接收数据的方法。
文档编号H04J3/16GK102017481SQ200980114119
公开日2011年4月13日 申请日期2009年2月23日 优先权日2008年2月21日
发明者大卫·D·埃斯克德森, 拉 帕恩特 爱德马度·德 申请人:惠瑞捷(新加坡)私人有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1