解调器的制作方法

文档序号:7757292阅读:111来源:国知局
专利名称:解调器的制作方法
技术领域
本发明涉及解调器,特别是涉及这样的解调器,其能够通过使得分离/匹配部分 中采用的、用于接收第一调制信号的第一匹配部分的输入阻抗等于同样在分离/匹配部分 中采用的、用于接收第二调制信号的第二匹配部分的输入阻抗,避免第一调制信号和第二 调制信号之间的相位和幅度偏移。
背景技术
近年来,利用高频带(如毫米波频带)的高速传输技术正被深入并广泛地研究,其 目的是由于通过使用CMOS(互补金属氧化物半导体)的更小电路规模,以更小功耗和更低 传输成本传输信号。利用高频带的信号传输装置配置为采用用于传输毫米波频带的调制信 号的调制器、以及用于从调制器接收调制信号并且生成解调信号的解调器。对现有的信号传输装置中采用的解调器600进行说明。如图10所示,通过天线510 接收的调制信号通过放大器520放大。在放大器520和平方电路(squaring circuit) 530 之间提供的分支点Bo处,将放大信号分离为第一调制信号和第二调制信号。平方电路530 是用于将第一调制信号乘以第二调制信号以便解调调制信号的部分。也就是说,作为乘法 的结果平方电路530生成解调信号。平方电路530将解调信号提供给放大器540,放大器 540然后放大解调信号并输出放大信号。此外,解调器也称为信号检测电路,其可以具有如下所述的另一提出的典型配 置。在该提出的配置中,例如,由信号检测电路输出的信号与参考电压比较,并且比较结 果的直流分量提供给IF(中频)放大器并反馈给信号检测电路。见日本专利公开No. Sho 57-37905 (以下称为专利文献1)。根据该信号检测电路,可以使得检测输出的直流电压稳定。

发明内容
然而,上述现有的解调器出现以下问题。在图10所示的解调器600中,平方电路 530的两个输入部分的特定一个的输入阻抗不同于平方电路530的两个输入部分的另一 个,使得在一些情况下,在第一调制信号和第二调制信号之间存在幅度和相位偏移。在这种 情况下,出现解调性能的劣化特性的问题。此外,在执行来解调高频带(如毫米波频带)中的信号的处理中,通常难以确保提 供到平方电路530的第一和第二调制信号之间的充分隔离。因此,如果隔离不充分,则在一 些情况下信号不期望地从平方电路530的特定输入部分泄漏到平方电路530的另一输入部 分或相反,不可避免地影响调制信号的特性。结果,如图11所示在第一调制信号和第二调 制信号之间存在幅度和相位偏移,出现解调性能的劣化特性的问题。在专利文献1公开的信号检测电路中,通过将DC(直流)分量反馈到信号检测电 路,可以使得检测输出的DC电压稳定。然而,在通过信号检测电路中采用的平方电路执行 的信号检测处理中,平方电路的每个输入部分的输入阻抗由于输入部分的DC操作点的改变而变化。因此,在提供给平方电路的各个输入部分的第一调制信号和第二调制信号之间 存在幅度和相位偏移。结果,在一些情况下信号检测特性劣化。为了解决上述问题,本发明的发明人已经提出一种解调器,能够在解调高频带 (如毫米波频带)的调制信号的处理的执行中防止解调性能劣化。为了解决上述问题,本发明的实施例提出一种解调器(如图1所示的解调器30A), 采用分离/匹配部分(如图1或2所示的分离/匹配电路60),用于执行使得第一调制信 号的幅度和相位分别匹配第二调制信号的幅度和相位的匹配处理;以及解调部分(如图1 或2所示的平方电路40),用于基于已经经历通过所述分离/匹配部分执行的所述匹配处 理的所述第一调制信号和所述第二调制信号生成解调信号。所述分离/匹配部分具有分 离部分(如图2所示的分支点Bp),用于将调制信号分离为所述第一调制信号和所述第二 调制信号,该调制信号已经通过基于稍后要由所述解调部分作为所述解调信号生成的原始 信号,调制具有预定频率的载波信号而获得;第一匹配部分(如图2所示的第一匹配部分 60A),用于以由所述第一匹配部分的第一预定电路元件常数确定的第一输入阻抗从所述分 离部分接收所述第一调制信号;以及第二匹配部分(如图2所示的第二匹配部分60B),用 于以由所述第二匹配部分的第二预定电路元件常数确定的第二输入阻抗从所述分离部分 接收所述第二调制信号。确定所述第一匹配部分的所述第一输入阻抗的所述第一电路元件 常数和确定所述第二匹配部分的所述第二输入阻抗的所述第二电路元件常数设置为预先 确定的值,以便使得所述第一输入阻抗等于所述第二输入阻抗。根据本发明的实施例,例如,调制器典型地通过将称为前述原始信号的输入信号 乘以具有预定频率的载波信号执行频率调制,并且将作为频率调制的结果获得的前述调制 信号传输到解调器。解调器从调制器接收调制信号。解调器中采用的分离/匹配部分中包 括的分离部分将调制信号分离为第一调制信号和第二调制信号。这是因为为了生成作为前 述原始信号的解调信号,必须将第一调制信号乘以具有与第一调制信号的频率同步的频率 的第二调制信号。在本发明的实施例中,调制信号典型地是具有毫米波频带中的高频的信 号。分离部分将第一调制信号提供给第一匹配部分,并且将第二调制信号提供给第二 匹配部分。在本发明的实施例中,确定第一匹配部分的第一输入阻抗的第一电路元件常数 和确定第二匹配部分的第二输入阻抗的第二电路元件常数设置为预先确定的值,以便使得 第一输入阻抗等于第二输入阻抗。因此,第一匹配部分和第二匹配部分能够执行使得第一 调制信号的幅度和相位分别匹配第二调制信号的幅度和相位的匹配处理。作为匹配处理的 结果,第一调制信号的幅度和相位分别匹配第二调制信号的幅度和相位。第一调制信号和 第二调制信号提供到用作解调部分的平方电路中采用的各个信号输入部分。解调部分通过 将第一调制信号乘以具有分别匹配第一调制信号的幅度和相位的幅度和相位的第二调制 信号,基于调制信号生成解调信号。根据本发明的实施例,确定分离/匹配部分中采用的第一匹配部分的第一输入 阻抗的第一电路元件常数和确定同样在分离/匹配部分中采用的第二匹配部分的第二输 入阻抗的第二电路元件常数设置为预先确定的值,以便使得第一输入阻抗等于第二输入阻 抗。因此,第一和第二调制信号可以分别通过第一和第二匹配部分生成,并且作为具有相互 匹配的幅度和相互匹配的相位的两个调制信号,提供给在分离/匹配部分后一级提供的解调部分。结果,可以防止解调性能劣化。


图1是示出根据本发明第一实施例的通信装置的典型配置的方块图;图2是示出解调器的分离/匹配电路的典型配置的电路图;图3是示出在分离/匹配电路中采用的匹配部分的第一典型等效电路的电路图;图4是示出在分离/匹配电路中采用的匹配部分的第二典型等效电路的电路图;图5是示出在分离/匹配电路中采用的匹配部分的第三典型等效电路的电路图;图6A到6C是示出在执行或不执行DC(直流)校正情况下的解调信号的波形的 图;图7是示出分离/匹配电路、平方电路和DC校正电路的典型配置的电路图;图8是示出根据本发明第二实施例的解调器的典型配置的方块图;图9是示出分离/匹配电路、平方电路和DC校正电路的典型配置的电路图;图10是示出现有的解调器的典型配置的方块图;以及图11是示出在分支点相互分离的第一调制信号和第二调制信号之间的幅度和相 位偏移的图。
具体实施例方式以下,按照下面所示顺序说明本发明的优选实施例。1.第一实施例(调制信号分离后的典型阻抗匹配和对解调信号执行的DC电压校 正的典型控制)2,第二实施例(对解调信号执行的其它DC电压校正的典型控制)<1.第一实施例>[通信装置的典型配置]图1是示出根据本发明第一实施例的通信装置100的典型配置的方块图。如图所 示,通信装置100采用调制器10和解调器30A。在第一实施例中,通过利用典型地从30GHz 到300GHz的毫米波频带中的信号执行调制器10和解调器30A之间的高速通信。[调制器的典型配置]如图1所示,调制器10采用放大器12、18、调制电路14和天线20。放大器12是 用于放大要用作调制信号的输入信号SBB并将放大信号提供到调制电路14的部分。输入 信号SBB的典型示例是基带信号。调制电路14是用于生成具有在毫米波频带中的频率的 本地振荡信号、并且将从放大器12接收的用作调制信号的信号SBB乘以本地振荡信号以便 生成调制信号SRF的部分。放大器18是用于放大从信号调制电路14接收的调制信号SRF 并将放大信号提供给天线20的部分。天线20是用于将从放大器18接收的放大的调制信 号SRF传输给解调器30A的部分。[解调器的典型配置]如图1所示,解调器30A采用天线32、放大器34、90、分离/匹配电路60、平方电路 40和DC校正电路50。天线32是用于接收由调制器10传输的调制信号SRF并将调制信号 SRF提供给放大器34的部分。放大器34是用于放大从天线32接收的调制信号SRF并将放大信号提供给分离/匹配电路60的部分。分离/匹配电路60是用于将从放大器34接收的放大的调制信号SRF分离为第一 调制信号SRFl和第二调制信号SRF2、并执行使得第一调制信号SRFl的幅度和相位分别匹 配第二调制信号SRF2的幅度和相位的部分。平方电路40将已经经历匹配处理的第一调制 信号SRFl和第二调制信号SRF2提供给平方电路40。平方电路40是所谓的解调部分的典型示例。平方电路40将从分离/匹配电路60 接收的第一调制信号SRFl乘以同样从分离/匹配电路60接收的第二调制信号SRF2,以便 解调调制信号SRF。平方电路40生成解调信号SDM,其是具有在如上所述称为基带的频带 中的频率的信号SBB。平方电路40将解调信号SDM提供给DC校正电路50和放大器90。DC校正电路50是用于从由平方电路40提供的解调信号SDM提取DC电压Vdcjf DC电压Vdc与参考电压Vref比较、基于比较结果获取差值电压并且将差值电压反馈给平方 电路40的部分。通过将差值电压反馈给平方电路40,平方电路40能够生成具有等于参考 电压Vref的DC电压Vdc的解调信号SDM。在下面的描述中,差值电压也称为DC偏置。放大器90是用于放大从平方电路40接收的解调信号SDM并输出放大的解调信号 SDM的部分。因为由平方电路40生成的解调信号SDM具有已经通过DC校正电路50校正的 DC电压Vdc,所以即使解调信号SDM被放大器90放大,也防止解调信号SDM的幅度被削减 (clip)ο[分离/匹配电路的典型配置]接着,分离/匹配电路60的细节说明如下。图2是示出分离/匹配电路60和平 方电路40的典型配置的电路图。如图所示,分离/匹配电路60包括用作分离部分的分支 点Bp、第一匹配部分60A和第二匹配部分60B。分支点Bp将放大器34的输出节点连接到 第一匹配部分60A的输入节点和第二匹配部分60B的输入节点。也就是说,放大器34通过 分支点Bp,分别将放大的调制信号SRF提供给第一匹配部分60A和第二匹配部分60B作为 第一调制信号SRFl和第二调制信号SRF2。首先,说明第一匹配部分60A。如图2所示,第一匹配部分60A采用电容器C21、 C22、电感器L21、电阻器R21和偏置电源VBl。电容器C21、C22、电感器L21、电容器R21和 偏置电源VBl具有预先确定的电路元件常数。电容器C21的两个节点的特定一个连接到分 支点Bp,而电容器C21的两个节点的另一个连接到平方电路40中采用的晶体管M2的栅极 电极。平方电路40中采用的晶体管M2的栅极电极用作平方电路40的输入节点IN1。电容 器C21是用于阻断从分支点Bp传播的第一调制信号SRFl的DC分量的元件。要注意,电容 器C21是第一匹配部分60A中采用的、用作根据本发明实施例的第一电容器的典型电容器, 而电容器C22是第一匹配部分60A中采用的、用作根据本发明实施例的第二电容器的典型 电容器。电感器L21的两个节点的特定一个连接到连接点El,该连接点El将电容器C21连 接到平方电路40中采用的晶体管M2的栅极电极,而电感器L21的两个节点的另一个连接 到电容器C22。电容器C22的两个节点的特定一个连接到电感器L21,而电容器C22的两个 节点的另一个连接到地。电感器L21和电容器C22构成匹配电路。电容器C21的电容与电 容器C22的电容的比率调整到适当的值,用于实现分离/匹配电路60的输入阻抗Zl和第 一匹配部分60A的输入阻抗Z2之间的匹配状态。电阻器R21的两个节点的特定一个连接到连接点E2,该连接点E2将电容器C21连接到平方电路40中采用的晶体管M2的栅极电 极,而电阻器R21的两个节点的另一个通过偏置电源VBl连接到地。由偏置电源VBl产生 的电压设为与在平方电路40中采用的晶体管M2的栅极电极处出现的电压相同的电平。要 注意,连接点El是第一匹配部分60A中包括的、用作根据本发明实施例的第一连接点的典 型示例,而连接点E2是第一匹配部分60A中包括的、用作根据本发明实施例的第二连接点 的典型示例。接着,说明第二匹配部分60B。如图2所示,第二匹配部分60B具有与第一匹配部 分60A的配置相同的配置。具体地,第二匹配部分60B采用电容器C31、C32、电感器L31、 电阻器R31和偏置电源VB2。电容器C31、C32、电感器L31、电容器R31和偏置电源Bl具有 预先确定的电路元件常数。电容器C31的两个节点的特定一个连接到分支点Bp,而电容器 C31的两个节点的另一个连接到平方电路40中采用的晶体管Ml的栅极电极。平方电路40 中采用的晶体管Ml的栅极电极用作平方电路40的输入节点IN2。电容器C31是用于阻断 从分支点Bp传播的第二调制信号SRF2的DC分量的元件。要注意,电容器C31是第二匹配 部分60B中采用的、用作根据本发明实施例的第一电容器的典型电容器,而电容器C32是第 二匹配部分60B中采用的、用作根据本发明实施例的第二电容器的典型电容器。电感器L31的两个节点的特定一个连接到连接点Fl,该连接点Fl将电容器C31连 接到平方电路40中采用的晶体管Ml的栅极电极,而电感器L31的两个节点的另一个连接 到电容器C32。电容器C32的两个节点的特定一个连接到电感器L31,而电容器C32的两个 节点的另一个连接到地。电感器L31和电容器C32构成匹配电路。电容器C31的电容与电 容器C32的电容的比率调整到适当的值,用于实现分离/匹配电路60的输入阻抗Zl和第 二匹配部分60B的输入阻抗Z3之间的匹配状态。电阻器R31的两个节点的特定一个连接 到连接点F2,该连接点F2将电容器C31连接到平方电路40中采用的晶体管Ml的栅极电 极,而电阻器R31的两个节点的另一个通过偏置电源VB2连接到地。由偏置电源VB2产生 的电压设为与在平方电路40中采用的晶体管Ml的栅极电极处出现的电压相同的电平。要 注意,连接点Fl是第二匹配部分60B中包括的、用作根据本发明实施例的第一连接点的典 型连接点,而连接点F2是第二匹配部分60B中包括的、用作根据本发明实施例的第二连接 点的典型连接点。[分离/匹配电路的典型操作]在分离/匹配电路60的这种配置中,从放大器34接收的放大的调制信号SRF在 分支点Bp处分离为第一调制信号SRFl和第二调制信号SRF2。用作两个分离的调制信号的 特定一个的第一调制信号SRFl提供到第一匹配部分60A,而用作两个分离的调制信号的另 一个的第二调制信号SRF2提供给第二匹配部分60B。在第一匹配部分60A中,电容器C21 阻断提供到第一匹配部分60A的第一调制信号SRFl的DC分量。由偏置电源VBl产生的预 定DC电压V2施加到已经通过电容器C21从其移除DC分量的第一调制信号SRFl。然后,对 其施加DC偏置电压V2的第一调制信号SRFl提供到平方电路40中采用的晶体管M2的栅 极电极。由电容器C22和电感器L21构成的LC电路只通过作为每个具有特定频带中的频 率的分量的、第一调制信号SRFl中包括的分量。通过相同方式,在第二匹配部分60B中,电容器C31阻断提供到第二匹配部分60B 的第二调制信号SRF2的DC分量。由偏置电源VB2产生的预定DC电压Vl施加到已经通过电容器C31从其移除DC分量的第二调制信号SRF2。然后,对其施加DC偏置电压V2的第二 调制信号SRF2提供到平方电路40中采用的晶体管Ml的栅极电极。[分离/匹配电路的输入阻抗]在第一实施例中,图2所示的输入阻抗Z2是从第一匹配部分60A的输入侧来看的 输入阻抗。输入阻抗Z2由第一匹配部分60A中采用的电容器C21、C22、电感器L21、电阻器 R21和偏置电源VB 1的电路元件常数确定。此外,输入阻抗Z2还包括从平方电路40中采 用的晶体管M2侧来看的输入阻抗Z6。平方电路40的输入阻抗Z6是从平方电路40的输入 节点mi来看的输入阻抗。输入阻抗Z2由等式⑴和⑵表达。通过相同方式,在第一实施例中,图2所示的输入阻抗Z3是从第二匹配部分60B 的输入侧来看的输入阻抗。输入阻抗Z3由第二匹配部分60B中采用的电容器C31、C32、电 感器L31、电阻器R31和偏置电源VB2的电路元件常数确定。此外,输入阻抗Z3还包括从平 方电路40中采用的晶体管Ml侧来看的输入阻抗Z7。平方电路40的输入阻抗Z7是从平方 电路40的输入节点IN2来看的输入阻抗。因为第一匹配部分60A的输入阻抗Z2和第二匹配部分60B的输入阻抗Z3由分别 构成如上所述的第一匹配部分60A和第二匹配部分60B的组件的电路元件值确定,所以调 整电路元件值使得第一匹配部分60A的输入阻抗Z2变为等于第二匹配部分60B的输入阻 抗Z3。也就是说,将组件的电路元件常数设置为这样的值,使得第一匹配部分60A的输入阻 抗Z2变为等于第二匹配部分60B的输入阻抗Z3。因此,可能实现其中提供到第一匹配部 分60A的第一调制信号SRFl的幅度和相位分别与提供到第二匹配部分60B的第二调制信 号SRF2的幅度和相位相同的匹配状态。要注意,稍后将描述分离/匹配电路60中采用的 每一个组件的设计条件。[分离/匹配电路的输出阻抗]在第一实施例中,图2所示的输出阻抗Z4是从第一匹配部分60A的输出侧来看的 输出阻抗。输出阻抗Z4由第一匹配部分60A中采用的电容器C21、C22、电感器L21、电阻器 R21和偏置电源VBl的电路元件常数确定。此外,输出阻抗Z4还包括第二匹配部分60B的 输入阻抗Z3和放大器34的输出阻抗ZO。输出阻抗TA由等式(4)表达。通过相同方式,在第一实施例中,图2所示的输出阻抗Z5是从第二匹配部分60B 的输出侧来看的输出阻抗。输出阻抗Z5由第二匹配部分60B中采用的电容器C31、C32、电 感器L31、电阻器R31和偏置电源VB2的电路元件常数确定。此外,输出阻抗Z4还包括第一 匹配部分60A的输入阻抗Z2和放大器34的输出阻抗Z0。输出阻抗Z5由等式(5)表达。因为如上所述在构成第一匹配部分60A和第二匹配部分60B的组件的电路元件常 数方面定义第一匹配部分60A的输出阻抗Z4和第二匹配部分60B的输出阻抗Z5,所以例如 从晶体管Ml泄漏到晶体管M2的电压可以通过提供到晶体管Ml的电流信号的分数来近似。 如等式⑶所示,信号电流的分数的大小通过除式(Z4/Z4+Z6)确定,该除式(Z4/Z4+Z6)涉 及输入阻抗Z6和在输入阻抗Z6相对侧的输出阻抗Z4。在该情况下,平方电路40的输入阻 抗Z6是从平方电路40中采用的晶体管M2的输入节点mi来看的输入阻抗。因此,在第一 实施例中,通过使得输出阻抗Z4小于输入阻抗Z6,可能抑制从晶体管Ml泄漏到晶体管M2 的电压。要注意,输入节点mi是根据本发明实施例的第一输入部分的典型示例。通过相同方式,通过使得输出阻抗Z5小于输入阻抗Z7,可能抑制从晶体管M2泄漏到晶体管Ml的电压。在该情况下,平方电路40的输入阻抗Z7是从平方电路40中采用的 晶体管Ml的输入节点IN2来看的输入阻抗。通过适当设置构成第一匹配部分60A和第二 匹配部分60B的组件的电路元件常数,调整输出阻抗Z4和输出阻抗Z5。要注意,输入节点 IN2是根据本发明实施例的第二输入部分的典型示例。[用于设置分离/匹配电路的电路常数的方法]接着,说明分离/匹配电路60的设计条件。例如,设放大器34的输出阻抗ZO已 经设为50欧姆(即,ZO = 50 Ω)。在该情况下,在调制信号SRF的分离前,分离/匹配电路 60针对调制信号SRF展现的输入阻抗Zl也设为50欧姆(S卩,Zl = 50Ω),以便建立其中 分离/匹配电路60的输入阻抗Zl匹配放大器34的输出阻抗ZO的状态。此外,输入阻抗 Ζ2和输入阻抗Ζ3设为共同值,其在该情况下为100欧姆(S卩,Ζ2 = Ζ3 = 100Ω)。如上所 述,输入阻抗Ζ2是由第一匹配部分60Α针对作为在分支点Bp处调制信号SRF的分离结果 获得的第一调制信号SRFl展现的输入阻抗,而输入阻抗Ζ3是由第二匹配部分60Β针对作 为在分支点Bp处调制信号SRF的分离结果获得的第二调制信号SRF2展现的输入阻抗。通 过如上所述将输入阻抗Ζ2和输入阻抗Ζ3设为相同值,可能实现匹配状态,其中可以使得提 供给第一匹配部分60Α的第一调制信号SRFl的幅度和相位分别与提供给第二匹配部分60Β 的第二调制信号SRF2的幅度和相位相同。基于第一匹配部分60Α的输入阻抗Ζ2已经设为100欧姆的假设(即,Ζ2 = 100 Ω),下面的描述说明用于设置第一匹配部分60Α中采用的组件的电路元件常数的条 件。要注意,因为第二匹配部分60Β具有与第一匹配部分60Α的电路配置相同的电路配置, 所以省略说明用于设置第二匹配部分60Β中采用的组件的电路元件常数的条件的描述,以 避免说明的重复。图3是示出在分离/匹配电路60中采用的第一(或第二)匹配部分60Α (或60Β) 和也称为平方电路40的解调部分40的第一典型等效电路的电路图。如图所示,平方电路 40的输入阻抗Ζ6是包括相互并联地相互连接的电阻器R6和电容器C6的等效电路的输入 阻抗。对于ZO = 50 Ω和Ζ2 = 100 Ω,电阻器R6的电阻可以设为2. 5k欧姆的典型值(即, R6 = 2. 5kQ),而电容器C6的电容可以设为16fF的典型值(S卩,C6 = 16fF)。图4是示出在分离/匹配电路60中采用的第一(或第二)匹配部分60A (或60B) 和也称为平方电路40的解调部分40的第二典型等效电路的电路图。如该图所示,使用电 阻器R2代替图3所示的第一典型等效电路中相互并联地相互连接的电阻器R21和电阻器 R6。在图4中,示出的符号R2 = R21//R6指示使用电阻器R2代替图3所示的第一典型等 效电路中相互并联地相互连接的电阻器R21和电阻器R6。电抗XLC2表示图3中所示的第 一典型等效电路中相互串联连接的电感器L21和电容器C22。考虑到电路布局面积,对于电 抗XLC2,电感器L21的电感设为不大于350pH的值(即,L21彡350pH),而电容器C22的电 容设为不大于300fF的值(即,C22 ( 300fF)。图3所示的第一典型等效电路的输入阻抗Z2由以下给出的等式(1)表示。等式 (2)还表示输入阻抗Z2。然而,等式(2)的右手侧的表达式通过将实部和虚部相互分离,从 等式(1)的右手侧的表达式获得。Z2= j .,r n ,1,1 ~ j WCZ1...⑴
JC0C6+ R2 + jxLC权利要求
1.一种解调器,包括分离/匹配部分,用于执行使得第一调制信号的幅度和相位分别匹配第二调制信号的 幅度和相位的匹配处理;以及解调部分,用于基于已经经历通过所述分离/匹配部分执行的所述匹配处理的所述第 一调制信号和所述第二调制信号生成解调信号,其中 所述分离/匹配部分具有分离部分,用于将调制信号分离为所述第一调制信号和所述第二调制信号,该调制信 号已经通过基于稍后要由所述解调部分作为所述解调信号生成的原始信号,调制具有预定 频率的载波信号而获得,第一匹配部分,用于以由所述第一匹配部分的第一预定电路元件常数确定的第一输入 阻抗从所述分离部分接收所述第一调制信号,以及第二匹配部分,用于以由所述第二匹配部分的第二预定电路元件常数确定的第二输入 阻抗从所述分离部分接收所述第二调制信号,确定所述第一匹配部分的所述第一输入阻抗的所述第一电路元件常数和确定所述第 二匹配部分的所述第二输入阻抗的所述第二电路元件常数设置为预先确定的值,以便使得 所述第一输入阻抗等于所述第二输入阻抗。
2.如权利要求1所述的解调器,其中所述载波信号是毫米波频带的信号。
3.如权利要求2所述的解调器,其中所述解调部分具有用于从所述第一匹配部分接收所述第一调制信号的第一输入部分 和用于从所述第二匹配部分接收所述第二调制信号的第二输入部分;所述分离/匹配部分中采用的所述第一匹配部分的输出阻抗设为小于作为所述解调 部分的输入阻抗之一的、从所述解调部分的所述第一输入部分来看的输入阻抗的值;以及所述分离/匹配部分中采用的所述第二匹配部分的输出阻抗设为小于作为所述解调 部分的另一个输入阻抗的、从所述解调部分的所述第二输入部分来看的输入阻抗的值。
4.如权利要求3所述的解调器,其中所述分离/匹配部分中采用的所述第一匹配部分包括第一电容器,其特定节点连接到所述分离部分,并且其另一节点通过第一连接点和第 二连接点连接到所述解调部分的所述第一输入部分;电感器,其特定端连接到所述第一电容器的所述另一节点和所述解调部分的所述第一 输入部分之间提供的所述第一连接点;第二电容器,其特定节点连接到所述电感器的另一端,并且其另一节点连接到用于生 成低电势的电源;电阻器,其特定端连接到所述第一电容器的所述另一节点和所述解调部分的所述第一 输入部分之间提供的所述第二连接点;以及偏置生成电源,其特定节点连接到所述电阻器的另一端,并且其另一节点连接到所述 用于生成低电势的电源;相反所述分离/匹配部分中采用的所述第二匹配部分包括第一电容器,其特定节点连接到所述分离部分,并且其另一节点通过第一连接点和第 二连接点连接到所述解调部分的所述第二输入部分;电感器,其特定端连接到所述第一电容器的所述另一节点和所述解调部分的所述第二 输入部分之间提供的所述第一连接点;第二电容器,其特定节点连接到所述电感器的另一端,并且其另一节点连接到用于生 成低电势的电源;电阻器,其特定端连接到所述第一电容器的所述另一节点和所述解调部分的所述第二 输入部分之间提供的所述第二连接点;以及偏置生成电源,其特定节点连接到所述电阻器的另一端,并且其另一节点连接到所述 用于生成低电势的电源。
5.如权利要求1所述的解调器,所述解调器还具有DC校正部分,用于从所述解调信号 提取由所述解调部分生成的所述解调信号的DC电压;以及调整所述解调信号的所述DC电 压以便使得所述DC电压等于预先设置的参考电压。
6.如权利要求5所述的解调器,其中 所述解调部分包括第一晶体管,其栅极电极用于接收所述第一调制信号;第二晶体管,其漏极电极连接到所述第一晶体管的源极电极,其源极电极连接到用于 生成低电势的电源,并且其栅极电极用于接收所述第二调制信号;以及负载电阻器,其特定端连接到所述第一晶体管的漏极电极,并且其另一端连接到用于 生成高电势的电源;相反 所述DC校正部分包括低通滤波器,用于传递从所述解调部分中采用的所述负载电阻器输出的所述解调信号 的所述DC电压;比较部分,用于比较作为所述解调信号的所述DC电压的、由所述低通滤波器传递的DC 电压和所述参考电压,并且用于输出表示比较结果的差值电压作为DC偏置;以及晶体管,其漏极电极连接到所述解调部分中采用的所述负载电阻器,其栅极电极连接 到所述比较部分的输出节点,并且其源极连接到所述用于生成低电势的电源。
7.如权利要求6所述的解调器,所述解调器还包括放大器,用于放大由所述解调部分 生成的所述解调信号,并且用于输出作为放大结果获得的信号,其中所述DC校正部分中采用的所述低通滤波器的输入节点连接到所述放大器的输出节点。
8.一种解调器,包括分离/匹配部件,用于执行使得第一调制信号的幅度和相位分别匹配第二调制信号的 幅度和相位的匹配处理;以及解调部件,用于基于已经经历通过所述分离/匹配部件执行的所述匹配处理的所述第 一调制信号和所述第二调制信号生成解调信号,其中 所述分离/匹配部件具有分离部件,用于将调制信号分离为所述第一调制信号和所述第二调制信号,该调制信 号已经通过基于稍后要由所述解调部件作为所述解调信号生成的原始信号,调制具有预定 频率的载波信号而获得,第一匹配部件,用于以由所述第一匹配部件的第一预定电路元件常数确定的第一输入阻抗从所述分离部件接收所述第一调制信号,以及第二匹配部件,用于以由所述第二匹配部件的第二预定电路元件常数确定的第二输入 阻抗从所述分离部件接收所述第二调制信号,确定所述第一匹配部件的所述第一输入阻抗的所述第一电路元件常数和确定所述第 二匹配部件的所述第二输入阻抗的所述第二电路元件常数设置为预先确定的值,以便使得 所述第一输入阻抗等于所述第二输入阻抗。
全文摘要
公开了一种解调器,包括分离/匹配部分,用于执行使得第一调制信号的幅度和相位分别匹配第二调制信号的幅度和相位的匹配处理;以及解调部分,用于基于已经经历通过所述分离/匹配部分执行的所述匹配处理的所述第一调制信号和所述第二调制信号生成解调信号,其中所述分离/匹配部分具有分离部分、第一匹配部分以及第二匹配部分,确定所述第一匹配部分的所述第一输入阻抗的所述第一电路元件常数和确定所述第二匹配部分的所述第二输入阻抗的所述第二电路元件常数设置为预先确定的值,以便使得所述第一输入阻抗等于所述第二输入阻抗。
文档编号H04L27/00GK101997797SQ20101025669
公开日2011年3月30日 申请日期2010年8月17日 优先权日2009年8月24日
发明者伊藤克尚 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1