模拟bbu测试仪硬件系统的制作方法

文档序号:7904504阅读:434来源:国知局
专利名称:模拟bbu测试仪硬件系统的制作方法
技术领域
本实用新型涉及一种测试仪器的硬件系统,具体地说,是涉及一种用于RRU系统 功能与性能测试的模拟BBU测试仪硬件系统。
背景技术
RRU定标是RRU子系统为了保证校准和DPD正常运行,在子系统装配完成后,对 RRU子系统各链路增益的一致性和准确性补偿。在研发早期,均采用手动定标的方式,手动 定标对定标人员的技术要求极高,必须要对子系统产品定标流程有深刻的理解,而且还必 须有丰富的射频测试知识,同时由于测试过程繁琐,数据记录繁多,一般情况下需两人协做 完成。据统计,每个产品中每个通道需要两个工作人员同时工作一天才能完成。RRU测试是RRU在生产过程中,为了保证产品性能能满足客户要求的指标,减少不 良品出货的重要环节,同时也是研发人员验证产品性能的重要手段。研发早期,同样采用手 动测试的方式。与手动定标的情况相似,手动测试要求测试人员有丰富的系统测试经验。据 统计,在研发过程中每个产品每个通道重要指标测试需要两个工作人员同时工作0. 75天, 而在生产过程中每个产品还要经过多次的测试,使得产品性能测试既费时又费力。综上所述,RRU定标和测试采用人工手动定标、测试,不仅造成了研发周期的延长, 还导致了生产效率的下降,已经不能满足实际研发、生产的需要。自动化的定标测试系统的 出现成为RRU系统发展的必然。而在定标测试系统中,模拟BBU测试系统的又是其最主要 的测试设备,它直接影响着定标与测试的准确性,对RRU定标和测试起着至关重要的作用。

实用新型内容本实用新型的目的在于提供一种模拟BBU测试仪硬件系统,解决现有技术中的问 题,不仅使模拟BBU系统的硬件测试效率得到大幅度提高,使产品质量得到有效保障,还能 节约大量人力物力,以及测试成本。为了实现上述目的,本实用新型采用的技术方案如下模拟BBU测试仪硬件系统,其特征在于,包括主控制器,与主控制器连接的FPGA DSP和时钟模块,以及与FPGA连接的光电转换模块,与时钟模块连接的电源模块。进一步地,所述FPGA分别通过网络接口和电源总线与主控制器连接。网络接口主 要用于FPGA与主控制器的数据传输,而电源总线则用于为FPGA与主控制器供电,保证芯片 的正常运转。所述DSP通过PCI与主控制器连接。所述DSP通过EMIFB接口与FPGA相连,通过直接读写FPGA内部存储区实现两者 的数据传输。所述光电转换模块的数目为2。两个光电转换模块分别作为主模块和从模块为系 统提供2. 5Gbit/s速率光纤传输,以及串行解串与完成、恢复时钟同步。为实现系统与互联网的连接,保证系统各模块程序的顺利更新,本实用新型还设置有主控制器连接的网卡。本实用新型还设置有与主控制器连接的电平转换模块、复位模块、CPLD、FLASH和 DDR2。其中,CPLD、FLASH连接于主控制器的电源总线上。与现有技术相比,本实用新型具有的有益效果在于通过系统设计,实现了模拟 BBU测试仪的硬件系统,在根据实际需要载入软件后,即可实现对模拟BBU系统的性能与功 能测试,既方便又灵活;而且,本实用新型所述的硬件系统具有高效的数据传输能力,能保 证系统模块程序的实时更新,确保系统的测试结果与互联网同步,以及测试结果的准确性; 再者,本实用新型的实现,为系统测试节省了大量的人力物力,以及系统测试成本,为产品 市场竞争力奠定了坚实的基础。本实用新型主要应用于模拟BBU系统的性能与功能测试,具有很高的实用价值。
图1为本实用新型的系统框图。
具体实施方式

以下结合附图与实施例对本实用新型作进一步说明。实施例如图1所示,模拟BBU测试仪硬件系统,主要包括主控制器,与主控制器连接的 FPGA、DSP和时钟模块,以及与FPGA连接的光电转换模块,与时钟模块连接的电源模块。其 中,所述FPGA分别通过网络接口和电源总线与主控制器连接,DSP通过PCI与主控制器连 接,而DSP则通过EMIFB接口与FPGA相连。所述光电转换模块共有两块,分别作为主、从模 块为系统提供光电转换功能。系统中还设置有与主控制器连接的网卡、电平转换模块、CPLD、FLASH和复位模块 等附加功能的模块。网卡主要用于系统与外部网络连接,特别是与互联网连接,为主控制 器、DSP、FPGA的程序更新提供实现的基础。其中,DSP的程序更新通过PCI总线实现,FPGA 的程序更新通过CPLD以select Map的方式实现,而主控制器的程序更新在Iinux环境下, 通过网络实现。在参数配置上,DSP的参数配置通过PCI总线实现,FPGA的参数配置通过 local bus实现,时钟模块和光电转换模块的参数配置通过CPLD实现。电平转换模块为主 控制器提供DEBUG接口,一般采用标准RS232串口 ;复位模块共有两个,分别用于整个系统 复位和DSP复位。上述实施例仅为本实用新型的最优实施例,并非表明本实用新型的保护范围仅限 于此,使用时还可以根据实际需要对系统进行适当修改,如添加或减小一些不必要的功能 模块,诸如此类情况仍然应属于本实用新型的保护范围。
权利要求模拟BBU测试仪硬件系统,其特征在于,包括主控制器,与主控制器连接的FPGA、DSP和时钟模块,以及与FPGA连接的光电转换模块,与时钟模块连接的电源模块。
2.根据权利要求1所述的模拟BBU测试仪硬件系统,其特征在于,所述FPGA分别通过 网络接口和电源总线与主控制器连接。
3.根据权利要求2所述的模拟BBU测试仪硬件系统,其特征在于,所述DSP通过PCI与 主控制器连接。
4.根据权利要求3所述的模拟BBU测试仪硬件系统,其特征在于,所述DSP通过EMIFB 接口与FPGA相连。
5.根据权利要求1所述的模拟BBU测试仪硬件系统,其特征在于,所述光电转换模块的 数目为2。
6.根据权利要求1所述的模拟BBU测试仪硬件系统,其特征在于,还设置有与主控制器 连接的网卡。
7.根据权利要求1所述的模拟BBU测试仪硬件系统,其特征在于,还设置有与主控制器 连接的电平转换模块。
8.根据权利要求1所述的模拟BBU测试仪硬件系统,其特征在于,还设置有与主控制器 连接的CPLD和FLASH。
9.根据权利要求1所述的模拟BBU测试仪硬件系统,其特征在于,还设置有与主控制器 连接的复位模块。
专利摘要本实用新型公开了一种模拟BBU测试仪硬件系统,属于RRU测试技术,主要解决现有技术中RRU测试全手动操作、效率低下的问题。该模拟BBU测试仪硬件系统包括主控制器,与主控制器连接的FPGA、DSP和时钟模块,以及与FPGA连接的光电转换模块,与时钟模块连接的电源模块。所述FPGA分别通过网络接口和电源总线与主控制器连接,DSP通过PCI与主控制器连接,而DSP又通过EMIFB接口与FPGA相连。本实用新型属于RRU测试系统中最主要的硬件设备——模拟BBU测试仪,不仅结构简单,操作方便,而且测试效率高,为RRU测试节约了大量的人力物力成本。
文档编号H04W24/00GK201742563SQ201020513520
公开日2011年2月9日 申请日期2010年8月31日 优先权日2010年8月31日
发明者宋敏, 肖龙刚, 马骁 申请人:芯通科技(成都)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1