微波带宽折叠接收电路的制作方法

文档序号:7907355阅读:384来源:国知局
专利名称:微波带宽折叠接收电路的制作方法
技术领域
本实用新型涉及一种微波带宽接收电路,特别是涉及一种微波带宽折叠接收电路。
背景技术
目前,微波接收机按结构可分为晶体视频接收机、外差接收机、瞬时测频接收机、 信道化接收机、微扫接收机和声光(布喇格盒)接收机。晶体视频接收机,不能输出频率信息,交叠信号出错;外差接收机,频带窄,截获概率低,特别是捷变频信号;瞬时测频接收机,对频率分集信号、交叠信号,时常输出错误频率,且不能给出标志;信道化接收机,体积大成本高,输出信号处理难;微扫(压缩)接收机和声光(布喇格盒)接收机取决于器件技术发展程度,目前这种技术程度不能满足接收机的需要,因此运用也很少。面对密集而复杂的雷达信号环境,不得不采用多种接收机于一体,折衷满足现实需求。能瞬时测频、具有频带宽、频率选择性好、截获概率高、适应雷达能力強、易于实现数字化等优点是微波接收机的发展和研究方向。

实用新型内容本实用新型的目的是针对现有各种微波接收电路难以适应密集而复杂的雷达信号环境的不足之处,提供并设计一种微波带宽折叠接收电路,该电路通过对微波信号的带宽折叠处理,直接输出特征频率、归一化误差射频和视频脉冲,具有频带宽、频率选择性好、 适应雷达能力强、易于实现数字化等优势。本实用新型的目的是通过以下技术方案实现的微波带宽折叠接收电路,它包括多个折叠电路和一个输出电路,微波信号输入第一级折叠电路的输入端,第一级折叠电路的输出端接第二级折叠电路的输入端,多个折叠电路依次串联,后一级折叠电路的输入是前一级折叠电路的输出,末级折叠器的输出端接输出电路。所述的折叠电路包括射频放大器、前置功分器、高子带滤波器、变频器、高子带功分器、高子带微波开关、低子带滤波器、低子带功分器、低子带微波开关、合路器、高子带检波交流放大器、低子带检波交流放大器和编码控制器。输入信号经射频放大器放大后连接到前置功分器,前置功分器将信号分成两路输出,其中一路输出连接高子带滤波器,输出连接高子带功分器,另一路输出连接低子带滤波器,输出连接低子带功分器;高子带功分器的一个输出经高子带检波交流放大器后连接到编码控制器,另一个输出连接下变频器,将髙子带变频到低子带后再连接到高子带微波开关;低子带功分器的一个输出端经低子带检波交流放大器后接到编码控制器,另一个输出端直接连接到低子带微波开关,高子带微波开关和低子带微波开关的输出连接到合路器的两个输入端,合路器的输出就是下级折叠电路的输出。所述的编码控制器包括子带标识寄存器Dil、子带标识寄存器Ditl、非门Gil、或门Gitl 以及或门Gi2,子带标识寄存器Dil和子带标识寄存器Ditl均是D触发器;子带标识寄存器Dil的输出分别连接到或门Gitl、或门Gi2的一个输入端和子带标识寄存器Ditl的D端;子带标识寄存器Ditl的输出分别连接到或门GiO、或门Gi2的另一个输入端和子带标识寄存器Dil的D 端,子带标识寄存器Dil和子带标识寄存器Ditl的异步复位端C连接外部复位信号r,子带标识寄存器Dil和子带标识寄存器Ditl的时钟输入端cPl、CP0,分别接高子带输出的脉冲信号 dan和低子带输出的脉冲信号dai0 ; Gi2输出信号标识Si, Gi0输出控制信号Ci0, Ci0经非门 Gil后输出控制信号Cil和折叠码mi。本实用新型的有益效果是该电路通过对微波信号的带宽折叠处理,直接输出特征频率、归一化误差射频和视频脉冲,具有频带宽、频率选择性好、适应雷达能力强、易于实现数字化等优势。

图1宽带折叠接收电路的结构示意图图2宽带折叠电路原理图图3编码控制电路逻辑图。
具体实施方式
以下结合附图进一步描述本实用新型的技术方案如图1,微波带宽折叠接收电路,它包括一个多级折叠电路和一个输出电路,其中,所述的多级折叠电路包括至少一个折叠电路,外部微波信号输入到第一级折叠电路的输入端,第一级折叠电路的输出端连接第二级折叠电路的输入端,多个折叠电路依次串联,后一级折叠电路的输入是前一级折叠电路的输出,末级折叠器的输出端连接输出电路,输出特征频率、归一化误差射频和视频脉冲。如图2,第i级折叠电路(由于结构相同,故用i级代表)中,其输入微波信号为F", 信号经射频放大器Aitl进行射频放大后,输出到功分器PDi中,功分器PDi将微波信号分成两路,分别连接至高子带滤波器WFil和低子带滤波器WFi(l。高子带滤波器WFil输出送至高子带功分器PDn,高子带功分器PDil的一端输出接到检波交流放大器DAil检波放大后,输出脉冲Pdil到编码控制器MCi,高子带功分器PDil的另一端连接下变频器,将髙子带变频到低子带后再连接到高子带微波开关Kil ;低子带滤波器WFitl输出送至低子带功分器PDitl,低子带功分器的一个输出端经低子带检波交流放大器后,输出脉冲Pditl到编码控制器MCi,低子带功分器的另一个输出端直接连接到低子带微波开关Kitl,高子带微波开关和低子带微波开关的输出连接到合路器Hi的两个输入端,合路器Hi的输出Fi就是下级折叠电路的输出。微波开关Kitl、Κη的控制信号(^、(^来自编码控制器MCitl如图3,编码控制器包括子带标识寄存器Dil、子带标识寄存器Ditl、非门Gil、或门Gitl 以及或门Gi2,子带标识寄存器Dil和子带标识寄存器Ditl均是D触发器;子带标识寄存器Dil 的输出分别连接到或门Gitl、或门Gi2的一个输入端和子带标识寄存器Ditl的D端;子带标识寄存器Ditl的输出分别连接到或门GiO、或门Gi2的另一个输入端和子带标识寄存器Dil的D 端,子带标识寄存器Dil和子带标识寄存器Ditl的异步复位端C连接外部复位信号r,子带标识寄存器Dil和子带标识寄存器Ditl的时钟输入端cPl、CP0,分别接高子带输出的脉冲信号 dan和低子带输出的脉冲信号dai0 ; Gi2输出信号标识Si, Gi0输出控制信号Ci0, Ci0经非门 Gil后输出控制信号Cil和折叠码mi。
权利要求1.微波带宽折叠接收电路,其特征在于它包括一个多级折叠电路和一个输出电路, 其中,所述的多级折叠电路包括至少一个折叠电路,外部微波信号输入到第一级折叠电路的输入端,第一级折叠电路的输出端连接第二级折叠电路的输入端,多个折叠电路依次串联,后一级折叠电路的输入是前一级折叠电路的输出,末级折叠器的输出端连接输出电路, 输出特征频率、归一化误差射频和视频脉冲。
2.根据权利要求书1所述的微波带宽折叠接收电路,其特征在于所述的折叠电路包括射频放大器、前置功分器、高子带滤波器、变频器、高子带功分器、高子带微波开关、低子带滤波器、低子带功分器、低子带微波开关、合路器、高子带检波交流放大器、低子带检波交流放大器和编码控制器;输入信号经射频放大器放大后连接到前置功分器,前置功分器将信号分成两路输出, 其中一路输出连接高子带滤波器,输出连接高子带功分器,另一路输出连接低子带滤波器, 输出连接低子带功分器;高子带功分器的一个输出经高子带检波交流放大器后连接到编码控制器,另一个输出连接下变频器,将髙子带变频到低子带后再连接到高子带微波开关;低子带功分器的一个输出端经低子带检波交流放大器后接到编码控制器,另一个输出端直接连接到低子带微波开关,高子带微波开关和低子带微波开关的输出连接到合路器的两个输入端,合路器的输出就是下级折叠电路的输出。
3.根据权利要求书2所述的微波带宽折叠接收电路,其特征在于所述的编码控制器包括子带标识寄存器Dil、子带标识寄存器Ditl、非门Gil、或门Gitl以及或门Gi2,子带标识寄存器Dil和子带标识寄存器Ditl均是D触发器;子带标识寄存器Dil的输出分别连接到或门Gi(l、 或门Gi2的一个输入端和子带标识寄存器Ditl的D端;子带标识寄存器Ditl的输出分别连接到或门GiO、或门Gi2的另一个输入端和子带标识寄存器Dil的D端,子带标识寄存器Dil和子带标识寄存器Ditl的异步复位端C连接外部复位信号r,子带标识寄存器Dil和子带标识寄存器Ditl的时钟输入端cPl、CPtl,分别接高子带输出的脉冲信号Clail和低子带输出的脉冲信号Ckitl ; Gi2输出信号标识Si,Gitl输出控制信号Citl,Ci0经非门Gil后输出控制信号Cil和折叠码Hli。
专利摘要本实用新型公开了一种微波带宽折叠接收电路,它包括一个多级折叠电路和一个输出电路,其中,所述的多级折叠电路包括至少一个折叠电路,外部微波信号输入到第一级折叠电路的输入端,第一级折叠电路的输出端连接第二级折叠电路的输入端,多个折叠电路依次串联,后一级折叠电路的输入是前一级折叠电路的输出,末级折叠器的输出端连接输出电路,输出特征频率、归一化误差射频和视频脉冲。具有频带宽、频率选择性好、适应雷达能力强、易于实现数字化等优势。
文档编号H04B1/16GK201985847SQ20102064379
公开日2011年9月21日 申请日期2010年12月7日 优先权日2010年12月7日
发明者周绍槐, 杨松 申请人:成都雷思特电子科技有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1