单片机控制dds高速跳频模块的制作方法

文档序号:7556373阅读:255来源:国知局
专利名称:单片机控制dds高速跳频模块的制作方法
技术领域
本实用新型涉及一种单片机控制DDS高速跳频模块。
背景技术
跳频技术最早应用于军事通信,从上个世纪60年代开始,国外就一直在进行新的扩频通信体制、理论和技术的研究。在跳频通信中,收发双方都按照预定的规律对传输信号的载波进行离散变化,跳频技术具有优良的抗干扰性能,它可以有效的避开干扰,发挥通信效能。现已成为军用抗干扰通信技术的核心之一。近年来,跳频通信在民用通信系统中的应用也越来越受到重视,特别是在蜂窝移动电话系统和无线局域网中的应用越来越受到重视。在未来的通信中,需要有抗干扰能力强和信息容量大的通信系统,特别是要满足高速数据通信的要求等等,为此,基于跳频技术的数据通信系统的产生和发展就成为了一种必然。

实用新型内容本实用新型的目的在于克服现有技术的不足,提供一种采用低功耗的高速单片机作为主控MCU,主控MCU与直接数字频率合成器DDS之间的接口电路为25M的串行接口电路,换频速度快,误差小,运行可靠,成本低,系统稳定,满足高速跳频通信系统需求的单片机控制DDS高速跳频模块。本实用新型的目的是通过以下技术方案来实现的:单片机控制DDS高速跳频模块,它包括数据读取接口、主控MCU、高速接口电路、直接数字频率合成器DDS和低通滤波器,所述的数据读取接口输入端与并口相连接,数据读取接口输出端连接于主控MCU输入端,主控MCU输出端与高速接口电路输入端相连接,高速接口电路连接于直接数字频率合成器DDS输入端,直接数字频率合成器DDS输出端与低通滤波器相连接,所述的主控MCU为8051内核混合信号微控制器 C8051F120,高速接口电路为25M的串行接口电路。本实用新型的有益效果是:本实用新型采用低功耗的高速单片机作为主控MCU,主控MCU与直接数字频率合成器DDS之间的接口电路为25M的串行接口电路,换频速度快,误差小,运行可靠,成本低,体积小,系统稳定,满足高速跳频通信系统的需求。

图1为本实用新型结构方框图。
具体实施方式
以下结合附图进一步详细描述本实用新型的技术方案:如图1所示,单片机控制DDS高速跳频模块,它包括数据读取接口、主控MCU、高速接口电路、直接数字频率合成器DDS和低通滤波器,所述的数据读取接口输入端与并口相连接,数据读取接口输出端连接于主控MCU输入端,主控MCU输出端与高速接口电路输入端相连接,高速接口电路连接于直接数字频率合成器DDS输入端,直接数字频率合成器DDS输出端与低通滤波器相连接,所述的主控MCU为8051内核混合·信号微控制器C8051F120,高速接口电路为25M的串行接口电路。
权利要求1.单片机控制DDS高速跳频模块,其特征在于:它包括数据读取接口、主控MCU、高速接口电路、直接数字频率合成器DDS和低通滤波器,所述的数据读取接口输入端与并口相连接,数据读取接口输出端连接于主控MCU输入端,主控MCU输出端与高速接口电路输入端相连接,高速接口电路连接于直接数字频率合成器DDS输入端,直接数字频率合成器DDS输出端与低通滤波器相连接。
2.根据权利要求1所述的单片机控制DDS高速跳频模块,其特征在于:所述的主控MCU为8051内核混合信号微控制器C8051F120。
3.根据权利要求1所述的单片机控制DDS高速跳频模块,其特征在于:所述的高速接口电路为25M的 串行接口电路。
专利摘要本实用新型公开了一种单片机控制DDS高速跳频模块,它包括数据读取接口、主控MCU、高速接口电路、直接数字频率合成器DDS和低通滤波器,所述的数据读取接口输入端与并口相连接,数据读取接口输出端连接于主控MCU输入端,主控MCU输出端与高速接口电路输入端相连接,高速接口电路连接于直接数字频率合成器DDS输入端,直接数字频率合成器DDS输出端与低通滤波器相连接,所述的主控MCU为8051内核混合信号微控制器C8051F120,高速接口电路为25M的串行接口电路。本实用新型换频速度快,运行可靠,误差小,成本低,系统稳定,满足高速跳频通信系统的需求。
文档编号H04B1/713GK203101919SQ20132000423
公开日2013年7月31日 申请日期2013年1月6日 优先权日2013年1月6日
发明者李志刚 申请人:成都市金天之微波技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1