一种PowerPC信号数据交换板的制作方法

文档序号:7788652阅读:347来源:国知局
一种PowerPC信号数据交换板的制作方法
【专利摘要】本实用新型公开了一种PowerPC信号数据交换板,包括背板总线,背板总线连接有FPGA、第一SRIOSWITCH以及第二SRIOSWITCH,所述第一SRIOSWITCH和第二SRIOSWITCH相互串接,所述FPGA和第一SRIOSWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2SARAM以及NORFLASH存储器。本实用新型设计的这PowerPC信号数据交换板,不仅具有数据交换速度快、功耗低的优点,而且稳定性和可靠性高。
【专利说明】—种PowerPC信号数据交换板
【技术领域】
[0001]本实用新型涉及一种信号数据交换板,更具体的说是涉及一种PowerPC信号数据交换板。
【背景技术】
[0002]现在信号交换技术日益成熟,出现了各种的信号交换设备,生活中的常见路由器就是一种数据交换机;在一些特殊领域如雷达通信、导航以及航空航天的数据交换设备则需要满足很高的交换速度和信号精准度,且由于设备较多,还需要多个不同的端口进行数据交换,这就需要交换设备具有很高的数据交换速度、稳定性以及多端口的支持,为此,我们设计了一种高速且稳定的信号数据交换主板。
实用新型内容
[0003]本实用新型提供了一种PowerPC信号数据交换板,解决了以往信号数据交换速度慢、稳定性和可靠性差问题。
[0004]为解决上述的技术问题,本实用新型采用以下技术方案:一种PowerPC信号数据交换板,包括背板总线,背板总线连接有FPGA、第一 SRIO SWITCH以及第二 SRIO SWITCH,所述第一 SRIO SWITCH和第二 SRIO SWITCH相互串接,所述FPGA和第一 SRIO SWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2 SARAM以及NOR FLASH存储器。
[0005]所述FPGA 连接有 DDR2 SARAM 和 GP10。
[0006]所述FPGA 型号为 XC6SLX100。
[0007]所述PPC 型号为 MPC8548E。
[0008]所述第一SRIO SWITCH 和第二 SRIO SWITCH 均采用 TSI578 型 SRIO SWITCH。
[0009]所述第一 SRIO SWITCH和第二 SRIO SWITCH采用SRIO接口连接,且所述PPC与第一 SRIO SWITCH、第一 SRIO SWITCH 和第二 SRIO SWITCH 与背板均通过 SRIO 接口连接。
[0010]与现有技术相比,本实用新型的有益效果是:本实用新型设计的这种PowerPC信号数据交换板,不仅具有数据交换速度快、功耗低的优点,而且稳定性和可靠性高。
【专利附图】

【附图说明】
[0011]下面结合附图和【具体实施方式】对本实用新型作进一步详细说明。
[0012]图1为本实用新型的结构示意图。
【具体实施方式】
[0013]下面结合附图对本实用新型作进一步的说明。
[0014]实施例1
[0015]如图1所示的一种PowerPC信号数据交换板,包括背板总线,背板总线连接有FPGA、第一 SRIO SWITCH 以及第二 SRIO SWITCH,所述第一 SRIO SWITCH和第二 SRIO SWITCH相互串接,所述FPGA和第一 SRIO SWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2SARAM以及NOR FLASH存储器。
[0016]本实施例中FPGA即现场可编程门阵列;SR10 SWITCH即SRIO SWITCH ZD交换板;PPC即PowerPC,是一种RISC架构的CPU ;PHY芯片即以太网PHY芯片;Uart即通用异步收发传输器;DDR2 SDRAM即随机存取存储器。
[0017]本实施例信号通过Uart和PHY芯片进行入PPC,通过PPC进行信号处理,并通过两个相互串接的SRIO SWITCH进行数据交换,能够实现两个SRIO SWITCH分别、同时进行交换数据,且两个SRIO SWITCH能共同对一个数据进行交换,提高交换速度和准确度,且交换数据经过FPGA选择并进行滤波处理,使得信号更加稳定和精准,实现了数据的高速和精准交换,实用性大为提闻。
[0018]实施例2
[0019]本实施例在实施例1的基础上增加了以下结构:所述FPGA连接有DDR2 SARAM和GP10。
[0020]本实施例中FPGA的DDR2 SARAM可以实现数据存储或者冗余备份,可设置多个DDR2 SARAM,GP10 (即总线扩展器)可以实现数据的多线程输出,便于多个设备的数据使用。
[0021]实施例3
[0022]本实施例在实施例1或实施例2的基础上优化了 FPGA,具体为:所述FPGA型号为XC6SLX100。
[0023]本实施例中的XC6SLX100性能优越,成本和功耗低,处理速度快,能很好的实现信号处理,同时降低能耗。
[0024]实施例4
[0025]本实施例在实施例3的基础上做了进一步优化,具体为:所述PPC型号为MPC8548E。
[0026]本实施例中MPC8548E带有两个PCI控制器,且MPC8548E性价比高,运行温度范围大,兼容性好,稳定可靠,处理速度块,功耗低,能提高信号交换的稳定性和可靠性。
[0027]实施例5
[0028]本实施例在上述任一实施例的基础上做了如下优化:所述第一 SRIO SWITCH和第二 SRIO SWITCH 均采用 TSI578 型 SRIO SWITCH。
[0029]本实施例的TSI578型SRIO SWITCH具有速度快、能耗低的特点,且能灵活配置各种端口,满足多端口需要,数据交换精确。
[0030]实施例6
[0031]实施例6为本实用新型的最优实施例
[0032]本实施例在上述任一实施例的基础上做了如下优化,具体为:所述第一 SRIOSWITCH和第二 SRIO SWITCH采用 SRIO接口连接,且所述PPC 与第一 SRIO SWITCH、第一 SRIOSWITCH和第二 SRIO SWITCH与背板均通过SRIO接口连接。
[0033]本实施例中SRIO是Serial Rapid I/O的简写,是面向串行背板、DSP和相关串行数据平面连接应用的串行RapidIO接口,具有可靠的高性能优势,能实现多点传输,传输速度块,能提高整体的数据传输率。
[0034]如上所述即为本实用新型的实施例。本实用新型不局限于上述实施方式,任何人应该得知在本实用新型的启示下做出的结构变化,凡是与本实用新型具有相同或相近的技术方案,均落入本实用新型的保护范围之内。
【权利要求】
1.一种PowerPC信号数据交换板,包括背板总线,其特征在于:背板总线连接有FPGA、第一 SRIO SWITCH 以及第二 SRIO SWITCH,所述第一 SRIO SWITCH 和第二 SRIO SWITCH 相互串接,所述FPGA和第一 SRIO SWITCH还连接有PPC,PPC上连接有PHY芯片、Uart、DDR2SARAM以及NOR FLASH存储器。
2.根据权利要求1所述的一种PowerPC信号数据交换板,其特征在于:所述FPGA连接有 DDR2 SARAM 和 GPIO。
3.根据权利要求1所述的一种PowerPC信号数据交换板,其特征在于:所述FPGA型号为 XC6SLX100。
4.根据权利要求1所述的一种PowerPC信号数据交换板,其特征在于:所述PPC型号为 MPC8548E。
5.根据权利要求1所述的一种PowerPC信号数据交换板,其特征在于:所述第一SRIOSWITCH 和第二 SRIO SWITCH 均采用 TSI578 型 SRIO SWITCH。
6.根据权利要求1所述的一种PowerPC信号数据交换板,其特征在于:所述第一SRIOSWITCH和第二 SRIO SWITCH采用 SRIO接口连接,且所述PPC 与第一 SRIO SWITCH、第一 SRIOSWITCH和第二 SRIO SWITCH与背板均通过SRIO接口连接。
【文档编号】H04L12/931GK203574687SQ201320767512
【公开日】2014年4月30日 申请日期:2013年11月29日 优先权日:2013年11月29日
【发明者】万传彬, 陆建国, 王林, 陈刚, 李华, 王云, 樊宏坤 申请人:成都国蓉科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1