用于电信系统的非双工器体系结构的制作方法

文档序号:13950685阅读:213来源:国知局
用于电信系统的非双工器体系结构的制作方法

相关申请的交叉引用

本文要求于2015年5月1日提交的并且标题为“distributedantennasystemwithnon-duplexerisolatorsubsystem”的美国临时申请序列号62/155,585的优先权权益,通过引用将其全部内容合并至此。

本公开一般地涉及电信并且更具体而言(虽然不一定排他地)涉及在分布式天线系统中在不使用双工器的情况下将上行链路通信路径与下行链路通信路径隔离。



背景技术:

电信系统可以包括可以用来扩展蜂窝式通信系统的覆盖的分布式天线系统(“das”)或者中继器。例如,das可以将覆盖扩展到建筑物内、隧道内或者受地形特征阻塞的区域中传统低信号覆盖的区域。das可以包括与运营商系统(诸如蜂窝式服务提供商的基础收发器基站)通信的一个或多个主单元。das也可以包括与主单元物理地分离但是经由串行链路(seriallink)与主单元通信的远程单元,串行链路可以是铜通信介质、光学通信介质或者其他适当的通信介质。

远程单元可以与定位在覆盖区域中的用户设备无线地通信。例如,远程单元可以位于阻止或限制直接与运营商通信的建筑物、隧道或者其他结构中。远程单元放大经由主单元从基站接收的下行链路信号,并且使用天线来辐射该下行链路信号。天线单元恢复(recover)来自移动用户装备的上行链路信号并且将该上行链路信号提供到主单元。上行链路信号可以被求和在一起并且被提供回到基站。

远程单元可以包括至少一个双工器。双工器可以通过允许下行链路频带内的频率从传输器输出被提供给天线并且允许上行链路频带内的频率从天线输出被提供给接收器来将传输器输出与接收器输入隔离。但是,双工器可以提供非常少的灵活性或者不能提供灵活性来对频带分配的改变做出响应。



技术实现要素:

根据本公开的一方面,电信系统可以包括耦合到天线的上行链路通信路径和下行链路通信路径。模拟到数字转换器可以位于上行链路通信路径和下行链路通信路径中。模拟到数字转换器可以具有用于在对信号进行下变频之前对信号进行采样的动态范围和带宽。电信系统可以将穿过上行链路通信路径的上行链路信号与穿过下行链路通信路径的下行链路信号隔离而不使用双工器。

根据本公开的另一方面,电信系统可以包括主单元和远程单元。主单元可以包括模拟到数字转换器,该模拟到数字转换器具有用于在对下行链路信号进行下变频之前对下行链路信号进行采样的动态范围和带宽。远程单元可以包括耦合到天线的上行链路通信路径和下行链路通信路径。远程单元可以将穿过上行链路通信路径的上行链路信号与穿过下行链路通信路径的下行链路信号隔离而不使用双工器。

根据本公开的另一方面,一种方法可以包括使用功率组合器将天线耦合到上行链路通信路径和下行链路通信路径。该方法也可以包括使用模拟到数字转换器将穿过下行链路通信路径的下行链路信号从模拟信号转换到数字信号。模拟到数字转换器可以具有用于在使用模拟混合器对模拟信号进行下变频之前对模拟信号进行采样的动态范围和带宽。该方法也可以包括将下行链路信号与穿过上行链路通信路径的上行链路信号隔离而不使用双工器。

提及这些例示性方面和特征不是为了限制或者定义本发明,而是提供示例以帮助理解本申请中公开的发明概念。本发明的其他方面、优点和特征将在审阅整个申请之后变得明显。

附图说明

图1是根据一方面的用于不使用双工器而将上行链路信号与下行链路信号隔离的电信系统的环境的示例的框图。

图2是根据一方面的可以被部署在图1的电信系统中的用于不使用双工器而将上行链路信号与下行链路信号隔离的系统的框图。

图3是根据一方面的包括用于将天线耦合到下行链路通信路径和上行链路通信路径的功率组合器的系统的示意图。

图4是根据一方面的包括用于有源模拟抑制(activeanalogmitigation)的可配置的模拟滤波器的系统的示意图。

图5是根据一方面的包括用于有源数字抑制的可配置的数字滤波器的系统的示意图。

图6是根据一方面的包括可配置的数字滤波器和附加有源抑制电路系统的系统的示意图。

图7是根据一方面的包括用于有源数字抑制的两个可配置的数字滤波器的系统的示意图。

图8是根据一方面的包括用于有源数字抑制的三个可配置的数字滤波器的系统的示意图。

具体实施方式

某些方面和特征针对一种电信系统,该电信系统用于在有源抑制子系统中使用高动态范围的模拟到数字转换器来将穿过系统中上行链路通信路径的上行链路信号与下行链路信号隔离,从而排除das中对于双工器的需求。模拟到数字转换器可以具有非常高的动态范围和带宽,以允许将模拟信号转换成数字信号而无需对模拟信号的先前的下变频。在电信系统中使用这些模拟到数字转换器可以减少或者消除对于使用模拟混合器对信号进行下变频的需求。使用模拟混合器的下变频经常可能是杂散响应(spuriousresponse)的主要来源,这些杂散响应使得在一些das体系结构中严格的隔离要求成为必要的。减少或者消除对于上行链路信号与下行链路信号的隔离的严格要求可以允许几乎不具有固有隔离性质的耦合设备(例如,功率组合器)被用于将上行链路通信路径耦合到下行链路通信路径。上行链路通信路径和下行链路通信路径可以被耦合到天线。

图1示意地描绘根据本公开的一方面的das100,das100可以包括用于不使用双工器而将上行链路信号与下行链路信号隔离的系统。das100可以经由有线通信介质或者无线通信介质可通信地耦合到至少一个基站102。das100可以位于诸如建筑物环境这样的区域中以扩展无线通信覆盖。das100可以包括分布在环境中的一个或多个远程单元104以在das100的服务区域内提供覆盖。远程单元104可以服务在das100的环境中操作的许多不同用户设备106,诸如蜂窝式电话。每个远程单元104可以包括至少一个天线108。天线108可以是普通天线或者可以包括一个或多个天线元件。

远程单元104可以经由能够在主单元110与远程单元104之间携载信号的任何通信介质可通信地耦合到一个或多个主单元110。合适的通信介质的示例包括铜、光学和微波链路。主单元110可以处理来自远程单元104的信号以适当地与基站102对接。系统控制器112可以控制每个主单元110的操作,以用于处理与远程单元104相关联的信号114。远程单元104的信号114可以是用于与用户设备106通信的das100的上行链路信号和下行链路信号。

虽然das100被描绘为包括两个主单元110和四个远程单元104,但是可以使用任意数量(包括一个)的主单元110和远程单元104中的每一者。而且,根据一些方面,可以实现das100而没有系统控制器112。本公开可以包括在远程单元中的一个或多个中。

图2描绘das100中的电信系统,该电信系统包括有源抑制子系统200、下行链路通信路径202和上行链路通信路径204。包括在有源抑制子系统200中的电路系统可以被包括在下行链路通信路径202和上行链路通信路径204中并且可以将穿过上行链路通信路径204的信号与下行链路通信路径202的信号或者其他信号分量隔离。下行链路通信路径202和上行链路通信路径204可以可通信地耦合到天线108。在一些方面,下行链路通信路径202和上行链路通信路径204可以由几乎不具有固有隔离的设备(例如,功率组合器)直接耦合到天线108。天线108可以包括既可以传输rf信号也可以接收rf信号的一个天线。

在一些方面,有源抑制子系统200可以部署在远程单元104中。在其他方面,有源抑制子系统200可以部署在主单元110中。作为替代,有源抑制子系统200可以遍及das100的各个部件而部署(例如,部分在主单元110内并且部分在远程单元104内)。

被包括在根据各个方面的有源抑制子系统200中的电路系统可以结合防止形成反馈环的部件。这些部件可以对上行链路信号和下行链路信号二者的增益进行衰减以防止das100中的系统不稳定性。

图3示意地描绘用于有源抑制子系统200的电路系统,有源抑制子系统200具有通过功率组合器300耦合到天线108的下行链路通信路径202和上行链路通信路径204。天线108可以将穿过下行链路通信路径202的下行链路信号辐射到用户设备106。天线108也可以恢复来自用户设备106的上行链路信号并且可以将上行链路信号提供到上行链路通信路径204。穿过上行链路通信路径204的信号可以被提供到基站102。

有源抑制子系统200可以在下行链路通信路径202中包括抗混叠滤波器302、模拟到数字转换器304、数字if滤波器306、数字到模拟转换器308、模拟滤波器310、混合器312、本地振荡器314、功率放大器316和电调谐滤波器318。抗混叠滤波器302可以减少由于将下行链路信号从模拟转换成数字而造成的混叠。例如,抗混叠滤波器302可以将信号带宽限制到一个奈奎斯特(nyquist)区,从而压抑(reject)占据大于模拟到数字转换器304的采样频率的一半的带宽的频率。抗混叠滤波器302也可以压抑一个或多个相邻的奈奎斯特区中的信号分量。在一些方面,抗混叠滤波器302可以包括表面声波(“saw”)滤波器。模拟到数字转换器304可以将模拟下行链路信号转换成数字下行链路信号,以诸如用于经由位于包括该模拟到数字转换器304的主单元与远程单元之间的串行链路进行传输。在一些方面,模拟到数字转换器304可以是非常高动态范围的模拟到数字转换器。模拟到数字转换器304可以包括足以直接对来自基站102的传入rf信号进行采样的采样率和输入带宽。例如,输入带宽大于1ghz并且采样率大于2ghz的模拟到数字转换器将足以直接对上至1ghz的所有频率进行采样。使用非常高动态范围的模拟到数字转换器绕开了在模拟到数字转换器304将下行链路信号转换成数字下行链路信号之前对于下行链路通信路径202中的下行链路信号进行下变频的需求。

数字if滤波器306可以接收数字下行链路信号并且减少该下行链路数字信号的带宽。数字到模拟转换器308可以将下行链路信号转换成模拟信号。模拟滤波器310可以接收模拟下行链路信号并且移除由于将数字信号转换成模拟而导致的任何混叠。混合器312和本地振荡器314可以将下行链路信号上变频成适当的rf频率。功率放大器316可以将下行链路信号放大至输出功率以供传输。

在天线108广播下行链路信号之前,电调谐滤波器318可以对在传输器中生成的任何不期望的信号进行衰减。对不期望的信号的衰减可以防止由于落在天线108的接收频带中的传输噪声而造成的接收器的灵敏度降低。对不期望的信号的衰减也可以防止在传输器中生成的位于接收频带处的杂散信号进入接收器。不期望的信号分量可以由下行链路通信路径202的部件在处理下行链路信号时生成,或者以其他方式生成。不期望的信号分量可以包括除了期望的下行链路信号之外由传输天线108以天线108的接收频带内的频率传输的信号。不期望的信号分量也可以包括下行链路信号的传输rf频率的谐波。不期望的信号分量也可以包括在上变频成rf期间由混合器312和本地振荡器314生成的信号。例如,在上变频期间,混合器312可以处理if下行链路信号以及从本地振荡器314接收的信号。混合器312的输出信号可以包括两个信号。一个信号可以是在等于if下行链路信号与从本地振荡器314接收的信号的频率之和的频率处的rf下行链路信号。另一个信号可以是在等于if下行链路信号与从本地振荡器314接收的信号的频率之差的频率处的镜像信号(imagesignal)。该镜像信号以及混合器312的输出信号的任何谐波可以是不期望的信号分量。

在一些方面,位于下行链路通信路径202中的一些部件可以被部署在主单元中,并且其他部件可以被部署在远程单元中。部署在主单元中的部件可以包括抗混叠滤波器302和模拟到数字转换器304。部署在远程单元中的部件可以包括数字if滤波器306、数字到模拟转换器308、模拟滤波器310、混合器312、本地振荡器314、功率放大器316和电调谐滤波器318。在这些方面,模拟到数字转换器304的输出经由串行通信链路耦合到数字if滤波器306的输入。在其他方面,下行链路通信路径202的所有部件可以被部署在主单元中或者在远程单元中。虽然图3描绘下行链路通信路径202直接从基站102接收信号,但是下行链路通信路径202可以经由一个或多个中间部件或者设备接收来自基站102的信号。例如,当下行链路通信路径202的所有部件被部署在远程单元中时,下行链路通信路径202可以经由主单元接收来自基站102的信号。

有源抑制子系统200可以在上行链路通信路径204中包括抗混叠滤波器320、模拟到数字转换器322、数字if滤波器324、数字到模拟转换器326、模拟滤波器328、本地振荡器332、混合器330、功率放大器334和上行链路增益调整设备336。天线108可以恢复来自移动用户设备106的上行链路信号并且将上行链路信号提供到抗混叠滤波器320。抗混叠滤波器320可以压抑在大于模拟到数字转换器322的采样频率的一半的带宽处的信号分量以及一个或多个相邻的奈奎斯特区内的频率,以减少由于将上行链路信号从模拟转换成数字而造成的混叠。在一些方面,抗混叠滤波器320可以是表面声波(“saw”)滤波器。模拟到数字转换器322可以将模拟上行链路信号转换成数字上行链路信号,该数字上行链路信号可以经由串行链路从远程单元传输到主单元。在一些方面,模拟到数字转换器322可以是非常高动态范围的模拟到数字转换器。模拟到数字转换器322与模拟到数字转换器304相类似,可以包括足以直接对由天线108接收的传入rf信号进行采样的采样率和输入带宽。非常高动态范围的模拟到数字转换器的使用绕开了在模拟到数字转换器322将下行链路信号转换成数字下行链路信号之前对上行链路通信路径204中上行链路信号进行下变频的需求。

数字if滤波器324可以进一步限制上行链路信号的带宽。数字到模拟转换器326可以将上行链路数字信号转换成模拟信号。模拟滤波器328可以对信号进行滤波以防止可能由于将数字信号转换成模拟而导致的混叠。本地振荡器332和混合器330可以将上行链路信号上变频成rf以供传输到基站102。功率放大器334可以在传输到基站102之前放大上行链路信号。上行链路增益调整设备336可以补偿上行链路信号上的传输器噪声。例如,上行链路增益调整设备336可以增加上行链路信号增益以确保上行链路信号的信号噪声比不会降低到可接受阈值以下。来自增益调整设备336的上行链路信号可以被提供到基站102。

在一些方面,位于上行链路通信路径204中的一些部件被部署在主单元中,并且上行链路通信路径204的其他部件被部署在远程单元中。部署在远程单元中的部件可以包括抗混叠滤波器320和模拟到数字转换器322。部署在主单元中的部件可以包括数字if滤波器324、数字到模拟转换器326、模拟滤波器328、混合器330、本地振荡器332、功率放大器334和上行链路增益调整设备336。模拟到数字转换器322可以串行地耦合到数字if滤波器324。虽然图3描绘上行链路通信路径204将信号直接提供到基站102,但是上行链路通信路径204可以将信号经由一个或多个中间部件或者设备提供到基站102。例如,当上行链路通信路径204的所有部件被部署在远程单元中时,上行链路通信路径204可以将信号经由主单元提供到基站102。在一些方面,上行链路通信路径204可以在主单元中包括数字加法器。数字加法器可以可通信地耦合到数字if滤波器324的输出。在将上行链路信号提供到基站102之前,数字加法器可以对来自各个远程单元的上行链路信号求和。

在有源抑制子系统200中使用非常高动态的模拟到数字转换器(例如,模拟到数字转换器304、322)可以允许几乎不具有固有隔离的功率组合器300或者任何其他耦合设备将下行链路通信路径202和上行链路通信路径204直接耦合到天线108。因为模拟到数字转换器可以排除对于信号的下变频的需求,所以由于下变频导致的杂散响应不再存在。这防止通常由具有较高隔离性质的双工器或者其他耦合设备解决的许多问题。例如,排除对于下变频的需求可以:防止对接收器输入级的损坏,防止在传输器中生成的、可能落在如果接收下变频器存在则接收器将易受影响的频率处的其他频率的信号(例如,镜像,混合杂散产物等)与期望的信号相干扰,防止由于可能进入接收器的强传输信号而造成杂散接收器响应的产生(否则,如果接收下变频器存在,则该杂散接收器响应将(例如由于互调)产生),以及防止在传输器和接收器使用重叠的频带的情况下(例如,时分双工)上行链路通信路径中模拟到数字转换器的限幅(clipping)。

图4示意地描绘位于上行链路通信路径204中的有源抑制子系统200的有源模拟抑制电路系统。上行链路通信路径204可以包括有源模拟抑制电路系统,该有源模拟抑制电路系统包括参考路径402中的可配置的模拟滤波器400以及接收来自可配置的模拟滤波器400的下行链路抑制信号的模拟加法器404。参考路径402可以包括从功率放大器316的输出处的耦合点到模拟加法器404的输入的路径。来自功率放大器316的输出的下行链路参考信号可以穿过参考路径402。

可配置的模拟滤波器400可以位于参考路径402中并且可通信地耦合到功率放大器316以接收下行链路参考信号。可配置的模拟滤波器400可以通过调整下行链路参考信号的增益以及移动下行链路参考信号的相位来从下行链路参考信号中生成下行链路抑制信号。下行链路抑制信号可以与在下行链路通信路径202中生成并且由天线108恢复的不期望的信号分量振幅相等,并且与这些不期望的信号分量180度异相。

模拟加法器404可以位于上行链路通信路径204中。可配置的模拟滤波器400的输出可以可通信地耦合到模拟加法器404的输入之一。模拟加法器404的另一个输入可以可通信地耦合到天线108。模拟加法器404可以从可配置的模拟滤波器400接收下行链路抑制信号并且将该下行链路抑制信号与上行链路信号求和以抑制上行链路信号中存在的任何不期望的信号分量。抑制不期望的信号分量可以包括,例如,抵消上行链路信号中存在的不期望的下行链路信号分量。模拟加法器404可以将上行链路信号提供到抗混叠滤波器320。上行链路信号可以穿过如图3中所描绘的上行链路通信路径204的剩余部分。

可以使用测试信号在das100的设立时设置可配置的模拟滤波器400的频率响应。例如,测试信号可以由天线108传输,并且在上行链路通信路径204上检测到的任何信号可以被识别为由测试下行链路信号的传输而生成的不期望的信号分量。然后可以经由电子或者手动过程来调整可配置的模拟滤波器400的频率响应,以生成与不期望的信号分量振幅相等并且与其180度异相的下行链路抑制信号。在一些方面,可配置的模拟滤波器400可以包括能够调整下行链路抑制信号的相位和增益的模拟矢量调制器。

在一些方面,可配置的模拟滤波器400可以包括自适应滤波器。自适应滤波器可以由微处理器利用迭代自适应算法动态地优化。迭代自适应算法的输入可以是下行链路参考信号(例如,来自功率放大器316的输出信号)和误差信号(例如,来自模拟加法器404的输出信号)。微处理器可以应用迭代自适应算法来优化可配置的模拟滤波器400的频率响应。在应用经优化的频率响应的情况下,可配置的模拟滤波器400可以生成与来自下行链路通信路径202的不期望的信号分量相关的下行链路抑制信号。在一些方面,迭代自适应算法可以是最小均方算法。

图5描绘可以被包括在有源抑制子系统200中的有源数字抑制电路系统。该电路系统位于下行链路通信路径202、上行链路通信路径204和参考路径500中。有源数字抑制电路系统可以包括数字加法器502,数字加法器502接收来自参考路径500中的可配置的数字滤波器504的下行链路抑制信号。

图5示意地描绘可以被包括在上行链路通信路径204中的部件,以及除了可配置的数字滤波器504之外还可以被包括在参考路径500中的对应部件。参考路径500可以包括模拟if滤波器506和模拟到数字转换器508。如图4中所描绘的,下行链路信号可以穿过下行链路通信路径202。参考路径500可以是从功率放大器316的输出到数字加法器502的输入之一的路径。功率放大器316可以将下行链路参考信号经由参考路径500提供到可配置的数字滤波器504。模拟if滤波器506和模拟到数字转换器508可以以与沿着处理上行链路信号的上行链路通信路径204的平行区段的其对应部件相同的方式处理下行链路参考信号。在一些方面,模拟到数字转换器508可以是非常高动态范围的模拟到数字转换器。与模拟到数字转换器322相类似,模拟到数字转换器508可以包括足以直接对从功率放大器316的输出接收的传入rf参考下行链路信号进行采样的采样率和输入带宽。非常高动态范围的模拟到数字转换器的使用绕开了在模拟到数字转换器508将参考下行链路信号转换成数字参考下行链路信号之前对参考路径500中的参考下行链路信号进行下变频的需求。

可配置的数字滤波器504可以位于参考路径500中。可配置的数字滤波器504可以接收来自模拟到数字转换器508的下行链路参考信号并且生成下行链路抑制信号。为了生成下行链路抑制信号,可配置的数字滤波器504可以调整下行链路参考信号的增益和相位。下行链路抑制信号可以与在下行链路通信路径202上生成并且由天线108恢复的任何不期望的信号分量振幅相等,并且相对于该不期望的信号分量相位偏移180度。

数字加法器502可以位于上行链路通信路径204中。可配置的数字滤波器504的输出可以可通信地耦合到数字加法器502的输入之一。数字加法器502的另一个输入可以可通信地耦合到模拟到数字转换器322的输出。数字加法器502可以接收来自可配置的数字滤波器504的下行链路抑制信号以及来自模拟到数字转换器322的数字上行链路信号。数字加法器502可以将该下行链路抑制信号与该上行链路信号求和以抑制上行链路信号中存在的任何不期望的信号分量。在一些方面,数字求和器502可以将上行链路信号提供到数字到模拟转换器326。上行链路信号可以穿过如图3中所描述的上行链路通信路径204的剩余部分。

在一些方面,如图6-图8中所描绘的,有源抑制子系统200可以包括用于优化可配置的数字滤波器的频率响应的一个或多个设备。优化该频率响应可以允许可配置的数字滤波器动态地生成与不期望的信号分量相对应的准确下行链路抑制信号。图6示出下行链路通信路径202、上行链路通信路径204、参考路径600和天线108。下行链路通信路径202可以包括数字到模拟转换器602、模拟滤波器604、混合器606、本地振荡器608和功率放大器610。数字到模拟转换器602可以将数字下行链路信号转换成模拟信号。在一些方面,可以从模拟到数字转换器和数字if滤波器(例如,图3中所示的模拟到数字转换器304和数字if滤波器)接收数字下行链路信号。模拟滤波器604可以移除由于将数字下行链路信号转换成模拟信号而导致的任何混叠。混合器606和本地振荡器608可以将下行链路信号上变频成rf。功率放大器610可以将下行链路信号放大至输出功率以供传输。

上行链路通信路径204可以包括抗混叠滤波器612、模拟到数字转换器614和数字加法器616。抗混叠滤波器612可以压抑在大于模拟到数字转换器614的采样频率的一半的带宽处的信号分量以及一个或多个相邻的奈奎斯特区内的频率,以减少由于将上行链路信号从模拟转换成数字而造成的混叠。模拟到数字转换器614可以将模拟上行链路信号转换成数字上行链路信号。在一些方面,模拟到数字转换器614可以是非常高动态范围的模拟到数字转换器。模拟到数字转换器614可以包括足以直接对从天线108接收的传入rf上行链路信号进行采样的采样率和输入带宽。非常高动态范围的模拟到数字转换器的使用绕开了在模拟到数字转换器614将上行链路信号转换成数字上行链路信号之前对上行链路通信路径204中上行链路信号进行下变频的需求。

数字加法器616可以将来自可配置的数字滤波器618的下行链路抑制信号与来自模拟到数字转换器614的上行链路信号求和。参考路径600可以包括衰减器620、抗混叠滤波器622、模拟到数字转换器624和可配置的数字滤波器618。如图6中所描绘的,穿过参考路径600的下行链路参考信号可以用来生成下行链路抑制信号。衰减器620可以衰减下行链路参考信号,使得在抗混叠滤波器622的输入处的下行链路参考信号功率等于由天线108恢复的任何不期望信号在抗混叠滤波器612的输入处的功率。均衡下行链路参考信号和由天线108恢复的不期望信号的功率可以确保由可配置的数字滤波器618生成的抑制信号可以抑制上行链路通信路径204上的非线性失真信号。

衰减器620可以对下行链路参考信号的功率进行衰减,使得上行链路通信路径204上不期望的信号功率与非线性失真信号功率之间的比例等于参考路径600上的下行链路参考信号功率与非线性失真信号功率之间的比例。当这些比例相等时,从参考信号中生成的抑制信号可以抑制上行链路通信路径204上的不期望信号和非线性失真信号分量二者。可以使用微处理器利用自适应算法626动态地调整由衰减器620提供的衰减。

抗混叠滤波器622可以压抑具有大于模拟数字滤波器624的采样频率的一半的带宽的信号分量以及一个或多个相邻的奈奎斯特区内的频率,以减少由于将下行链路参考信号从模拟转换成数字而造成的混叠。模拟到数字转换器624可以将模拟下行链路参考信号转换成数字的。

如上面关于图5中所示的可配置的数字滤波器504而描述的,可配置的数字滤波器618可以修改下行链路参考信号以生成下行链路抑制信号。下行链路抑制信号可以从上行链路信号中移除在下行链路通信路径202中生成的不期望的信号。数字加法器616可以将下行链路抑制信号与上行链路信号求和。在抑制不期望的信号分量之后,数字加法器616的输出(e1(n))可以是上行链路信号。

使用自适应算法626的微处理器可以响应于e1(n)和下行链路参考信号来迭代地调整可配置的数字滤波器618的频率响应w1[n]以及由衰减器620提供的衰减。自适应算法626可以接收e1(n)和下行链路参考信号作为输入。迭代地调整可配置的数字滤波器618的频率响应可以允许可配置的数字滤波器618响应于下行链路信号的传输动态地生成下行链路抑制信号。迭代地调整由衰减器620提供的衰减可以允许衰减器620均衡下行链路参考信号和由天线108恢复的不期望信号的信号功率。

图7描绘用于在有源数字抑制之后从上行链路信号中移除附加非线性失真的附加电路系统。附加非线性失真可以是由下行链路通信路径202中下行链路模拟信号处理部件生成的下行链路噪声分量导致的。下行链路模拟信号处理部件可以包括模拟滤波器604、混合器606、本地振荡器608、镜像压抑滤波器700和功率放大器610。镜像压抑滤波器700可以压抑或者衰减来自混合器606的在期望下行链路频率的镜像频率处的任何输出信号。功率放大器610可以将下行链路信号放大至输出功率以供传输。

上行链路信号和下行链路参考信号二者可以在到上行链路通信路径204以及参考路径600中的频率转换电路系统的输入处包括下行链路噪声分量。频率转换电路系统可以包括抗混叠滤波器612、622以及模拟到数字转换器614、624。相应信号路径中的频率转换电路系统可以通过在每个信号路径中处理下行链路噪声分量来在上行链路通信路径204和参考路径600中创建附加非线性失真信号。

下行链路噪声分量的随机化(例如,非周期的)本质可以导致随机化的附加非线性失真信号。对穿过参考路径600的附加非线性失真信号进行相位偏移不会创建可以抑制穿过上行链路通信路径204的附加非线性失真信号的抑制信号。代替地,数字加法器616可以将穿过上行链路通信路径204和参考路径600的附加非线性失真信号求和。数字加法器616的输出可以是包括经求和的附加非线性失真信号的上行链路信号。为了从上行链路信号中移除经求和的附加非线性失真信号,可配置的数字滤波器702可以生成用于抑制上行链路通信路径204中的附加非线性失真的非线性失真抑制信号。如参考图6描述的,数字加法器616和可配置的数字滤波器618可以抑制其他的不期望的信号分量。

数字到模拟转换器602的输入可以用作第二参考信号。时间延迟部件704可以对第二参考信号进行时间延迟。延迟可以等于参考信号穿过参考路径600的传播延迟。该传播延迟可以等于由下行链路通信路径202和参考路径600二者的部件引入的延迟。延迟第二参考信号可以确保第二参考信号与穿过参考路径600的下行链路参考信号同相。非线性变换功能710可以从时间延迟部件704的输出中生成失真参考信号。来自非线性变换功能710的失真与来自上行链路通信路径204和参考路径600中的下行链路模拟信号处理部件和频率转换电路系统的附加非线性失真成比例。可配置的数字滤波器702可以从该失真参考信号中生成非线性失真抑制信号。该非线性失真抑制信号可以抑制穿过上行链路通信路径204的来自数字加法器616的输出的经求和的附加非线性失真信号。数字加法器706可以将非线性失真抑制信号与上行链路信号求和。数字加法器706的输出可以是经修改的上行链路信号(e3(n))。

具有存储于其上的自适应算法708的计算机可读介质的微处理器可以响应于e3(n)和第二参考信号迭代地调整可配置的数字滤波器702的频率响应w3[n]。自适应算法708的输入可以是经修改的上行链路信号e3(n)以及非线性变换功能710的输出。迭代地调整频率响应w3[n]可以允许可配置的数字滤波器702动态地生成与穿过上行链路通信路径204的经求和的附加非线性失真信号基本上相关的抑制信号。

图8描绘用于单独地抑制穿过上行链路通信路径204和参考路径600的附加非线性失真信号的附加电路系统。可配置的数字滤波器702和数字加法器706可以移除穿过参考路径600的附加非线性失真信号。可配置的数字滤波器800可以修改附加参考信号以生成参考抑制信号。参考抑制信号可以抑制穿过第二参考路径的下行链路参考信号中在上行链路频率处的信号分量。可配置的数字滤波器800和数字加法器802可以移除穿过上行链路通信路径204的附加非线性失真信号。

可配置的数字滤波器804可以修改来自时间延迟部件704的经时间延迟的参考信号。可配置的数字滤波器804可以衰减该经时间延迟的参考信号,使得该经时间延迟的参考信号的功率等于穿过上行链路通信路径204的附加非线性失真信号的功率。可配置的数字滤波器804的输出信号可以是到非线性变换功能806的输入。非线性变换功能806的输出信号可以是到可配置的数字滤波器800的输入。可配置的数字滤波器800可以生成与穿过上行链路通信路径204的附加非线性失真信号成比例的失真抑制信号。该失真抑制信号可以抑制穿过上行链路通信路径204的附加非线性失真信号。数字加法器802可以将失真抑制信号与上行链路信号求和,以抑制穿过上行链路通信路径204的附加非线性失真信号。可以如图7中所描绘的那样优化可配置的数字滤波器800的频率响应。

可配置的数字滤波器702和数字加法器706可以抑制穿过参考路径600的附加非线性失真信号。可配置的数字滤波器702可以生成与穿过参考路径600的附加非线性失真信号成比例的失真抑制信号。该失真抑制信号可以抑制穿过参考路径600的附加非线性失真信号。数字加法器706可以将失真抑制信号与下行链路参考信号求和,以抑制穿过参考路径600的附加非线性失真信号。数字加法器706的输出可以是在抑制穿过参考路径600的附加非线性失真信号之后的经修改的参考信号。可以如参考图7中所描述的那样优化可配置的数字滤波器702的频率响应。

可配置的数字滤波器618可以从经修改的参考信号中生成下行链路抑制信号。数字加法器616可以将下行链路抑制信号与来自数字加法器802的上行链路信号求和。在抑制穿过上行链路通信路径204和参考路径600的不期望的下行链路信号分量和附加非线性失真信号二者之后,数字加法器616的输出可以是上行链路信号。

已经仅为了例示和描述的目的而呈现对示例(包括所例示的示例)的前述描述,并且不指针是详尽的或者将主题限制为所公开的精确形式。在不脱离本公开的范围的情况下,其许多修改、调整和使用对本领域那些技术人员而言将是明显的。给出上面描述的例示性示例是为了向读者介绍这里讨论的一般主题,并且不旨在限制所公开概念的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1