一种基于AES算法的加密芯片的制作方法

文档序号:11484119阅读:来源:国知局

技术特征:

1.一种基于AES算法的加密芯片,其特征在于,包括主控芯片和外置电路,所述主控芯片采用小型SOT23-6 6L管脚封装,所述管脚包括硬件锁信号输出及脉宽调制输出FLAG管脚、接地端GND管脚、串行时钟输入SCK管脚、电源电压VCC管脚、编程电压VPP管脚和串行数据输入输出SDA管脚,所述主控芯片内部提供56位可编程芯片识别号,所述主控芯片还包括内置电路模块,所述内置电路模块包括脉宽调制PWM模块、上电复位POR模块、看门狗Watchdog模块、内部存储器模块、振荡器模块、AES算法模块和串行总线模块;所述外置电路包括第一电阻、第二电阻和第三电阻,所述第一电阻一端与工作电压VCC管脚相连,另一端与硬件锁信号输出及脉宽调制输出FLAG管脚相连,所述第二电阻一端与电源电压VCC管脚相连,另一端与串行时钟输入SCK管脚相连,所述第三电阻一端与电源电压VCC管脚相连,另一端与串行数据输入输出SDA管脚相连。

2.根据权利要求1所述的基于AES算法的加密芯片,其特征在于,所述工作电压VCC管脚输入的电压为2.8V~5.5V。

3.根据权利要求1所述的基于AES算法的加密芯片,其特征在于,所述AES算法模块采用的算法是AES-128对称加密算法。

4.根据权利要求1所述的基于AES算法的加密芯片,其特征在于,所述第一电阻为100k

5.根据权利要求1所述的基于AES算法的加密芯片,其特征在于,所述第二电阻和第三电阻均为2.2k

6.根据权利要求1所述的基于AES算法的加密芯片,其特征在于,所述串行总线模块采用两线串行接口,所述串行接口速率可达400kHz。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1