校验码处理方法、电子设备及存储接介质与流程

文档序号:16886451发布日期:2019-02-15 22:40阅读:236来源:国知局
校验码处理方法、电子设备及存储接介质与流程

本发明涉及通信领域的同步技术,尤其涉及一种校验码处理方法、电子设备及存储介质。



背景技术:

在数据传输的过程中,需要对对数据进行校验,例如,完整性校验等。在以太网中,接收端在接收到数据之后进行校验,发现校验后,指示校验错误的概率非常高。



技术实现要素:

有鉴于此,本发明实施例期望提供一种校验码处理方法、电子设备及存储介质,至少部分解决上述问题。

为达到上述目的,本发明的技术方案是这样实现的:

第一方面,本发明实施例提供一种校验码处理方法,包括:

将码块的第n个字节的m个比特进行运算,以得到第一序列的第n个比特;

将同一传输周期内码块的第一序列进行运算,以得到校验码。

可选地,当应用于发送设备时,所述方法还包括:

将第n传输周期的校验码携带在第n+m传输周期的码块中发送,其中,所述n和所述m均为正整数。

可选地,所述将第n传输周期的校验码携带在第n+m传输周期的码块中发送,包括:

将所述校验码携带在第n+m传输周期的空闲块中发送;

和/或,

将所述校验码携带在第n+m传输周期替换空闲码的操作管理维护oam块中发送。

可选地,所述oam块包括:周期发送的第一类oam块和/或,按需发送的第二类oam块;

所述将所述校验码携带在第n+m传输周期替换空闲码的oam块中发送,包括:

将所述校验码携带在第n+m传输周期替换空闲码的第一类oam中发送。

可选地,所述校验码为比特交织奇偶性bip校验码。

可选地,当应用于接收设备中时,所述方法还包括:

接收第n+m传输周期发送的校验码,其中,所述n和所述m均为正整数

将接收的所述校验码,与本地基于第n传输周期的码块生成的校验码进行比对;

根据比对结果,确定所述第n传输周期的码块的传输质量。

本发明实施例第二方面提供一种电子设备,包括:

第一运算单元,用于将码块的第n个字节的m个比特进行运算,以得到第一序列的第n个比特;

第二运算单元,用于将同一传输周期内码块的第一序列进行运算,以得到校验码。

可选地,当所述电子设备为发送设备时,所述电子设备还包括:

发送单元,用于将第n传输周期的校验码携带在第n+m传输周期的码块中发送,其中,所述n和所述m均为正整数;

或者,

当所述电子设备为接收设备时,所述电子设备还包括:

接收单元,用于接收第n+m传输周期发送的校验码,其中,所述n和所述m均为正整数

比对单元,用于将接收的所述校验码,与本地基于第n传输周期的码块生成的校验码进行比对;

确定单元,用于根据比对结果,确定所述第n传输周期的码块的传输质量。

本发明实施例第三方面提供一种电子设备,包括:收发器、存储器、处理器及存储在所述存储器上且由处理器执行的计算机存储介质;

所述处理器,分别与所述存储器及所述收发器连接,用于通过执行所述计算机程序实现前述一个或多个技术方案提供的校验码处理方法。

本发明实施例第四方面提供一种计算机存储介质,所述计算机存储介质存储有计算机程序,所述计算机程序被执行后,能够实现前述一个或多个技术方案提供的校验码处理方法。

本发明实施例提供的校验码处理方法、电子设备及存储介质,在计算校验码时,首先利用每一个码块的一个字节中的比特进行运算1个校验比特,综合一个码块各个字节对应的校验比特得到了第一序列;然后将一个传输周期内的码块的第一校验比特进行运算得到校验码。

第一方面,采用这种方式生成校验码,采用这种方式生成第一序列,则基于空闲块生成的第一序列为全零校验码,这样即便在数据流中插入或删除空闲块,也不会影响校验码的生成,从而避免了因为空闲块的插入或删除导致校验码的变化,从而导致收发两端生成的校验码不同,进而导致基于校验码的校验失败或基于校验的信号传输质量评估精确度低的问题,提升了校验成功率或提升了校验评估精确度。

第二方面,采用这种方式计算的校验码,不仅不会因为空闲块的插入或删除导致发送端计算的校验码,和接收端接收到的校验码的不同的问题,而且这种校验码还可以用于空闲块的校验,若空闲块在传输过程中出现错误也是可以被校验出来的,从而从这一层面再次提升了传输质量的校验评估的精确性。

附图说明

图1为本发明实施例提供的一种校验码处理方法的流程示意图;

图2a为本发明实施例提供的一种空闲块的结构示意图;

图2b为本发明实施例提供的一种基于空闲块计算第一序列的示意图;

图3为本发明实施例提供的另一种校验码处理方法的流程示意图;

图4为本发明实施例提供的又一种校验码处理方法的流程示意图;

图5为本发明实施例提供的一种电子设备的结构示意图;

图6为本发明实施例提供的另一种电子设备的结构示意图;

图7为本发明实施例提供的一种bip码的生成流程示意图;

图8a为本发明实施例提供的一种bip码的生成和传输示意图;

图8b为本发明实施例提供的另一种bip码的生成和传输示意图;

图8c为本发明实施例提供的再一种bip码的生成和传输示意图。

具体实施方式

以下结合说明书附图及具体实施例对本发明的技术方案做进一步的详细阐述。

研究发现,在以太网中,发送端和接收端不要求完全同步。当发送端的频率比接收端的频率快时,会产生数据堆积,为了不致使数据堆积的溢出,会删除数据流中的闲置块,替换成承载有信息的数据块,减少堆积现象。若发送端的频率比接收端慢时,就会在数据流中增加闲置块,从而避免数据流的终端。但是由于闲置块的加入,会导致原本正确传输的数据流,被校验成错误,从而导致校验错误的概率非常高的现象。有鉴于此,本发明实施例提供一种校验码处理方法,如图1所示,所述方法包括:

步骤s110:将码块的第n个字节的m个比特进行运算,以得到第一序列的第n个比特;

步骤s120:将同一传输周期内码块的第一序列进行运算,以得到校验码。

在本实施例中校验码处理方法可为应用于以太网中(例如灵活以太网(flxee))的传输设备中的方法,该传输设备可以发送设备,也可以为接收设备。

在本实施例中,一个数据流中是以码块为单位进行数据传输的。所述数据流中包括的码块可包括:起始块、终止块、数据块及空闲块等。所述起始块可用于标识一个传输周期的起始,所述终止块,用于标识一个传输周期的终止。所述数据块为承载有收发两端传输的数据内容的码块。所述空闲块可为未携带有收发双方交互的信息内容码块,用于调节收发双端的传输频率。

一个码块通常包括多个字节,例如,一个66比特的码块,除了2个比特的指示码块类型的固定比特以外,还包括64个比特,这64个比特共分为8个包括8个比特的字节;则此时,所述n的最大取值为8。

在本实施例的步骤s110中,若一个码块包括n个字节,则第一序列包括n个比特,其中,第一序列中第n个比特的生成取决与第n个字节包括的比特。例如,将第n个字节则生成第一序列的第n个比特。

在步骤s110中可以将第n个字节包括的m个比特进行异或运算等逻辑运算,得到第一序列中的其中一个比特,然后对一个码块中的每一字节的m个比特进行运算,将会得到第一序列的一个比特。所述m个比特可为一个字节中的所有比特或部分比特,若为部分比特则可为预定位置的部分比特。

在步骤s120中会将一个传输周期内所有码块得到的第一序列进行异或等逻辑运算,会得到校验码。这里的校验码可为基于一个传输周期内所有码块得到的校验码。

图2a是基于空闲块生成所述第一序列的示意图;纵向表示字节,横向表示比特;显然,一个空闲块包括8个字节,每一个字节包括8个比特。

对空闲块的第1个字节的所有比特进行异或运算,生成第一序列的第1个比特,对第2个字节的所有比特进行异或运算,生成第一序列的第2个比特……依次类推,直到空闲块的最后个字节的所有比特进行异或运算,得到第一序列的最后一个比特,组合所有比特得到完整的第一序列。

然后对包括空闲块的数据流的一个传输周期内的所有码块得到的第一序列进行按位进行异或,得到校验码。例如,将基于第x1码块生成的第一序列的第y比特与基于第x2比特生成的第一序列的第y比特进行异或运算。直到一个传输周期内所有码块对应的第一序列运算完毕,将会得到校验码。

图2b是基于一个空闲块各个字节内的比特的异或运算,得到的第一序列的示意图,显然这样的话,基于空闲块得到的第一序列包括的比特为全零比特。

在本实施例中,所述步骤s110可包括:

依据一个传输周期内部分或全部码块,计算多个所述第一序列。

例如,在一些实施中,一个传输周期包括x个码块,则所述步骤s110可包括:分别基于x个码块中的每一个码块,计算所述第一序列。

又例如,在另一些实施例中,所述步骤s110可包括:基于部分码块,计算所述第一序列。所述部分码块可为指定类型的码块。例如,一个传输周期中包括:专门携带有所述校验码的校验码块。在计算所述第一序列时,所述校验码块可不参与所述第一序列的计算,除所述校验码块以外的其他码块均是参与所述第一序列的计算的。在本实施例中,不参与所述第一序列计算的码块,可位于一个传输周期内预定位置的码块,例如,位于一个传输周期的开始位置或结束位置的码块。例如,所述校验码为bip,则所述校验码块可为bip码块;所述bip码块可为一个传输周期的首个码块或最后一个码块,这样方便,后续接收设备的码块计算和校验。

可选地,如图3所示,所述方法还包括:

步骤s130:当应用于发送设备时,将第n传输周期的校验码携带在第n+m传输周期的码块中发送,其中,所述n和所述m均为正整数。

在一些实施例中,若上述步骤s110至步骤s120应用于发送设备中,则若当前校验码是基于第n传输周期的马快生成,则会当前生成的第n传输周期的校验码,携带在第n+m传输周期的码块中发送给接收设备。所述n和所述m均为正整数。

可选地,所述m可为1、2或3等取值。

这样的话,所述发送设备有m个传输周期对应的时长,来计算所述校验码,从而降低发送设备的计算能力要求,降低了发送设备的硬件要求。

可选地,所述步骤s130可包括:

将所述校验码携带在第n+m传输周期的空闲块中发送;

和/或,

将所述校验码携带在第n+m传输周期替换空闲码的oam块中发送。

在数据流中携带有多种码块,在一个实施例中,可以将所述校验码携带在空闲块中传输。所述空闲块原本插入用于协调发送设备和接收设备之间的频率不一致的码块。所述空闲块通常除了自身的码块类型标识对应的比特不为零以外,其他比特都是零比特。在本实施中可以将所述空闲块改造成携带所述校验码的校验码块。

值得注意的是在发送设备中在数据流插入空闲块时,不管是发送设备还是接收色还不中的校验码还未生成,故可以在空闲块中插入校验码,不会导致发送设备和接收设备的校验码的生成。

数据流从发送设备传输到接收设备的过程中,不同设备的传输块慢的问题,还可能会进一步的进行空闲块的插入和删除,由于采用本实施例中提供的方法计算校验码,中间的转发设备进行的空闲块和的插入和删除,若假设其他码块传输正确的情况下,并不会导致发送设备和接收设备最终得到的校验码不一致的问题。

在另一些实施中,发送设备在发送数据流之前,可能需要插入携带有oam块。所述oam块可为根据oam消息生成的。所述oam消息为运营商对网络进行日常的操作、管理和维护中所需要传输的各种信息。

在一些实施例中,为了减少插入oam块导致数据流的数据量的增加,占用更多的传输资源,在本实施例中,所述oam块通常可为替换数据流中空闲块的码块。由oam块携带所述校验码。这样所述发送设备在生成所述oam块时,直接将所述校验码添加到所述oam块中即可,从而实现了利用oam块发送oam消息的同时,发送所述校验码。这样的话,当所述oam块发送到接收设备之后,不仅会触发接收设备执行oam块中携带的oam消息指向的oam功能,还会通过校验码的提取,对第n个传输周期的码块传输进行校验,从而评估出传输质量。

可选地,所述oam块包括:周期发送的第一类oam块和/或,按需发送的第二类oam块;

所述步骤s130可包括:

将所述校验码携带在第n+m传输周期替换空闲码的第一类oam中发送。

在本实施例中,所述oam块分为两种,一种是周期性发送的,另一种按需发送的,按需发送的oam块的随机性较大,而周期性发送的oam块,则会按照oam消息的周期发送所述oam块。而校验码是对数据流中每一个传输周期的码块的校验码,是需要周期性进行的,这样的话,利用第一类oam块携带校验码进行传输,可以采用更高的概率实现校验码的周期性传输。

在一些实施例中,所述第一类oam块,为基于日常周期性维护产生的oam块;所述第二类oam块,为基于触发事件产生的oam块,或基于指示产生的oam块。

例如,所述第一类oam块包括:连通性检测块,信号质量校验块、客户信号本端失效的指示块、客户信号远端失效的指示块、客户信号的功耗指示块、远端缺陷指示块、远端误码指示块的至少其中之一。

所述连通性检测块,用于触发接收端和/或发送端执行传输链路的连通性检测。

信号质量检测块,用于触发接收端和/或发送端执行信号质量的检测,例如,检测误码率和/或误比特率等。

客户信号类型指示块,用于指示当前传输的客户信号的类型。

所述连通性验证块,用于指示进行传输链路的连通性验证的码块。

所述单向时延测量块,用于指示执行发送端到接收端,或者,接收端到发送端中单向链路的延时测量的码块。

所述双向时延测量块,用于由发送端的,用于触发双向链路的延时测量的码块。所述双向链路包括:发送端到接收端再由接收端到发送端的传输链路;

所述双向延时测量响应块,用于由接收端,用于响应双向链路的延时测量的码块。

在一些实施例中,所述oam块按照触发执行的oam功能,分为单一功能oam块,和多功能oam块。所述多功能oam块中携带多个字段,这些字段携带用于触发执行不同oam功能的字段,例如,所述字段可包括:自动保护切换字段、客户信号类型指示字段、连通性验证字段、单向时延测量字段、双向时延测量字段、双向时延测量响应块的至少其中之一。

可选地,所述校验码为比特交织奇偶性(bitinterleavedparity,bip)校验码。

若所述数据流中的码块为64/66比特的码块,则所述bip为包括8个比特的校验码,又可以称之为bip8。

可选地,如图4所示,当应用于接收设备中时,所述方法还包括:

步骤s101:接收第n+m传输周期发送的校验码,其中,所述n和所述m均为正整数;

步骤s102:将接收的所述校验码,与本地基于第n传输周期的码块生成的校验码进行比对;

步骤s103:根据比对结果,确定所述第n传输周期的码块的传输质量。

在本实施例中,所述接收设备会在第n+m传输周期传输的码块中接收到所述校验码,例如,从第n+m传输周期的空闲块或oam块中提取出所述校验码。这里的接收的校验码为发送设备生成的。

接收设备本端可以通过执行所述步骤s110至步骤s120,基于第n传输周期的码块本地生成校验码。

如图5所示,本实施例提供一种电子设备,包括:

第一运算单元110,用于将码块的第n个字节的m个比特进行运算,以得到第一序列的第n个比特;

第二运算单元120,用于将同一传输周期内码块的第一序列进行运算,以得到校验码。

本实施例中所述第一运算单元110和第二运算单元120,可对应于运算电路或处理器,所述运算电路可包括:逻辑运算电路。

所述第一运算单元110可用于进行第一序列的计算;所述第二运算单元120,可用于校验码的生成。

所述运算可为任意一种逻辑运算,例如,或、与、异或等逻辑运算。

这样的话,第一序列中的每一个比特仅取决于该码块的某一个字节中的全部或部分比特,不再是两个字节之间的对应位置比特的取值,这样可以解决空闲块在数据流中的插入或删除,导致的最终计算出的校验码发生变化的问题,这样不仅解决了因空闲块的插入或删除导致的校验失败或错误率高的问题,而且校验码还可用于空闲块的校验,这样空闲块传输错误也可以被校验出来,从而再次提升了对传输质量,例如,误码率或误比特率等精确度。

在本实施例中所述校验码可为bip码,但是不局限于bip码。

可选地,当所述电子设备为发送设备时,所述电子设备还包括:

发送单元,用于将第n传输周期的校验码携带在第n+m传输周期的码块中发送,其中,所述n和所述m均为正整数;

所述发送单元可对应于发送接口,所述发送接口,可为以太网接口,或者,灵活以太网接口,可用于发送设备向接收设备发送在后m个传输周期发送所述校验码。所述发送设备可以数据流的源端设备,还可以是从源端设备接收了数据流,向目标设备中转发送的传输设备,不局限于源端设备。

可选地,所述发送单元,具体用于将所述校验码携带在第n+m传输周期的空闲块中发送;和/或,将所述校验码携带在第n+m传输周期替换空闲码的操作管理维护oam块中发送。

可选地,所述oam块包括:周期发送的第一类oam块和/或,按需发送的第二类oam块;所述发送单元,具体用于将所述校验码携带在第n+m传输周期替换空闲码的第一类oam中发送。

可选地,当所述电子设备为接收设备时,所述电子设备还包括:

接收单元,用于接收第n+m传输周期发送的校验码,其中,所述n和所述m均为正整数

比对单元,用于将接收的所述校验码,与本地基于第n传输周期的码块生成的校验码进行比对;

确定单元,用于根据比对结果,确定所述第n传输周期的码块的传输质量。

在本实施例中,若电子设备为接收设备,会设置有接收单元,该接收单元可对应于接收接口,可用于接收第n+m个传输周期传输的校验码,基于自身计算的校验码,通过两个校验码的比对,可以获得一个比对结果,并进一步可以根据该比对结果,评估出第n个传输周期的传输质量。该传输质量可以由误码率、误码块率,或者,误比特率等参数来体现。

本实施例还提供一种电子设备,可为前述的发送设备或接收设备。如图6所示,所述电子设备可包括:

收发器330、存储器310、处理器320及存储在存储器310上并由处理器330运行的计算机程序340;

所述处理器320分别与所述存储器310及收发器330连接,用于通过执行所述计算机程序执行上述任意一个或多个技术方案提供的校验码处理方法,例如,可执行如图1、图2b、图3及图4所示的方法的一个或多个。

本实施例中所述收发器330可对应于收发天线,所述收发天线可为基站和ue之间的信息交互。

所述存储器310可包括:各种类型的存储介质,可以用于数据存储。在本实施例中,所述存储器310包括的存储介质至少部分为非易失性存储介质,可以用于存储所述计算机程序340。

所述处理器320可包括:中央处理器、微处理器、数字信号处理器、应用处理器、专用集成电路或可编程阵列等,可以用于通过计算机程序340的执行小区信号质量的确定。

在本实施例中,所述处理器320可通过集成电路总线等设备内总线,与所述收发器330及存储器310连接。

本发明实施例还提供一种计算机存储介质,所述计算机存储介质存储有计算机程序,所述计算机程序被处理器执行后,并执行前述一个或多个技术方案提供的小区信号质量确定方法,例如,可执行如图1、图2b、图3及图4所示的方法的一个或多个。

本发明实施例提供的计算机存储介质包括:移动存储设备、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质。可选为,所述计算机存储介质可为非瞬间存储介质。这里的非瞬间存储介质又可以称为非易失性存储介质。

以下结合上述任意一个技术方案提供一个具体示例:

示例1:

本示例提供一种bip8码计算方法,以下以每个码块为64/66比特为例,66个比特中参与计算为64个比特。每个64比特码块实际上由8个字节构成,与不同字节的同位置的比特按位异或的竖向计算方式不同,本示例的bip采用同一字节的不同比特的按位进行异或。

例如,空闲块通过这样的计算方式其值将为2b’00000000,通过这种计算方式,idle帧的增删将不再影响接收端的bip校验。

对于连续n个被校验的码块的计算过程如下:

第一步:计算每个码块的bip8内容,将一个码块中第7个字节的8个比特按位进行异或,得到bip[7]内容,将码块中第6个字节的8个比特按位进行异或,得到bip[6]内容,因此类推,将码块中第0个字节的8个比特按位进行异或,得到bip[0]内容

第二步:将所有码块计算出的bip信息值,按位进行异或,得到最终的bip8值。

64/66bit码块流进行bip8计算时,若采用相关算法使得idle码块的计算为0,将消除传送过程中idle码块的bip校验的影响。

通过横向计算,替代竖向计算的方式。计算每个码块的bip8内容,将一个码块中第7个字节的8个比特按位进行异或,得到bip[7]内容,将码块中第6个字节的8个比特按位进行异或,得到bip[6]内容,因此类推,将码块中第0个字节的8个比特按位进行异或,得到bip[0]内容。

对被校验的连续n个码块,横向计算方式进行计算,得到将所有码块计算出的bip信息值,然后按位进行异或,得到最终的bip8值。

如图7所示,一个传输周期可包括多个块,在图7显示有n个块,分别是blk-1至blk-,首先是进行块内异或得到blk-1[7:0]至blk-n[7:0]。即通过块内每一个字节内的比特异或得到1个8比特的第一序列。

然后进行块间异或,从而将blk-1[7:0]至blk-n[7:0]得到一个传输周期内bip8[7:0]。

这种机制解决了,传送过程中有idle码块增删的bip校验机制受影响的问题,为基于64/66b的码流进行bip计算提供了基本计算方法及实现机制。

示例3:

本示例提供一种校验码的生成和传输的几种可选方法:

可选方式一:

如图8a所示,所述方法包括:

根据第n个传输周期内所有码块(例如,包括y个码块)分别计算出y个第一序列;所述y为正整数;计算第一序列的方式可以参见前述实施例。

将y个第一序列异或生成一个bip;

在第n+1个传输周期发送所述bip,例如,如图8a所示的,在第n+1个传输周期的首个码块中传输所述bip。在图8a中,携带bip的码块称为bipb;在图8a中直线双向箭头覆盖的码块为参与计算bip的码块,显然,在图8a所示的方式中,一个传输周期的所有码块都参与bip的计算。在图8a中弯曲箭头指向的周期为产生bip传输周期和传输bip的传输周期的对应关系,故可以知道第n个传输周期的bip在第n+1个传输周期的首个码块传输。

可选方式二:

如图8b所示,所述方法包括:

根据第n个传输周期内除校验码块以外的码块,分别计算出y个第一序列,所述y小于y;所述y正整数;

将y个第一序列异或生成一个bip;

在第n+m个传输周期发送所述bip,例如,在第n+1或第n+2个传输周期发送所述bip,在本示例中参与计算bip的码块排除了校验码块。

同样的,在图8b中传输bip的码块称之为bipb,显然,在本示例中,bipb自身不参与bip的计算,且第n个传输周期的bip的在第n+2个传输周期的bipb中传输。

可选方式三:

如图8c所示,所述方法包括:

根据第n个传输周期内所有码块(例如,包括y个码块)分别计算出y个第一序列;所述y为正整数;计算第一序列的方式可以参见前述实施例。

在第n+2个传输周期发送所述bip。在图8c中一个传输周期内所有的码块都参与bip的计算,且基于第n个传输周期的码块生成的bip在第n+2个传输周期的bipb中传输。

在本申请所提供的几个实施例中,应该理解到,所揭露的设备和方法,可以通过其它的方式实现。以上所描述的设备实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,如:多个单元或组件可以结合,或可以集成到另一个系统,或一些特征可以忽略,或不执行。另外,所显示或讨论的各组成部分相互之间的耦合、或直接耦合、或通信连接可以是通过一些接口,设备或单元的间接耦合或通信连接,可以是电性的、机械的或其它形式的。

上述作为分离部件说明的单元可以是、或也可以不是物理上分开的,作为单元显示的部件可以是、或也可以不是物理单元,即可以位于一个地方,也可以分布到多个网络单元上;可以根据实际的需要选择其中的部分或全部单元来实现本实施例方案的目的。

另外,在本发明各实施例中的各功能单元可以全部集成在一个处理模块中,也可以是各单元分别单独作为一个单元,也可以两个或两个以上单元集成在一个单元中;上述集成的单元既可以采用硬件的形式实现,也可以采用硬件加软件功能单元的形式实现。

本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储于一计算机可读取存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:移动存储设备、只读存储器(rom,read-onlymemory)、随机存取存储器(ram,randomaccessmemory)、磁碟或者光盘等各种可以存储程序代码的介质。

以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1