一种用于电视主板的易拆装连线装置的制作方法

文档序号:11181685阅读:546来源:国知局
一种用于电视主板的易拆装连线装置的制造方法

本实用新型涉及液晶电视的内部连线装置,特别涉及对LVDS屏线在机芯主板设计和连接线配合方面进行优化设计。



背景技术:

目前,市场上主板设计的LVDS屏线连接结构均为双排杜邦PH2.0*15 连接器方式。此种LVDS屏线设计在生产时需要大量人工作业插线,每组差分对需要进行差分绞线、机器打端子、人工插线,给LVDS屏线生产加工带来很大困难、效率低下。而且这种设计下容易插错,产品不能形成标准化,造成材料及人工成本较高,使产品品质长期停留在较低的水准,得不到有效提高。



技术实现要素:

本实用新型提供了一种用于电视主板的易拆装连线装置。其通过机芯设计将LVDS屏线由原先的电子线改成FFC扁平线方式,减少大量人工作业方式及人工成本,大大降低不良率,提高了生产效率,从而使得这种结构生产方便快捷,易拆装,性能稳定。

本实用新型的技术解决方案为:

一种用于液晶电视主板的易拆装连线装置,其特征在于,它包含重新定义的机芯主板LVDS连接器,通过FFC扁平端子及FFC扁平线连接驱屏 LVDS信号至液晶面板的时序控制器TCON板;所述重新定义的机芯主板 LVDS连接器采用4位30PIN接口;对应地,所述FFC扁平线及液晶面板的时序控制器TCON板也为30PIN;所述连接机芯主板LVDS信号输出的 FFC线的一端采用的是渡金及补强板的方式。

所述的一种用于电视主板的易拆装连线装置,其特征在于,所述重新定义的机芯主板LVDS连接器接口定义为:1-电源;2-电源;3-电源;4- 电源;5-地;6-地;7-地;8-地;9-LVDS信号选择(LVDS-SEL);10- 空;11-地;12-RXO-;13-RXO+;14-地;15-RX1-;16-RX1+;17-地; 18-RX2-;19-RX2+;20-地;21-LVDS时钟信号RCLK-;22-RCLK+;23- 地;24-RX3-;25-RX3+;26-地;27-测试脚;28-空;29-空;30-地。

所述的一种用于电视主板的易拆装连线装置,其特征在于,所述重新定义的机芯主板LVDS连接器电源采用12伏直流电;第9脚的信号选择定义为,低电平接收JEIDA格式信号,高电平或空时接收VESA格式信号;第27脚的测试脚为空。

所述的一种用于电视主板的易拆装连线装置,其特征在于,所述机芯主板LVDS连接器为FFC 1.0标准贴片插座,液晶面板的时序控制器TCON 采用LVDS信号输入的FI-X30HL标准30PIN-1.0连接器。

本实用新型的有益效果在于:1、整机装配美观,性能稳定,EMI 辐射小;2、此连线结构生产效率高,性能稳定,有利于产品的标准化。 3、此连线结构成本较低。

【附图说明】

图1机芯主板设计结构示意图

图2连接主板LVDS信号输出及液晶面板TCON输入接口的 FFC连接线示意图

【具体实施方式】

下面结合附图对本实用新型作进一步说明:

本实用新型的机芯主板设计结构示意图如图1所示。在电视机主板的左下角,设置有LVDS输出接口1,其接口定义如下表1所示:1-电源;2-电源;3-电源;4-电源;5-地;6-地;7-地;8-地;9-LVDS信号选择 (LVDS-SEL);10-空;11-地;12-RXO-;13-RXO+;14-地; 15-RX1-;16-RX1+;17-地;18-RX2-;19-RX2+;20-地;21-LVDS时钟信号RCLK-;22-RCLK+;23-地;24-RX3-;25-RX3+;26-地;27-测试脚;28-空;29-空;30-地。图中P2为连接机芯主板LVDS信号输出的FFC线的一端,此端采用的是渡金及补强板的方式。其中,电源采用12伏直流电压;第9脚的信号选择定义为,低电平接收JEIDA格式信号,高电平或空时接收VESA格式信号;第27脚的测试脚为空。机芯主板LVDS连接器为FFC 1.0标准贴片插座,液晶面板的时序控制器TCON采用LVDS信号输入的 FI-X30HL标准30PIN-1.0连接器。

表1 P2接口定义

如图2所示,重新定义的机芯主板的LVDS输出接口1通过FFC的P2一端扁平座子2、以及FFC扁平线3,通过FFC的另一端P1连接驱屏LVDS信号至液晶面板OPENCELL的时序控制器TCON板,从而实现PIN TO PIN连接。其中,P1接口定义如下表2所示。

表2 P1接口定义。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1