一种多视频源接入拼接器的制作方法

文档序号:11765508阅读:1126来源:国知局

本实用新型属于拼接器技术领域,具体涉及一种多视频源接入拼接器。



背景技术:

随着科学技术的发展,小点间距LED和大尺寸LCD拼接显示系统被越来越多地运用在很多行业,如户外广告、展会展台、交通调度、公安消防等。这几年来,随着显示终端制造成本的下降,价格也越来越便宜,使得越来越多的用户能够使用更大面积的显示终端,这对显示系统的功能提出了更高的要求:接入端口的多样性,跨屏显示的同步性,高分辨率画质视频数据的接入,网络视频信号的接入。为了能够满足越来越复杂应用环境下日益增加的功能需求,在多屏显示系统中,需要多屏拼接器来满足这些功能需求,并且为以后系统的扩展留下空间。

现有的视频拼接器多数接入的视频源都是单一的,无法满足多种视频源接入拼接处理的要求,专利一种液晶拼接器和液晶屏的分体结构(公开号:CN203930266U)公开了一种包括拼接器箱体、拼接器固定板和输出端口,拼接器箱体的两端分别固定有一个拼接器固定板,拼接器箱体的一侧设置有输出端口;所述液晶屏包括屏体、屏体后盖和输入端口,屏体后盖固定在屏体上,屏体后盖上设置有输入端口,所述液晶拼接器上的输出端口与液晶屏上的输入端口之间由信号连接线电连接,此专利使液晶显示单元与液晶拼接器分离设置,扩大了拼接墙的应用范围,但没有从接入源上根本改变应用范围,无法实现多视频接入的拼接处理。



技术实现要素:

本实用新型的目的是提供一种多视频源接入拼接器,实现多视频源灵活接入处理,能在大尺寸LED/LCD拼接显示系统中得到广泛应用。

本实用新型提供了如下的技术方案:

一种多视频源接入拼接器,包括主控单元和依次连接的视频交换单元、视频输入单元和视频输出单元,所述主控单元包括相互连接的CPU和控制面板,所述视频交换单元包括依次连接的视频输入设备、输入接口和交换芯片,所述视频输入单元包括依次连接的接口转换电路、第一FPGA和MCU,所述交换芯片连接所述接口转换电路,所述视频输出单元包括依次连接的输出接口和显示端,所述MCU连接所述输出接口,所述CPU分别连接所述接口转换电路、所述第一FPGA、所述MCU和所述输出接口。

优选的,所述主控单元还包括分别与所述CPU连接的电源和时钟装置,所述电源通过所述CPU为整个拼接器系统提供电源,所述时钟装置通过所述CPU为整个拼接器提供时钟信号,使视频输出保持同步。

优选的,所述输入接口包括分别与所述视频输入设备对应连接的DVI输入接口和网络输入接口,实现多种视频源接入拼接器。

优选的,所述交换芯片包括视频交换芯片和以太网交换芯片,所述视频交换芯片的输入端连接所述DVI输入接口,所述视频交换芯片的输出端连接所述接口转换电路,所述以太网交换芯片的输入端连接所述网络输入接口,所述以太网交换芯片的输出端连接所述接口转换电路,完成各种视频数据的交换。

优选的,所述输出接口包括分别与所述MCU连接的网络输出接口和DVI输出接口,所述网络输出接口和所述DVI输出接口的输出端分别连接对应的所述显示端,完成视频拼接处理。

优选的,所述网络输出接口包括依次连接的第二FPGA和视频压缩芯片,所述第二FPGA的输入端连接所述MCU,所述视频压缩芯片的输出端连接所述显示端,进行网络视频拼接压缩处理显示。

本实用新型的有益效果是:采用交换单元设置,实现多视频源接入视频数据交换;输入单元采用FPGA和MCU交互设置,实现输入视频交换拼接处理,运算速度快;输出单元采用FPGA和一般格式双重处理,实现快速视频显示功能,并且通过视频压缩芯片,实现网络视频回县功能;主控单元全面控制,操作简单易于推广。

附图说明

附图用来提供对本实用新型的进一步理解,并且构成说明书的一部分,与本实用新型的实施例一起用于解释本实用新型,并不构成对本实用新型的限制。在附图中:

图1是本实用新型结构示意图;

图中标记为:1.视频交换单元;2.视频输入单元;3.视频输出单元;4.主控单元。

具体实施方式

如图1所示,一种多视频源接入拼接器,包括主控单元4和依次连接的视频交换单元1、视频输入单元2和视频输出单元3,主控单元4包括相互连接的CPU和控制面板,CPU分别连接视频输入单元2和视频输出单元4。视频输入单元2,负责视频信号的接入和效果处理;视频输出单元3,主要负责视频信号输出到对应的显示单元和输出视频信号的效果处理;视频交换单元1,主要负责视频信号按要求进行从输入端口到输出端口的交换,指令数据在各个板间的互相交换;主控单元4,负责和上位机的通信,并将上位机的指令下发给相应的功能单元进行具体的操作,同时监控系统的工作状态,发现异常时向客户发出提示。

如图1所示,视频交换单元1包括依次连接的视频输入设备、输入接口和交换芯片,输入接口包括分别与视频输入设备对应连接的DVI输入接口和网络输入接口,实现多种视频源接入拼接器;交换芯片包括视频交换芯片和以太网交换芯片,视频交换芯片的输入端连接DVI输入接口,视频交换芯片的输出端连接接口转换电路,以太网交换芯片的输入端连接网络输入接口,以太网交换芯片的输出端连接接口转换电路,完成各种视频数据的交换。

如图1所示,视频输入单元2包括依次连接的接口转换电路、第一FPGA和MCU,交换芯片连接接口转换电路,视频输入单元2需要适配多种不同的视频接口,如 DVI/HDMI/VGA/SDI/IP等,所以对每一种不同的接口,都需要不同的接口转换电路,把输入的视频信号转换为RGB信号或者YCbCr信号,输入到 FPGA中进行处理,其中,IP输入板比较特殊,它接入的是压缩后的网络视频信号,需要解压缩为原始的视频信号 后,再转换为FPGA可以接收的视频格式;FPGA 在输入单元中起GPU的作用,完全用来 做视频信号的存储、处理、格式转换和转发,在FPGA 内部定义一组控制寄存器,用来和板载单片机进行通信,接收并完成主控单元4下发的指令。在视频输入单元2中,FPGA需要进行输入视频信号的放大、裁减、亮度、对比度和色饱和度的调节等处理;视频输入单元2对板载单片机的要求不高,主要是实现指令的交互。

如图1所示,视频输出单元3包括依次连接的输出接口和显示端,MCU连接输出接口,输出接口包括分别与MCU连接的网络输出接口和DVI输出接口,网络输出接口和DVI输出接口的输出端分别连接对应的显示端,完成视频拼接处理;网络输出接口包括依次连接的第二FPGA和视频压缩芯片,第二FPGA的输入端连接MCU,视频压缩芯片的输出端连接显示端,进行网络视频拼接压缩处理显示。

如图1所示,主控单元4还包括分别与CPU连接的电源和时钟装置,电源通过CPU为整个拼接器系统提供电源,时钟装置通过CPU为整个拼接器提供时钟信号,使视频输出保持同步。主控单元4是整个拼接设备的大脑,通过控制面板通信,实现指令下发功能,同时实现对整个拼接器的监控。

以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,尽管参照前述实施例对本实用新型进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1