一种基于DSP的视频拼接处理器的制作方法

文档序号:11765504阅读:738来源:国知局

本实用新型属于拼接器技术领域,具体涉及一种基于DSP的视频拼接处理器。



背景技术:

视频拼接处理器是专业的视频处理和控制设备,它是先将一路视频信号分割成多个显示单元,然后将分割后的显示单元信号输出到多个显示终端,并完成用多个显示屏拼接组成一个完整的图像。现有视频拼接处理器采用纯硬件结构设计,无操作系统,整个系统完全封闭式运行,具有操作简单、稳定性好、信号质量好、延时小以及系统可靠性高等优点,广泛应用于交通、安防、教育及采矿等领域的视频图像处理系统中。

专利一种基于FPGA的图像拼接处理器及图像拼接方法(公开号:CN102376293A)公开了一种包括一组DVI数字解码电路、一组FPGA数字视频处理电路及一组输出接口电路,其中外部数字信号与DVI数字解码电路相连,对最小变换差分信号形式的数字视频信号进行解码处理,得到的视频像素信息流直接送入FPGA数字视频处理电路,经过图像处理算法后,再对信号进行编码处理,得到最小差分信号的数字视频信号,经过输出接口电路输出到拼接墙显示器。此专利虽然不受PCI总线带宽的限制又不受采集和处理能力方面的限制,但是存在结构过于复杂,接口复杂,FPGA编程复杂等问题。



技术实现要素:

本实用新型的目的是提供一种结构简单,处理速度快,便于控制操作的基于DSP的视频拼接处理器。

本实用新型提供了如下的技术方案:

一种基于DSP的视频拼接处理器,包括控制系统和依次连接的输入单元、DSP处理单元和输出单元,所述控制系统包括相互连接的CPU和上位机,所述DSP处理单元包括DSP和与所述DSP连接的以太芯片、RS232接口和时钟装置,所述CPU分别与所述输入单元、所述DSP和所述输出单元连接。

优选的,所述控制系统还包括与所述CPU连接的电源和存储器,所述电源通过所述CPU为整个拼接器提供电源,所述存储器实现数据存储和交互,同时提高运算速度。

优选的,所述存储器包括分别与所述CPU连接的SRAM、DDR、EEPROM和FLASH,大量存储器的设置,提高数据处理速度,防止数据丢失。

优选的,所述输入单元包括依次连接的DVI输入接口和DVI解码器,所述DVI解码器连接所述DSP,对最小变换差分信号形式的数字视频信号进行解码处理。

优选的,所述DVI输入接口还连有EDID,实现数据扩展,从而接入多种视频源数据。

优选的,所述输入单元还包括相互连接的HDD硬盘和解码芯片,所述解码芯片与所述DSP相互连接,所述CPU分别控制连接所述HDD硬盘和所述解码芯片,实现硬盘数据交互处理和拼接显示。

优选的,所述输出单元包括与所述DSP依次连接的输出编码器和输出接口,所述输出接口外接显示设备,实现拼接视频最终显示。

本实用新型的有益效果是:采用基于DSP为核心的拼接器设计,不仅运算速度快,而且可以通过RS232接口和以太芯片直接与相关设备通信,无需转换电路;大量存储器设置,提高整个拼接器数据处理速度,防止数据丢失;输入单元硬盘设置,使拼接器实现硬盘视频数据拼接处理,同时具有存储功能。

附图说明

附图用来提供对本实用新型的进一步理解,并且构成说明书的一部分,与本实用新型的实施例一起用于解释本实用新型,并不构成对本实用新型的限制。在附图中:

图1是本实用新型结构示意图。

具体实施方式

如图1所示,一种基于DSP的视频拼接处理器,包括控制系统和依次连接的输入单元、DSP处理单元和输出单元。控制系统包括相互连接的CPU和上位机,操作人员通过对上位机的控制实现对CPU的控制,从而控制整个拼接器内部系统,实现数据交互和拼接处理。控制系统还包括与CPU连接的电源和存储器,电源通过CPU为整个拼接器提供电源,存储器包括分别与CPU连接的SRAM、DDR、EEPROM和FLASH,大量存储器的设置,提高数据处理速度,防止数据丢失。进一步地,输出单元包括与DSP依次连接的输出编码器和输出接口,输出接口外接显示设备,实现拼接视频最终显示。

如图1所示,DSP处理单元包括DSP和与DSP连接的以太芯片、RS232接口和时钟装置,CPU分别与输入单元、DSP和输出单元连接,实现对各部分的控制。DSP可采用DM642处理器,该处理器的内核是主频600MHz TMS320C64xDSP内核,能有效实现复杂的视频处理及分析算法,该处理器提供1路模拟视频输入、2路RS232以及1路以太网口,可以外接标准CMOS摄像头和监控后端等。

如图1所示,输入单元包括依次连接的DVI输入接口和DVI解码器, DVI解码器连接DSP,对最小变换差分信号形式的数字视频信号进行解码处理。DVI输入接口还连有EDID,实现数据扩展,从而接入多种视频源数据。输入单元还包括相互连接的HDD硬盘和解码芯片,解码芯片与DSP相互连接,CPU分别控制连接HDD硬盘和解码芯片,解码芯片接收DSP处理器送来的视频信号并解码,经IDE或SATA接口传送至HDD硬盘存储,或者将硬盘上的视频信息经IDE或SATA接口传送至解码芯片、解码芯片将视频信息解码为RGB视频格式信息,送至DSP处理器进行处理。

以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,尽管参照前述实施例对本实用新型进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1