一种信号处理方法及设备的制造方法

文档序号:8499856阅读:177来源:国知局
一种信号处理方法及设备的制造方法
【技术领域】
[0001]本发明涉及通信技术领域,特别涉及一种信号处理方法。本发明同时还设计一种信号处理设备。
【背景技术】
[0002]LTE-TDD (Long Term Evolut1n-Time Divis1n Duplexing,长期演进-时分双工)的接收机灵敏度测量为接收机的一个重要指标,有时候可以通过SNRrx (系统解调归一化信噪比要求)或者NF(Noise Figure,噪声系数)测试代替灵敏度的测试,一方面简化测试流程,另外一方面避免测试灵敏度时外界对测试的影响。
[0003]如图1所示,为现有技术中介手机灵敏度的检测示意图,理论上算法仿真可以通过以下两个方面完成:
[0004]I)先测试链路增益,后通过理论噪底和测量噪底计算NF ;
[0005]2) SNR(Signal to Noise Rat1,信噪比)测量,通过信道设置衰减和设置SNR来确定测量SNR的准确性。
[0006]现有技术中,如果信号板卡之间由于量化失误,会引入较大的量化误差,相当于增加了 NF数值。如图2所示,为现有技术中接收机的噪声分布图,接收机在接收带宽信号的过程中,低噪声放大器和模拟滤波器都会引入噪声。模拟通道的噪声会使得SNR下降,此时引入的噪声叫噪声系数NF,通常噪声系数小于4dBc,低噪声放大器能够抬升噪声。虽然模拟滤波器不会抬升噪声,但是会降低信号功率,故此等效于抬升了噪声,这些累加起来不会超过4dBc。但是如果后级的数字部分DDC (Digital Down Converter,数字下变频)的量化有误,就会弓I入较大的噪声。
[0007]基于上述情况,为了保证接收板卡之间最大载波数据能够有效传递,例如6载波的 TD-SCDMA(Time Divis1n-Synchronous Code Divis1n Multiple Access,时分同步码分多址)数据的传递,如果板卡之间仍然采用16BIT来传送的话,需要增加板卡的数量,这样一来就增加了产品的成本,为此需要降低板卡之间传递的信息位宽。而对于上行链路接收链路来说,当接收到的信号功率很低时,灵敏度的恶化严重,并且上行链路截位根据SNR和接收功率的不同,影响也不同。当接收信号的功率很低时,例如接收信号的功率接近灵敏度边界时,灵敏度恶化接近5dBc左右。如果接收的信号功率增加,那么影响一般在2dBc左右甚至更小。如果用户远离基站,这个时候基站接收到用户的信号功率本来就低,如果再把低位信息截掉,恶化的影响就显著增加,此时信号的SNR将会恶化3dBc以上。因此现有技术中无法对上行链路接收端进行截位处理。
[0008]除了信号板间干扰影响信号的接收机灵敏度以外,阻塞信号也会影响接收信号的质量。例如现有的TD-LTE (Time Divis1n Long Term Evolut1n,分时长期演进)的接收通道的带内阻塞都是按照_40dBm进行设计的,但是在实际现网运用的频段会受到小灵通、GSM (Global System for Mobile Communicat1n,全球移动通信系统)、以及 CDMA (CodeDivis1n Multiple Access,码分多址)等信号的干扰,并且取消了各运营商的保护带,可能会造成LTE间交叉时隙的干扰。有的干扰是直接落入天线滤波器带内的,接收链路没有任何的抑制,干扰功率往往超过_40dBm,有的超过-25dBm。而有一些交叉时隙的干扰虽然是落在带外,天线滤波器有一定的带外抑制,但是最终干扰功率也可能会超过_40dBm,这样就会造成接收通道阻塞饱和,影响到频带内的所有频点的信号工作。如果是模拟的接收通道例如多频段(F频段和A频段)是共用模拟通道和模数转换器ADC的,F频段的阻塞信号也同时会影响到A频段的信号。
[0009]由此可见,现有技术无法保证在板卡之间传递位宽降低后不影响接收机的灵敏度,以及避免强阻塞信号和其它频段或制式信号的干扰。因此如何在不增加板卡等额外设备开销的情况下,保证最大载波数据能够在上行链路有效传递,为本领域技术人员亟待解决的技术问题。

【发明内容】

[0010]本发明提供了一种信号处理方法,用以在不增加板卡等额外设备开销的情况下,保证最大载波数据能够在上行链路有效传递,该方法包括:
[0011]BBU从RRU获取经过增益处理的待处理信号;
[0012]所述BBU对所述待处理信号进行截位处理,并在对所述待处理信号进行截位处理之后对所述待处理信号进行饱和处理。
[0013]优选地,所述BBU从RRU获取经过增益处理的待处理信号,具体为:
[0014]所述BBU从所述RRU的DDC输出口接收由所述RRU传递的已经过增益处理的待处理信号,所述DDC输出口增益被提高了指定的数值。
[0015]优选地,所述BBU对所述待处理信号进行截取处理,具体为:
[0016]所述BBU截取所述待处理信号的最低位2BIT ;
[0017]所述BBU截取所述待处理信号的最高位1BIT。
[0018]优选地,在所述BBU截取所述待处理信号的最高位IBIT之后,还包括:
[0019]若所述待处理信号的最高位IBIT有信号,则按照所述待处理信号截位后的比特位所能传递的信号最大值输出所述待处理信号;
[0020]若所述待处理信号的最高位IBIT为负数,则确认所述待处理信号的最高第二位为零值,保持所述待处理信号的符号位,所述待处理信号的最低位为I以及除所述最低位的其他位数均为O ;
[0021]若所述待处理信号的最高位IBIT为正数,则确认所述待处理信号的最高第二位为1,保持所述待处理信号的符号位,所述待处理信号的其他位数均为I。
[0022]优选地,在所述BBU对所述待处理信号进行截位处理之后,还包括:
[0023]判断ADC采集的信号的平均输入功率是否大于或小于额定功率;
[0024]若所述平均输入功率大于所述额定功率,对PGC进行向下调整,并对补偿AGC进行向上调整;
[0025]若所述平均输入功率小于所述额定功率,对PGC进行向上调整。
[0026]相应地,本发明还提出了一种信号处理设备,包括:
[0027]获取模块,用于从RRU获取经过增益处理的待处理信号;
[0028]处理模块,用于对所述待处理信号进行截位处理,并在对所述待处理信号进行截位处理之后对所述待处理信号进行饱和处理。
[0029]优选地,所述获取模块具体用于:
[0030]从所述RRU的DDC输出口接收由所述RRU传递的已经过增益处理的待处理信号,所述DDC输出口增益被提高了指定的数值。
[0031]优选地,所述截位模块具体用于:
[0032]截取所述待处理信号的最低位2BIT,以及截取所述待处理信号的最高位1BIT。
[0033]优选地,还包括:
[0034]若所述待处理信号的最高位IBIT有信号,所述截位模块按照所述待处理信号截位后的比特位所能传递的信号最大值输出所述待处理信号;
[0035]若所述待处理信号的最高位IBIT为负数,所述截位模块确认所述待处理信号的最高第二位为零值,保持所述待处理信号的符号位,所述待处理信号的最低位为I以及除所述最低位的其他位数均为O ;
[0036]若所述待处理信号的最高位IBIT为正数,所述截位模块确认所述待处理信号的最高第二位为1,保持所述待处理信号的符号位,所述待处理信号的其他位数均为I。
[0037]优选地,还包括:
[0038]调整模块,用于判断ADC采集的信号的平均输入功率是否大于或小于额定功率,
[0039]若所述平均输入功率大于所述额定功率,所述调整模块对PGC进行向下调整,并对补偿AGC进行向上调整;
[0040]若所述平均输入功率小于所述额定功率,所述调整模块对PGC进行向上调整。
[0041]由此可见,通过应用以上技术方案,BBU在从RRU获取经过增益处理的待处理信号后对待处理信号进行截位处理,避免了信号在板卡之间由于传递导致的量化误差,在降低板卡之间传递的数据位宽的同时满足系统指标的要求,保证截位误差不会增加量化误差对接收机灵敏度的影响。
【附图说明】
[0042]图1为现有技术中接收机灵敏度的检测示意图;
[0043]图2为现有技术中接收机的噪声分布图;
[0044]图3为本发明提出的一种信号处理方法的流程示意图;
[0045]图4为本发明具体实施例中接收工作路径示意图;
[0046]图5为本发明具体实施例中BBU截位的处理示意图;
[0047]图6为本发明具体实施例中带内(天线滤波器带内)强阻塞干扰缓解实现示意图;
[0048]图7为本发明具体实施例中BBU的接收通道数字滤波器FIR整体效果图;
[0049]图8为本发明提出的一种信号处理设备的结构示意图。
【具体实施方式】
[0050]为了保证最大载波数据能够在上行链路有效传递,本发明提出了一种信号处理方法,通过在满足系统指标的要求的前提下降低板卡间传递的数据位宽,并且保证数据截位过程中不会造成增加量化误差的问题。
[0051]如图3所示,该方法包括以下步骤:
[0052]S301,基带处理单元BBU
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1