中继网络中的关联限制的制作方法_4

文档序号:9713897阅读:来源:国知局
关联的中继的数目;和/或4)能与该至少一个中继或接入点进行新关联的站和中继的数 目。在另一方面,该数据可指示能与第一装置或该至少一个中继或接入点进行新关联的站、 中继、或者站和中继的数目。
[0108] 在一方面,该数据可经由信标帖来传送。具体而言,该数据可经由信标帖的信息元 素来传送。替换地,该数据可经由信标帖的中继元素来传送。
[0109] 图5是根据本公开的各方面由第一装置进行无线通信的示例操作500的框图。
[0110] 在502,第一装置与第二装置进行关联。在504,第一装置生成信息。第一装置可基 于第一装置确定缓冲器大小、存储器、或越空时间容量中的至少一者不再能够支持第一装 置处的新关联来生成该信息。替换地,第一装置可基于第一装置从接入点接收到指示第一 装置处的期望关联数目的其他信息来生成该信息。在506,第一装置向第二装置传送指示第 二装置处的期望关联数目的信息。
[0111] 在一方面,第一装置可经由信标帖来传送该信息。具体而言,该信息可经由信标帖 的信息元素来传送。替换地,该信息可经由信标帖的中继元素来传送。
[0112] 在进一步方面,该信息可指示能与第一装置进行新关联的站、中继、或者站和中继 的数目。该信息可W是被设置为指示第一装置是否将接受任何新关联的值的一个比特。此 夕h该信息可指示第二装置处的期望关联数目是基于第一装置与第二装置之间的跳跃数 目。
[0113] W上所描述的方法的各种操作可由能够执行相应功能的任何合适的装置来执行。 运些装置可包括各种硬件和/或软件组件和/或模块,包括但不限于电路、专用集成电路 (ASIC)、或处理器。一般而言,在存在附图中解说的操作的场合,运些操作可具有带相似编 号的相应配对装置加功能组件。例如,图4和图5中解说的操作400和500分别对应于图4A和 图5A中解说的装置400A和500A。
[0114] 例如,用于传送的装置(例如,装置408A和506A)可包括图2中所解说的接入点110 的发射机(例如,发射机单元222)和/或天线224、或者图3中所描绘的发射机310和/或天线 316。用于接收的装置(例如,装置402A)可包括图2中所解说的接入点110的接收机(例如,接 收机单元222)和/或天线224、或者图3中所描绘的接收机312和/或天线316。
[0115] 用于限制的装置(例如,装置404A)、用于生成的装置(例如,装置406A和504A)、和/ 或用于关联的装置(例如,装置502A)可包括处理系统,该处理系统可包括一个或多个处理 器,诸如图2中所解说的接入点110的RX数据处理器242、TX数据处理器210和/或控制器230, 或者图3中所描绘的处理器304和/或DSP 320。
[0116] 根据某些方面,此类装置可由配置成通过实现各种算法(例如,W硬件或通过执行 软件指令)来执行相应功能的处理系统来实现。例如,一种算法用于在第一装置处从第二装 置接收关于第二装置与其他装置进行关联的能力的信息作为输入。基于该输入,该算法可 基于该信息来限制第一装置处的关联。类似地,一种算法用于与第二装置进行关联、生成信 息、W及向第二装置传送指示第二装置处的期望关联数目的信息。
[0117]如本文所使用的,术语"确定"涵盖各种各样的动作。例如,"确定"可包括演算、计 算、处理、推导、研究、查找(例如,在表、数据库或其他数据结构中查找)、探知及诸如此类。 而且,"确定"可包括接收(例如,接收信息)、访问(例如,访问存储器中的数据)及诸如此类。 而且,"确定"还可包括解析、选择、选取、确立及类似动作。
[011引如本文所使用的,引述一列项目中的"至少一个"的短语是指运些项目的任何组 合,包括单个成员。作为示例,"a、b或C中的至少一个"旨在涵盖:曰、13、(3、曰-13、曰-(3、13-(3、^及 曰-b-Co
[0119] 结合本公开所描述的各种解说性逻辑块、模块、W及电路可用设计成执行本文描 述的功能的通用处理器、数字信号处理器(DSP)、专用集成电路(ASIC)、现场可编程口阵列 (FPGA)或其他可编程逻辑器件(PLD)、分立的口或晶体管逻辑、分立的硬件组件、或其任何 组合来实现或执行。通用处理器可W是微处理器,但在替换方案中,处理器可W是任何市售 的处理器、控制器、微控制器、或状态机。处理器还可W被实现为计算设备的组合,例如DSP 与微处理器的组合、多个微处理器、与DSP核屯、协同的一个或多个微处理器、或任何其它此 类配置。
[0120] 结合本公开所描述的方法或算法的步骤可直接在硬件中、在由处理器执行的软件 模块中、或在运两者的组合中体现。软件模块可驻留在本领域所知的任何形式的存储介质 中。可使用的存储介质的一些示例包括随机存取存储器(RAM)、只读存储器(ROM)、闪存、 EPROM存储器、EEPROM存储器、寄存器、硬盘、可移动盘、CD-ROM,等等。软件模块可包括单条 指令、或许多条指令,且可分布在若干不同的代码段上,分布在不同的程序间W及跨多个存 储介质分布。存储介质可被禪合到处理器W使得该处理器能从/向该存储介质读写信息。替 换地,存储介质可W被整合到处理器。
[0121] 本文所公开的方法包括用于实现所描述的方法的一个或多个步骤或动作。运些方 法步骤和/或动作可W彼此互换而不会脱离权利要求的范围。换言之,除非指定了步骤或动 作的特定次序,否则具体步骤和/或动作的次序和/或使用可W改动而不会脱离权利要求的 范围。
[0122] 所描述的功能可在硬件、软件、固件或其任何组合中实现。如果W硬件实现,则示 例硬件配置可包括无线节点中的处理系统。处理系统可W用总线架构来实现。取决于处理 系统的具体应用和整体设计约束,总线可包括任何数目的互连总线和桥接器。总线可将包 括处理器、机器可读介质、W及总线接口的各种电路链接在一起。总线接口可用于尤其将网 络适配器等经由总线连接至处理系统。该网络适配器可用于实现PHY层的信号处理功能。在 用户终端120(见图1)的情形中,用户接日(例如,按键板、显示器、鼠标、操纵杆,等等)也可 W被连接到总线。总线还可W链接各种其他电路,诸如定时源、外围设备、稳压器、功率管理 电路W及类似电路,它们在本领域中是众所周知的,因此将不再进一步描述。
[0123] 处理器可负责管理总线和一般处理,包括执行存储在机器可读介质上的软件。处 理器可用一个或多个通用和/或专用处理器来实现。示例包括微处理器、微控制器、DSP处理 器、W及其他能执行软件的电路系统。软件应当被宽泛地解释成意指指令、数据、或其任何 组合,无论是被称作软件、固件、中间件、微代码、硬件描述语言、或其他。作为示例,机器可 读介质可包括RAM(随机存取存储器)、闪存、ROM(只读存储器KPROM(可编程只读存储器)、 EPROM(可擦式可编程只读存储器)、邸PR0M(电可擦式可编程只读存储器)、寄存器、磁盘、光 盘、硬驱动器、或者任何其他合适的存储介质、或其任何组合。机器可读介质可被实施在计 算机程序产品中。该计算机程序产品可W包括包装材料。
[0124] 在硬件实现中,机器可读介质可W是处理系统中与处理器分开的一部分。然而,如 本领域技术人员将容易领会的,机器可读介质或其任何部分可在处理系统外部。作为示例, 机器可读介质可包括传输线、由数据调制的载波、和/或与无线节点分开的计算机产品,所 有运些都可由处理器通过总线接口来访问。替换地或补充地,机器可读介质或其任何部分 可被集成到处理器中,诸如高速缓存和/或通用寄存器文件可能就是运种情形。
[0125] 处理系统可W被配置为通用处理系统,该通用处理系统具有一个或多个提供处理 器功能性的微处理器、W及提供机器可读介质中的至少一部分的外部存储器,它们都通过 外部总线架构与其他支持电路系统链接在一起。替换地,处理系统可W用带有集成在单块 忍片中的处理器、总线接口、用户接口(在接入终端情形中)、支持电路系统、和至少一部分 机器可读介质的ASIC(专用集成电路)来实现,或者用一个或多个FPGA(现场可编程口阵 列)、化D(可编程逻辑器件)、控制器、状态机、n控逻辑、分立硬件组件、或者任何其他合适 的电路系统、或者能执行本公开通篇所描述的各种功能性的电路的任何组合来实现。取决 于具体应用和加诸于整体系统上的总设计约束,本领域技术人员将认识到如何最佳地实现 关于处理系统所描述的功能性。
[0126] 机器可读介质可包括数个软件模块。运些软件模块包括当由处理器执行时使处理 系统执行各种功能的指令。运些软件模块可包括传送模块和接收模块。每个软件模块可W 驻留在单个存储设备中或者跨多个存储设备分布。作为示例,当触发事件发生时,可W从硬 驱动器中将软件模块加载到RAM中。在软件模块执行期间,处理器可W将一些指令加载到高 速缓存中W提高访问速度。随后可将一个或多个高速缓存行加载到通用寄存器文件中W供 处理器执行。在W下述及软件模块的功能性时,将理解此类功能性是在处理器执行来自该 软件模块的指令时由该处理器来实现的。
[0127] 如果W软件实现,则各功能可作为一条或多条指令或代码存储在计算机可读介质 上或藉其进行传送。计算机可读介质包括计算机存储介质和通信介质两者,运些介质包括 促成计算机程序从一地向另一地转移的任何介质。存储介质可W是能被计算机访问的任何 可用介质。作为示例而非限定,此类计算机可读介质可包括3施、3(^、6£?1?01八0-1?01或其他 光盘存储、磁盘存储或其他磁存储设备、或能用于携带或存储指令或数据结构形式的期望 程序代码
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1