一种便携式图像信号源及其控制方法

文档序号:9924139阅读:531来源:国知局
一种便携式图像信号源及其控制方法
【技术领域】
[0001]本发明涉及信号源技术领域,具体涉及一种便携式图像信号源及其控制方法。
【背景技术】
[0002]目前,信号源的架构基本上都是采用ARM处理器加上FPGA来完成,ARM加上外部电路后,其硬件成本较高。另外,信号源大多支持的图像输出、文件下载和软件升级方式主要是基于个人电脑(PC)进行,由于应用的时候必须要采用PC,具有一定的局限性,无法随身携带,而在没有PC的地方无法实现图像输出、文件下载和软件升级,影响使用。

【发明内容】

[0003]为解决上述技术问题,本发明提供了一种成本低廉、可脱离PC进行图像输出、文件下载和软件升级的便携式图像信号源及其控制方法。
[0004]本发明一种便携式图像信号源,其技术方案是:包括外部存储设备接口、外部存储设备控制器、主控制模块、图像信号编码模块和图像信号输出端口,还包括软处理器,所述主控制模块、软处理器、外部存储设备控制器和图像信号编码模块固化于一颗可编程逻辑器件中,所述可编程逻辑器件具有耦接所述外部存储设备接口与外部存储设备控制器的数据输入端子及耦接所述图像信号输出端口与图像信号编码模块的图像信号输出端子;
[0005]所述外部存储设备控制器通过所述外部存储设备接口读取外部存储设备中的文件信息并解析成模组配置参数和图像数据,所述软处理器读取所述模组配置参数并解析成图像数据的时序信息,所述图像信号编码模块通过所述主控制模块读取所述图像数据并根据图像信号协议将所述图像数据按照所述时序信息进行编码生成图像信号。
[0006]进一步的,还包括第一缓存芯片控制器和第一缓存芯片,所述第一缓存芯片控制器固化于所述可编程逻辑器件中,所述可编程逻辑器件具有耦接所述第一缓存芯片与第一缓存芯片控制器的缓存端子,所述主控制模块通过所述第一缓存芯片控制器将所述图像数据写入第一缓存芯片。
[0007]进一步的,还包括第一存储芯片控制器和第一储存芯片,所述第一存储芯片控制器固化于所述可编程逻辑器件中,所述可编程逻辑器件具有耦接所述第一储存芯片与所述第一存储芯片控制器的第一存储端子,所述主控制模块通过所述第一存储芯片控制器将所述文件信息写入第一储存芯片。
[0008]进一步的,还包括程序启动和升级控制器和第二存储芯片,所述程序启动和升级控制器固化于所述可编程逻辑器件中,所述可编程逻辑器件具有耦接所述第二存储芯片与程序启动和升级控制器的第二存储端子,所述第二存储芯片用于存储所述可编程逻辑器件的程序文件,所述可编程逻辑器件通过所述程序启动和升级控制器读取第二存储芯片中的程序文件。
[0009]进一步的,还包括第二缓存芯片,所述图像信号输出端子通过所述第二缓存芯片耦接图像信号输出端口。
[0010]进一步的,还包括先入先出模块,所述先入先出模块固化于所述可编程逻辑器件中,所述可编程逻辑器件包括多个图像信号编码模块,所述先入先出模块读取所述图像数据经缓存处理后分别写入到每个所述图像信号编码模块中。
[0011 ]进一步的,所述第二缓存芯片的个数和所述图像信号输出端口的个数均与所述图像信号编码模块的个数相同,每个所述图像信号编码模块分别通过一个所述第二缓存芯片与一个所述图像信号输出端口连接。
[0012]进一步的,所述外部存储设备为SD卡或U盘。
[0013]本发明一种便携式图像信号源的控制方法,其技术方案是:可编程逻辑器件通过外部存储设备接口读取外部存储设备的文件信息并解析出模组配置参数和图像数据;
[0014]读取所述模组配置参数并解析成图像数据的时序信息;
[0015]读取所述图像数据并根据图像信号协议将所述图像数据按照所述时序信息进行编码生成图像信号输出。
[0016]进一步的,所述可编程逻辑器件从外部读取图像文件信息并转存至第一存储芯片,所述可编程逻辑器件直接从第一存储芯片中读取图像文件信息,并解析出模组配置参数和图像数据,根据模组配置参数解析出图像数据的时序信息,根据图像信号协议将读取的图像数据按照所述时序信息进行编码生成图像信号输出。
[0017]本发明的有益效果:采用单FPGA完成信号源的功能,简化硬件架构,降低成本。适合各种应用场合的信号输出需求,可以实现基于PC下的在线输出图像功能、无PC下的输出图像功能;基于PC下的图像信息文件下载和基于外部存储设备下的图像信息文件下载;软件升级支持基于PC下的软件升级功能和基于外部存储设备下的软件升级功能。提高了便携程度,降低了基于PC的局限性,使用更为方便。
【附图说明】
[0018]图1为本发明模块连接图;
[0019]图中:I一主控制模块、2—软处理器、3—外部存储设备控制器、4一网络通信控制模块、5—第一缓存芯片控制器、6—第一缓存芯片、7—程序启动和升级控制器、8—第一存储芯片控制器、9 一第一存储芯片、14 一第二存储芯片、10—先入先出模块、11 一图像信号编码模块、12—第二缓存芯片、13—图像信号输出端口。
【具体实施方式】
[0020]下面结合附图和实例对本发明作进一步说明,显然所述实例仅仅是本发明的一部分实例,而不是全部实例,所以所述实例不应理解为对本发明的限制。
[0021]如图1所示,本发明包括位于可编程逻辑器件内的主控制模块1、软处理器2、外部存储设备控制器3、网络通信控制模块4、第一缓存芯片控制器5、程序启动和升级控制器7、第一存储芯片控制器8、先入先出模块10、图像信号编码模块11,以及位于可编程逻辑器件外部的第一缓存芯片6、外部存储模块、第二缓存芯片12、网络接口、外部存储设备接口和图像信号输出端口 13,其中外部存储模块包括第二存储芯片14和第一存储芯片9。本实施例的可编程逻辑器件选用FPGA。本发明中的图像信号可以是DP(DisplayP0rt,一种高清数字显示接 P 标准)、LVDS(Low-Voltage Differential Signal ing,低电压差分信号)、MIPI(Mobile Industry Processor Interface,移动产业处理器接口)或者V-BY_0NE(—种专门面向图像传输的数字接口标准)等图像信号,具体以DP信号为例进行说明。
[0022]网络通信控制模块4的输入端与网络接口连接,外部存储设备控制器3的输入端与外部存储设备接口连接,外部存储设备控制器3和网络通信控制模块4的控制信号输出端与软处理器2的输入端连接,数据输出端与主控制模块I的数据输入端连接;软处理器2的输出端与主控制模块I和图像信号编码模块11的控制信号输入端连接;主控制模块I的数据输出端与先入先出模块10连接,除此之外,主控制模块I还与外围各模块(包括第一缓存芯片控制器5、程序启动和升级控制器7、第一存储芯片控制器8)连接;程序启动和升级控制器7与第二存储芯片14连接,第一存储芯片控制器8与第一存储芯片9连接;先入先出模块10的输出端与图像信号编码模块11连接,图像信号编码模块11的控制信号输入端与软处理器2输出端连接,数据输入端与先入先出模块10输出端连接,输出端与第二缓存芯片12连接,第二缓存芯片12与图像信号输出端口 13连接。
[0023]主控制模块I主要功能是完成外
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1