一种基于多入多出技术的接收机的制作方法

文档序号:8642249阅读:320来源:国知局
一种基于多入多出技术的接收机的制作方法
【技术领域】
[0001]本实用新型涉及一种通信装置,更具体地说涉及一种基于多入多出技术的接收机。
【背景技术】
[0002]随着无线通信业务和宽带数据业务的不断发展,宽带频谱资源越来越紧张。而在一个频谱上,为了传输更多的数据,就需要增加系统宽带和提高天线的总发射功率。如何更高效的利用有限的频谱资源已成无线通信研宄的焦点。通过多入多出技术,利用多天线发送接收数据,可以充分的利用空间资源,所以多入多出技术已经在信号传输领域受到了越来越多的重视。多入多出信号传输时,会用到MMO接收机,为了信号接收的准确性,这就需要接收机对各通道信号的延迟和增益尽量做到一致。

【发明内容】

[0003]本实用新型主要解决的技术问题是:提供一种基于多入多出技术的接收机,有8个通道分别接收8路射频信号,且采用ADS5287模数转换器进行信号的接收处理,信号的延迟和增益做到了一致,提高了信号传输的稳定性。
[0004]为解决上述技术问题,本实用新型涉及一种通信装置,更具体地说涉及一种基于多入多出技术的接收机,包括射频变压器、单片机、时钟芯片、模数转换器、FPGA芯片和电源管理模块,有8个通道分别接收8路射频信号,且采用ADS5287模数转换器进行信号的接收处理,信号的延迟和增益做到了一致,提高了信号传输的稳定性。
[0005]射频变压器选用MINI公司的射频变压器TC1-1T+,负责将外接输入的单端中频信号转换为差分信号,差分信号作为模数转换器的模拟输入信号。模数转换器选用TI公司的ADS5287负责前端传输过来的信号采样并将模拟信号转换为数字信号。采用Altera公司的FPGA芯片EP3C120F780C7N作为信号处理芯片,负责对模数转换器传递过来的信号进行变频及基带信号处理。使用TI公司的时钟芯片⑶CE62005为模数转换器和FPGA芯片提供时钟信号。单片机可以为时钟芯片和模数转换器进行串行配置。电源管理模块可以转换电源电压并为与之相连的射频变压器、单片机、时钟芯片和FPGA芯片提供所需的稳定电压。
[0006]作为本方案的进一步优化,本实用新型一种基于多入多出技术的接收机所述的射频变压器有8个,分别接收8路射频信号。
[0007]作为本方案的进一步优化,本实用新型一种基于多入多出技术的接收机所述的模数转换器的参考电压为内部产生模式,且经过调试使得内部参考电压一致,使得各通道信号的延迟和增益一致。
[0008]本实用新型一种基于多入多出技术的接收机的有益效果为:
[0009]a.可以多通道接收信号,提高了频谱利用率;
[0010]b.经过模数转换器时信号的延迟和增益一致;
[0011]c.时钟芯片输出LVDS电平,造成的噪声低;
[0012]d.时钟信号传输平稳,提高了信号传输的信噪比。
【附图说明】
[0013]图1为本实用新型一种基于多入多出技术的接收机。
[0014]图2为本实用新型一种基于多入多出技术的接收机的模数转换器模拟信号输入引脚不意图。
【具体实施方式】
[0015]在图1、2中,本实用新型涉及一种通信装置,更具体地说涉及一种基于多入多出技术的接收机,包括射频变压器、单片机、时钟芯片、模数转换器、FPGA芯片和电源管理模块,有8个通道分别接收8路射频信号,且采用ADS5287模数转换器进行信号的接收处理,信号的延迟和增益做到了一致,提高了信号传输的稳定性。
[0016]射频变压器选用MINI公司的射频变压器TC1-1T+,负责将外接输入的单端中频信号转换为差分信号,差分信号作为模数转换器的模拟输入信号。射频变压器有8个,可以对8路射频信号进行处理。射频变压器与模数转换器的INp、INn和Vcm引脚相连,经过内部电阻可以为模数转换器提供内部输入电路所需的偏置电压和偏置电流。射频变压器还可以将单端信号转换为差分信号,从而可以使得模数转换器获得较高的信噪比,提高对共模噪声的抑制能力。
[0017]模数转换器选用TI公司的ADS5287负责前端传输过来的信号采样并将模拟信号转换为数字信号。ADS5287的参考电压采用内部供给的方式,简化电路设计,降低功耗。外部电路还可以为ADS5287提供一个直流偏置电压,使得其内部的CM缓冲器工作在放大状态。ADS5287内部用一个参考电压为8个通道提供参考电压,这样同一个模数转换器上的各个通道所使用的参考电压相同,这有利于使得每一个通道的增益相匹配。ADS5287内的采样时钟输入电路输入LVDS电平,从时钟源到各个通道采样的电路时钟路径相匹配,保证各个通道延迟误差在20ps以内。且采用LVDS电平模式供电,传输速率高,噪声低,提高了信号传输的稳定性和准确性。ADS5287内部有一组寄存器控制整个芯片的工作方式,寄存器可以通过信号线按照规定的时序进行串行配置。单片机通过控制寄存器的配置可以使得ADS5287工作在不同的模式,例如使得ADS5287的部分通道工作在休眠模式,从而降低功耗。
[0018]采用Altera公司的FPGA芯片EP3C120F780C7N作为信号处理芯片,负责对模数转换器传递过来的信号进行变频及基带信号处理。使用TI公司的时钟芯片⑶CE62005为模数转换器和FPGA芯片提供时钟信号。对于模数转换器,时钟信号的稳定性非常重要,采样时的定时误差会造成采样幅度的误差,进而降低信噪比,而采用EP3C120F780C7N,可以使得时钟抖动较小,且对差分信号进行时钟驱动,进一步抑制共模噪声对时钟的干扰,降低时钟抖动,利于时钟稳定性。
[0019]单片机可以为时钟芯片和模数转换器进行串行配置。电源管理模块可以转换电源电压并为与之相连的射频变压器、单片机、时钟芯片、模数转换器和FPGA芯片提供所需的稳定电压。
[0020]当然上述说明并非对本实用新型的限制,本实用新型也不仅限于上述举例,本技术领域的普通技术人员在本实用新型的实质范围内所做出的变化、改型、添加或替换,也属于本实用新型的保护范围。
【主权项】
1.一种基于多入多出技术的接收机,包括射频变压器、单片机、时钟芯片、模数转换器、FPGA芯片和电源管理模块,其特征在于:射频变压器选用MINI公司的射频变压器TC1-1T+,负责将外接输入的单端中频信号转换为差分信号,差分信号作为模数转换器的模拟输入信号;模数转换器选用TI公司的ADS5287,负责对前端传输过来的信号采样并将模拟信号转换为数字信号;采用Altera公司的FPGA芯片EP3C120F780C7N作为信号处理芯片,负责对模数转换器传递过来的信号进行变频及基带信号处理;使用TI公司的时钟芯片⑶CE62005为模数转换器和FPGA芯片提供时钟信号;单片机可以为时钟芯片和模数转换器进行串行配置;电源管理模块为与之相连的射频变压器、单片机、时钟芯片和FPGA芯片提供所需的稳定电压。
2.根据权利要求1所述的一种基于多入多出技术的接收机,其特征在于:所述射频变压器有8个,分别接收8路射频信号。
3.根据权利要求1所述的一种基于多入多出技术的接收机,其特征在于:所述时钟芯片对模数转换器和FPGA芯片提供的是LVDS电平的时钟信号。
【专利摘要】本实用新型涉及一种通信系统,更具体地说涉及一种雷达回波信号接收系统,主要完成中频信号的接收,既可以对两路信号同步接收,也可以对一路信号进行采集,从而优化了系统资源的利用。触发器与缓冲器相连,用于接收上升沿触发信号后输出脉冲信号给FPGA。缓冲器作为输入信号的暂存区。FPGA可完成整个系统的逻辑控制。信号调理电路与A/D转换模块相连,外部信号经信号调理电路处理后,将信号控制在A/D转换模块可以处理的范围内。总线控制芯片作为桥接芯片,在PCI总线和本地总线之间传输数据。利用CPCI总线可以完成采集控制命令的下发和采集数据上传的功能。通过通道选择,利用CPCI总线控制器,可完成I、Q两路信号的同步采集,也可以对一路信号交替采集。
【IPC分类】H04B7-08
【公开号】CN204349985
【申请号】CN201520095459
【发明人】宋强, 刘凌霞
【申请人】宋强
【公开日】2015年5月20日
【申请日】2015年2月9日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1