8k即时视频播放器及其播放系统的制作方法

文档序号:10444156阅读:2788来源:国知局
8k即时视频播放器及其播放系统的制作方法
【技术领域】
[0001]本实用新型涉及高清视频播放技术,特别涉及一种8Κ即时视频播放器及其播放系统。
【背景技术】
[0002]目前4Κ超高清电视倍受消费者青睐,所谓4Κ超高清电视是指分辨率为3840X 2160的电视,而8Κ超高清电视是指分辨率为7680 X 4320的电视,可见,8Κ超高清电视的分辨率是4Κ超高清电视的4倍,即在水平和垂直方向都放大一倍。目前4Κ超高清电视已大量普及进入千家万户,而8Κ超高清电视逐渐受到关注。夏普、松下、三星、LG、京东方等电视生产商先后展示了各自的8Κ电视样机。
[0003]HDMI (高清多媒体接口)目前最高标准为2.0版本,最大传输带宽为18Gbps,最高支持4K 60Hz视频信号传输,而8K 30Hz的传输带宽大约为35.8Gbps,大大超过HDMI2.0传输带宽的上限,因此,8K 30Hz无法直接通过HDMI2.0标准来传输。开发8K电视存在两大难点:一是缺少8K电视信号的传输标准,二是缺少8K视频信号源。
[0004]因而现有技术还有待改进和提高。
【实用新型内容】
[0005]鉴于上述现有技术的不足之处,本实用新型的目的在于提供一种8K即时视频播放器及其播放系统,能直接将4K视频信号源转换为8K视频信号源,为开发8K超高清电视提供辅助设备。
[0006]为了达到上述目的,本实用新型采取了以下技术方案:
[0007]一种8K即时视频播放器,其包括:存储器、数据发送器、第一 HDMI插座、四块4K视频信号板和用于将四块4K视频信号板输出的4K视频信号进行格式转换和压缩编码为8K视频信号的FPGA模块;所述存储器和四块4K视频信号板均连接FPGA模块,所述FPGA模块通过数据发送器连接第一 HDMI插座。
[0008]所述的8K即时视频播放器中,所述4K视频信号板包括:
[0009]第二HDMI 插座;
[0010]RJ45网口;
[0011]USB接口;
[0012]存储单元;
[0013]用于将第二HDMI插座、RJ45网口或USB接口输入的视频信号转换为统一格式的分辨率为3840 X 2160、频率为30Hz的VByOne视频信号的图像处理芯片;
[0014]用于发送所述VByOne视频信号的第一插座;
[0015]所述第二HDMI插座、RJ45网口、USB接口、存储单元和第一插座均连接图像处理芯片,所述第一插座连接FPGA模块。
[0016]所述的8K即时视频播放器中,所述FPGA模块包括FPGA可编程芯片和四个用于接收所述VByOne视频信号的第二插座;各个第二插座均连接FPGA可编程芯片,每个第二插座对应连接一个第一插座。
[0017]所述的8K即时视频播放器中,所述FPGA可编程芯片包括:
[0018]用于将视频信号的VByOne格式转换为TTL格式,并同时发送给超解像处理单元和图像拼接单元的第一数据恢复单元;
[0019]三个用于将视频信号的VByOne格式转换为TTL格式,并发送给图像拼接单元的第二数据恢复单元;
[0020]用于将TTL4K格式的视频信号在水平方向和垂直方向放大一倍,获得8K30Hz的视频信号输出给二选一单元的超解像处理单元;
[0021 ]用于将四个TTL4K格式的视频信号拼接输出8K 30Hz的视频信号的图像拼接单元;
[0022]用于选择输出一路8K30Hz视频信号的二选一单元;
[0023]用于对所述8K30Hz视频信号进行压缩编码的YUV420压缩编码单元;
[0024]用于将压缩后的8K30Hz信号进行整理并输出给数据发送器的图像预处理单元;
[0025]第一数据恢复单元的输入端和各个第二数据恢复单元的输入端均连接相应的第二插座、第一数据恢复单元的输出端连接超解像处理单元的输入端和图像拼接单元的输入端,各个第二数据恢复单元的输出端连接图像拼接单元的输入端,所述超解像处理单元的输出端连接二选一单元的第一输入端,图像拼接单元的输出端连接二选一单元的第二输入端,所述二选一单元的输出端通过YUV420压缩编码单元连接图像预处理单元的输入端,所述图像预处理单元的输出端连接数据发送器。
[0026]所述的8K即时视频播放器中,所述数据发送器为HDMI 2.0发送器。
[0027]所述的8K即时视频播放器中,所述数据发送器的型号为ADV8005KBCZ。
[0028]所述的8K即时视频播放器中,所述图像处理芯片采用MSD6A系列芯片。
[0029]所述的8K即时视频播放器中,所述存储器和存储单元均采用DDR3-SDRAM存储器。
[0030]一种8K即时视频播放系统,其包括的显示器和如上所述的8K即时视频播放器,所述8K即时视频播放器通过第一 HDMI插座连接显示器。
[0031]相较于现有技术,本实用新型提供的8K即时视频播放器及其播放系统,其8K即时视频播放器包括:存储器、数据发送器、第一 HDMI插座、四块4K视频信号板和FPGA模块;所述存储器和四块4K视频信号板均连接FPGA模块,所述FPGA模块通过数据发送器连接第一 HDMI插座。本实用新型通过四块4K视频信号板将不同视频源转换为统一格式输出给FPGA模块,由FPGA模块将四块4K视频信号板输出的4K视频信号进行格式转换和压缩编码为8K视频信号输出给第一 HDMI插座传输给显示器显示,实现了直接将4K视频信号源转换为8K视频信号源,为开发8K超高清电视提供辅助设备。
【附图说明】
[0032]图1为本实用新型提供的8K即时视频播放器的结构框图。
[0033]图2为本实用新型提供的8K即时视频播放器中4K视频信号板的结构框图。
[0034]图3为本实用新型提供的8K即时视频播放器中FPGA模块的结构框图。
[0035]图4为本实用新型提供的8K即时视频播放器中超解像处理单元工作示意图。
【具体实施方式】
[0036]本实用新型提供一种8K即时视频播放器及其播放系统,通过对8K30Hz信号经过RGBOYUV颜色空间转换,并采用4: 2:0的压缩编码方式,压缩后带宽减半为14.9Gbps,低于HDMI2.0传输带宽的上限,即可“借用”HDMI2.0标准来传输压缩后的8K 30Hz视频信号,解决了8K传输标准缺失的问题。
[0037]为使本实用新型的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本实用新型进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
[0038]请参阅图1,本实用新型提供的8K即时视频播放器包括:存储器1、数据发送器2、第一 HDMI插座3、四块4K视频信号板4和FPGA模块5;所述存储器I和四块4K视频信号板4均连接FPGA模块5,所述FPGA模块5通过数据发送器2连接第一HDMI插座3。本实施例中,所述存储器I采用DDR3-SDRAM存储器。所述数据发送器2为HDMI 2.0发送器。
[0039]本实用新型通过四块4K视频信号板4将不同视频源转换为统一格式输出给FPGA模块5,由FPGA模块5将四块4K视频信号板4输出的4K视频信号进行格式转换和压缩编码为8K视频信号输出给第一 HDMI插座3传输给显示器显示,实现了直接将4K视频信号源转换为8K视频信号源,为开发8K超高清电视提供辅助设备。
[0040]四块4K视频信号板4的结构和电路完全相同,请一并参阅图2,所述4K视频信号板4包括:第二 HDMI插座11、RJ45网口 12、USB接口 13、存储单元14、图像处理芯片15和第一插座16。所述第二 HDMI插座11、RJ45网口 12、USB接口 13、存储单元14和第一插座16与图像处理芯片15连接,所述第一插座16连接FPGA模块5。
[0041 ] 其中,图像处理芯片15用于将第二HDMI插座11、RJ45网口 12或USB接口 13输入的视频信号转换为统一格式的分辨率为3840 X 2160、频率为30Hz的VBy0ne(VByOne为一种高速串口通讯标准)视频信号。第一插座16用于发送所述VByOne视频信号。
[0042]本实施例中,存储单元14采用DDR3-SDRAM存储器。第二HDMI插座11、RJ45网口 12、USB接口 13为4K视频信号板4提供三种输入视频信号源。第二HDMI插座11可接入蓝光DVD、电脑显卡等获取HDMI信号;RJ45网口 12可接入网线,获取网上视频流;USB接口 13可接入U盘、移动硬盘,获取存储的视频文件。图像处理芯片15采用MSD6A系列芯片。譬如,图像处理芯片15选用Mstar公司的MSD6A828或MSD6A918型号芯片,上述的三种视频源的信号输入给图像处理芯片15处理后生成统一格式的视频信号,本发明的统一格式是:分辨率为3840 X 2160、频率为30Hz的VByOne视频信号,经第一插座16输出给后续的FPGA模块5。并且,在图像处理芯片15工作中使用DDR3-SDRAM存储器用来存取数据,由于4K视频信号板4属于现有技术,不再敷述。
[0043]请一并参阅图3,所述FPGA模块5包括FPGA可编程芯片51和四个用于接收所述VByOne视频信号的第二插座52;各个第二插座52均连接FPGA可编程芯片51,每个第二插座52对应连接一个第一插座16,即每个第二插座52对应连接一块4K视频信号板4。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1