一种goa电路、显示装置和goa电路的驱动方法_2

文档序号:9397799阅读:来源:国知局
步的,本实施方式还提供正向扫描驱动和反向扫描驱动,若为正向扫描驱动时,第N-2级、第N-1级、第N级和第N+1级GOA单元的输入端输入触发信号(或称栅极信号)分别为第N-4级、第N-3级、第N-2级和第N-1级GOA单元的扫描线(G(N-4))、(G(N-3))、(G(N-2))和(G(N-1))上的信号;若为反向扫描驱动时,第N-2级、第N-1级、第N级和第N+1级GOA单元的输入触发信号分别为第N级、第N+1 级、第 N+2 级和第 N+3 级 GOA 单元的扫描线(G(N)), (G(N+1))、(G(N+2))和(G(N+3))上的信号。
[0044]请参阅图2,图2是图1中全开控制信号(GAS)与第N级GOA单元电路连接的示意图。如图2所示,第N级GOA单元包括一全开控制模块200,该全开控制模块200包括第一晶体管PT1,其中,本说明书及所有附图以晶体管均为P型场效应管为例进行说明,该第一晶体管PTl的栅极接入第一控制信号(GASl),第一晶体管PTl的源极接入第二控制信号(GAS2),第一晶体管PTl的漏极与第N级扫描线(G(N))连接。
[0045]可以理解的是,当第一控制信号(GASl)和第二控制信号(GAS2)均为低电位时,第一晶体管PTl导通,将其源极的第二控制信号(GAS2)传递至漏极,即第N级扫描线(G(N))也为低电位,进而将该级扫描线打开或呈充电状态。同理在All Gate On阶段时通过控制第一控制信号(GASl)和第二控制信号(GAS2)将全部GOA单元对应的所有扫描线均打开或呈充电状态,以在此时通过向数据线上施加黑电压而将像素电容中的残留电位清除,进而实现All Gate On功能。
[0046]请参阅图3,图3是图1中第N级GOA单元的电路连接的示意图。如图4所示,第N级GOA单元包括第N级上拉控制模块410、第N级上拉模块420、第N级下拉模块430和第N级下拉维持模块440;第N级上拉控制模块410的输出端连接至第N级栅极信号点(Q(N));第N级上拉模块420的输入端连接第N级栅极信号点(Q (N)),第N级上拉模块420的控制端接入第一时钟信号(CK(N)),第N级上拉模块420的输出端连接第N级扫描线(G(N));第N级下拉模块430的输入端与第N级下拉控制信号点(P (N))连接,第N级下拉模块430的控制端接入第一电压信号VH1,第N级下拉模块430的输出端分别连接第N级栅极信号点(Q(N))和第N级扫描线(G(N));第N级下拉维持模块440的控制端接入第二时钟信号(CK (N+1)或第三时钟信号CK (N-1)),第N级下拉维持模块440的输出端连接第N级下拉控制信号点(P(N));
[0047]其中,在正常显示阶段时,第N级上拉控制模块410输出上拉控制信号至第N级栅极信号点(Q (N)),使得上拉模块420响应上拉控制信号将第一时钟信号(CK(N))输出至第N级扫描线(G(N))上,当第N级扫描线(G(N))响应第一时钟信号(CK(N))充电后,第N级下拉维持模块440将第二时钟信号(CK(N+1)或第三时钟信号(CK(N-1))输出至第N级下拉控制信号点(P(N)),使得下拉模块430将第一电压信号VHl分别传递至第N级栅极信号点(Q(N))和第N级扫描线(G (N)),实现第N级扫描线(G(N))的关闭状态,进而第N级下拉维持模块440继续响应第二时钟信号(CK(N+1)或第三时钟信号CK(N-1))维持第N级扫描线(G(N))为关闭状态。
[0048]其中,在显示装置的正常显示阶段,第N级GOA单元的上拉控制模块410的输入端一般连接上一级GOA单元如第N+2或第N-2级GOA单元传递过来的级传信号或栅极信号即第N+2或第N-2级扫描线(G(N+2))或(G(N_2))上的信号,用于控制上拉模块420的打开时间点即输出上拉控制信号,上拉模块420用于响应上拉控制信号将第一时钟信号(CK(N))输出至第N级扫描线(G(N))以打开该级扫描线,用于向对应的数据线上施加当前帧图像正常显示所需的灰阶电压,当该行子像素接收灰阶电压进行显示后,第N级下拉维持模块440还在第二电压信号VL2的作用下将第二时钟信号(CK(N+1))或第三时钟信号(CK(N-1))输出至第N级下拉控制信号点(P (N)),进而通过第N级下拉模块430将第N级扫描线(G(N))设置为关闭状态,直到显示下一帧图像时再次打开该级扫描线。
[0049]其中,本实施方式中的GOA电路均以P型场效应管进行示例说明,则设置第一电压信号VHl为高电平,第二电压信号VL2为低电平。
[0050]请参阅图4,图4是图3中第N级GOA单元的具体电路连接的结构示意图。如图4所示,第N级上拉控制模块410包括第二晶体管PT2、第三晶体管PT3和第四晶体管PT4。
[0051]该第二晶体管PT2的栅极接入正向扫描信号(U2D),该第二晶体管PT2的源极连接前一级GOA单元即第N-2级GOA单元的扫描线(G(N-2)),第二晶体管PT2的漏极连接第四晶体管PT4的源极。
[0052]第三晶体管PT3的栅极接入反向扫描信号(D2U),第三晶体管PT3的源极连接后一级GOA单元即第N+2级GOA单元的扫描线(G(N+2)),第三晶体管PT3的漏极连接第四晶体管PT4的源极。
[0053]第四晶体管PT4的栅极接入第四时钟信号(CK (N-2)),第四晶体管PT4的漏极连接第N级栅极信号点(Q(N))。
[0054]其中,第N级上拉模块420包括第五晶体管PT5和第一电容器Cl ;
[0055]第五晶体管PT5的栅极连接第N级栅极信号点(Q (N)),第五晶体管PT5的源极接入第一时钟信号(CK (N)),第五晶体管PT5的漏极连接第N级扫描线(G (N));
[0056]第一电容器Cl的一端连接第五晶体管PT5的栅极,电容器Cl的另一端连接第N级扫描线(G(N))0
[0057]其中,第N级下拉模块430包括第六晶体管PT6和第七晶体管PT7。
[0058]第六晶体管PT6的栅极连接第N级下拉控制信号点(P (N)),第六晶体管PT6的源极接入第一电压信号VHl,第六晶体管PT6的漏极连接第N级栅极信号点(Q(N))。
[0059]第七晶体管PT7的栅极连接第N级下拉控制信号点(P (N)),第七晶体管PT7的源极接入第一电压信号VHl,第七晶体管PT7的漏极连接第N级扫描线(G (N))。
[0060]其中,通常在第一电压信号VHl与第N级下拉控制信号点(P(N))之间设置第二电容器C2以维持和存储第N级下拉控制信号点(P (N))的电位,使之更稳定。
[0061]其中,第N级下拉维持模块440包括第八晶体管PT8、第九晶体管PT9和第十晶体管 PTlO ;
[0062]第八晶体管PT8的栅极接入正向扫描信号(U2D),第八晶体管PT8的源极接入第二时钟信号(CK(N+1)),第八晶体管PT8的漏极连接^^一晶体管PTlO的栅极;
[0063]第九晶体管PT9的栅极接入反向扫描信号(D2U),第九晶体管PT9的源极接入第三时钟信号(CK(N-1)),第九晶体管PT9的漏极连接第十晶体管PTlO的栅极;
[0064]第十晶体管PTlO的源极接入第二电压信号VL2,第十晶体管PTlO的漏极连接第N级下拉控制信号点(P(N))。
[0065]其中,图4还示出了第N级GOA单元包括的全开控制模块200。
[0066]其中,第N级GOA单元还包括下拉稳定模块500,下拉稳定模块500包括第十一晶体管PT11,第^^一晶体管PTll的栅极接入第二控制信号(GAS2),第^^一晶体管PTll的源极接入第一电压信号VH1,第十一晶体管PTll的漏极连接第N级下拉控制信号点(P(N))。该下拉稳定模块500用于在All Gate On阶段时,由于第二控制信号(GAS2)的作用而使得下拉模块430中的第N级下拉控制信号点(P(N))位于第一电压信号VHl的高电位,使得第七晶体管PT7和第六晶体管PT6位于截止或关闭状态,进而第N级扫描线(G(N))仅受GOA单元中全开控制模块200的影响。
[0067]其中,在All Gate On阶段后进入正常显示阶段时,为了增加GOA电路的稳定性,在每级的下拉模块中设置第十二晶体管PT 12和第十三晶体管PT 13使得每级GOA单元电路中各节点的电位更稳定。具体的,在如图4所示的第N级GOA单元中,第十二晶体管PT12的栅极连接第N级栅极信号点(Q(N)),第十二晶体管PT12的漏极接入第一电压信号VH1,第十二晶体管PT12的源极连接第N级下拉控制信号点(P(N))。第十三晶体管PT13的栅极连接前一级GOA单元的扫描线,若
当前第2页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1