一种用于智能锁的独立cpu应急电路的制作方法

文档序号:2096427阅读:377来源:国知局
专利名称:一种用于智能锁的独立cpu应急电路的制作方法
技术领域
本实用新型涉及一种CPU应急电路,尤其涉及一种用于智能锁的独立CPU应急电路。
背景技术
现代智能锁包括IC卡锁、感应卡锁、指纹锁等,均是利用计算机技术实现对锁具的时控、记忆、开启权限控制等智能化管理。但由于技术复杂,当出现电路故障时必须采取应急措施,所以有人再用机械开启作为应急措施。这样大大降低了智能锁的安全性,换句话说,其安全、保密性就等同于普通的机械锁。于是又有人发明了双CPU电路,即一路CPU电路故障时启动另一路CPU电路,被称为双CPU电路。但普通的双CPU电路共用一个电子离合器,和一个桥式推动电路。这样若电子离合器、桥式推动电路出现故障或二者的结合部分如继电器、开关等出现故障时,整锁都将成为死锁。如公告号为CN2329733Y、专利号为ZL98215002.4的一种用于IC卡门锁的微电脑应急锁的实用新型专利就是这种结构。

发明内容
本实用新型所要解决的技术问题就是克服现有技术的不足,提供一种安全性、保密性、可靠性好的用于智能锁的独立CPU应急电路。
本实用新型解决上述技术问题所采用的技术方案是一种用于智能锁的独立CPU应急电路,包括锁外微处理器U1和锁内微处理器U2,锁外微处理器和锁内微处理器之间设置有相匹配的密码,他们通过结合机构进行电连接并接通电源,所述锁内微处理器与独立的执行机构进行电连接。
本实用新型的有益效果是由于二路CPU及桥式电路各自完全独立,互相之间不存在任何电子和联动方面的联系,这样就大大提高了智能锁的安全性、保密性、可靠性。


附图1为本实用新型的原理框图;附图2为本实用新型的锁外微处理器的电路图;附图3为本实用新型的锁内微处理器的电路图。
具体实施方式

以下结合附图及实施例对本实用新型作进一步描述如图所示,一种用于智能锁的独立CPU应急电路,包括锁外微处理器1和锁内微处理器2,锁外微处理器1和锁内微处理器2之间设置有相匹配的密码,他们通过结合机构3进行电连接并接通电源4,所述锁内微处理器2与独立的执行机构5进行电连接。所述的锁外微处理器1的VDD端和GP3端与电源4的正极相连接,GP2端和GP4端通过电阻R1接地,VDD、GP0、GP1、GND端分别连接到扦接件J13-1;所述的锁内微处理器2的VDD、GP0、GP、GND端分别连接到扦接件J2 3-2,扦接件J1 3-1和扦接件J2 3-2构成所述的所述的结合机构3,锁内微处理器2的GP3端通过扦接件J2 3-2与电源4的正极相连接,并与执行机构5中的三极管Q5-1的发射极相连接,GP2端通过电阻R4与三极管Q5-1的基极相连接,所述的执行机构5还包括电感L5-3,二极管D5-4,和电子离合器5-5,所述的电感L5-3和二极管D5-4的一端并接到三极管Q5-1的基极上,另一端与电子离合器5-5输出端连接,三极管Q5-1的基极与电子离合器5-5的输入端连接。电感L5-3也可以是继电器。所述的锁外微处理器1的GP2和GP4端与电阻R1之间还串接有发光二极管,可反映电源4是否接通。GP3和VDD端还与扦接件JP相连接。当电源4损坏时,可外接其他电源。其工作原理是锁内微处理器1和锁外微处理器2平时均断电,当两者通过扦接件J1(3-1)和扦接件J2(3-2)对接时电源4接通,外部微处理器1首先产生若干字节随机数并发送给内部微处理器2,内部微处理器2接收3后回送若干字节自己生成的随机数,并发给外部微处理器1。然后,外部微处理器1将密码与两批随机数按某种算法进行运算(即加密),并发送给内部微处理器2。内部微处理器2接收到外部微处理器1发来的第二批数据后,将其与两批随机数按某种算法进行运算(即解密),再与其密码进行比较,相同即接通电子离合器5-5进行开锁。反之,则不开锁。
权利要求1.一种用于智能锁的独立CPU应急电路,包括锁外微处理器U1(1)和锁内微处理器U2(2),锁外微处理器(1)和锁内微处理器(2)之间设置有相匹配的密码,他们通过结合机构(3)进行电连接并接通电源(4),其特征是所述锁内微处理器(2)与独立的执行机构(5)进行电连接。
2.根据权利要求1所述的一种用于智能锁的独立CPU应急电路,其特征在于所述的锁外微处理器U1(1)的VDD端和GP3端与电源(4)的正极相连接,GP2端和GP4端通过电阻R1接地,VDD、GP0、GP1、GND端分别连接到扦接件J1(3-1);所述的锁内微处理器U2(2)的VDD、GP0、GP、GND端分别连接到扦接件J2(3-2),扦接件J1(3-1)和扦接件J2(3-2)构成所述的所述的结合机构(3),锁内微处理器U2(2)的GP3端通过扦接件J2(3-2)与电源(4)的正极相连接,并与执行机构(5)中的三极管Q(5-1)的发射极相连接,GP2端通过电阻R4与三极管Q(5-1)的基极相连接,所述的执行机构(5)还包括电感L(5-3),二极管D(5-4),和电子离合器(5-5),所述的电感L(5-3)和二极管D(5-4)的一端并接到三极管Q(5-1)的基极上,另一端与电子离合器(5-5)输出端连接,三极管Q(5-1)的基极与电子离合器(5-5)的输入端连接。
3.根据权利要求1或2所述的一种用于智能锁的独立CPU应急电路,其特征在于所述的锁外微处理器(1)的GP2和GP4端与电阻R1之间还串接有发光二极管,GP3和VDD端还与扦接件JP相连接。
专利摘要本实用新型涉及一种CPU应急电路,尤其涉及一种用于智能锁的独立CPU应急电路。本实用新型所采用的技术方案是一种用于智能锁的独立CPU应急电路,包括锁外微处理器U1和锁内微处理器U2,锁外微处理器和锁内微处理器之间设置有相匹配的密码,他们通过结合机构进行电连接并接通电源,所述锁内微处理器与独立的执行机构进行电连接。本实用新型的有益效果是由于二路CPU及执行机构各自完全独立,互相之间不存在任何电子和联动方面的联系,这样就大大提高了智能锁的安全性、保密性、可靠性。
文档编号E05B49/00GK2654800SQ03259169
公开日2004年11月10日 申请日期2003年6月22日 优先权日2003年6月22日
发明者吴荣辉, 陈寿法 申请人:吴荣辉, 陈寿法
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1