Ddc接口电路的制作方法

文档序号:2557451阅读:1035来源:国知局
专利名称:Ddc接口电路的制作方法
技术领域
本发明涉及一种接口电路,特别涉及一种主板上的DDC (Display Data Channel,显示 数据通道)接口电路。
背景技术
对于视频显示设备,DDC用来在输出视频信号的设备(如主机)与视频显示设备(如电 脑显示器)之间交换显示器的属性信息(最优分辨率等),从而使主机能够根据显示器的属 性自动地执行设置。在DDC中,以EDID (Extended Display IDentification,扩展显示标识 )数据的格式化的形式交换显示器的属性信息。由于EDID数据与显示器的分辨率有关,所以 当主机无法获取显示器的EDID数据时会造成显示器黑屏。现有技术中,常常是因为显示器发 送给主板的ACK (Automatic Color Killer,自动消色)信号的电平太高,超过规定的低电 平范围而被主板判定为无效电平,从而导致主板无法读取显示器的EDID数据。

发明内容
鉴于上述内容,有必要提供一种DDC接口电路,可确保主板能够获取显示器的EDID数据
一种DDC接口电路,包括一第一NMOS场效应管、 一第二NMOS场效应管、 一第一电阻、一 第二电阻、 一第三电阻、 一第四电阻以及一第五电阻,所述第一NMOS场效应管的栅极通过所 述第一电阻接一3. 3V系统电压,其源极接主板北桥的数据显示通道时钟引脚,其漏极通过所 述第二电阻接一5V系统电压,并通过所述第四电阻接主板上的视频图形阵列接口电路的串行 时钟引脚;所述第二NM0S场效应管的栅极通过所述第一电阻接所述3. 3V系统电压,其源极接 主板北桥的数据显示通道数据引脚,其漏极通过所述第三电阻接所述5V系统电压,并通过所 述第五电阻接所述视频图形阵列接口电路的串行数据引脚,所述视频图形阵列接口电路还与 一显示器的自动消色电路相连以接收一 自动消色信号并通过所述DDC接口电路将其传输给所 述主板北桥。
相较于现有技术,上述DDC接口电路通过将3. 3V系统电压和5V系统电压通过电阻分压后 提供给连接在主板北桥和显示器之间的两个NMOS场效应管,使其正常导通,确保显示器发送 的自动消色信号能够达到主板,从而使主板获取显示器的EDID数据。


下面参照附图结合具体实施方式
对本发明作进一步的描述。
图1为本发明DDC接口电路的较佳实施方式的电路图。
具体实施例方式
请参照图l,本发明DDC接口电路的较佳实施方式包括两NM0S场效应管Q1和Q2、以及五电 阻R1、 R2、 R3、 R4禾服5。
所述NM0S场效应管Q1的栅极通过所述电阻R1接一3. 3V—SYS (3. 3V System, 3. 3V系统) 电压,其源极接一北桥100的DDC—CLK (Display Data Channel Clock,数据显示通道时钟) 引脚,其漏极通过所述电阻R2接一5V—SYS (5V System, 5V系统)电压,并通过所述电阻R4 接主板上的VGA (Video Graphics Array,视频图形阵列)接口电路300的SCL (Serial Clock,串行时钟)引脚;所述NM0S场效应管Q2的栅极通过所述电阻R1接所述3. 3V—SYS电压 ,其源极接所述北桥100的DDC—DATA (Display Data Channel Data,数据显示通道数据)引 脚,其漏极通过所述电阻R3接所述5V—SYS电压,并通过所述电阻R5接所述VGA接口电路300的 SDA (Serial Data,串行数据)引脚,所述VGA接口电路300还连接一显示器400的ACK ( Automatic Color Killer,自动消色)电路10以接收一ACK信号并将其传输给所述DDC接口电 路200。
本发明DDC接口电路200中所述3. 3V—SYS电压通过所述电阻R1提供给所述NM0S场效应管 Ql、 Q2的栅极使所述NM0S场效应管Q1、 Q2保持导通;所述5V—SYS电压通过所述电阻R2、 R3分 压后提供给所述NM0S场效应管Q1、 Q2的漏极,所述电阻R2、 R3的电阻值均介于9. 5k Q-10. 5k Q之间。所述显示器400内部的ACK电路10发出的ACK信号通过所述VGA接口电路300与所述DDC 接口电路200后传送到所述北桥100。所述北桥100判定收到的ACK信号处于有效的低电平范围 后,通过所述DDC接口电路200和VGA接口电路100向所述显示器400发出读取指令,所述显示 器400即通过所述VGA接口电路300的SDA引脚和DDC接口电路200将EDID数据传送给所述北桥 100的DDC—DATA引脚,所述北桥100获得所述显示器400的EDID数据后便可控制所述显示器400 正常显示。所述VGA接口电路300用于将所述北桥100输出的数字信号转换为模拟信号给所述 显示器400或将所述显示器400输出的模拟信号转换为数字信号给所述北桥100。
上述DDC接口电路200通过将3. 3V—SYS电压和5V—SYS电压分别通过电阻R1、 R2、 R3提供给 北桥100和显示器400之间的NM0S场效应管Q1、 Q2,使其正常导通,确保显示器400发送的 ACK信号能够达到北桥IOO,从而使主板获取显示器400的EDID数据。
权利要求
1.一种DDC接口电路,包括一第一NMOS场效应管、一第二NMOS场效应管、一第一电阻、一第二电阻、一第三电阻、一第四电阻以及一第五电阻,所述第一NMOS场效应管的栅极通过所述第一电阻接一3.3V系统电压,其源极接主板北桥的数据显示通道时钟引脚,其漏极通过所述第二电阻接一5V系统电压,并通过所述第四电阻接主板上的视频图形阵列接口电路的串行时钟引脚;所述第二NMOS场效应管的栅极通过所述第一电阻接所述3.3V系统电压,其源极接主板北桥的数据显示通道数据引脚,其漏极通过所述第三电阻接所述5V系统电压,并通过所述第五电阻接所述视频图形阵列接口电路的串行数据引脚,所述视频图形阵列接口电路还与一显示器的自动消色电路相连以接收一自动消色信号并通过所述DDC接口电路将其传输给所述主板北桥。
2 如权利要求1所述的DDC接口电路,其特征在于所述第二电阻、 第三电阻的电阻值均介于9. 5kQ-10. 5kQ之间。
全文摘要
一种DDC接口电路,包括一第一NMOS场效应管、一第二NMOS场效应管、一第一电阻、一第二电阻、一第三电阻、一第四电阻以及一第五电阻,所述第一NMOS场效应管的栅极通过所述第一电阻接一3.3V系统电压,其源极接主板北桥的数据显示通道时钟引脚,其漏极通过所述第二电阻接一5V系统电压,并通过所述第四电阻接主板上的视频图形阵列接口电路的串行时钟引脚以接收一自动消色信号;所述第二NMOS场效应管的栅极通过所述第一电阻接所述3.3V系统电压,其源极接主板北桥的数据显示通道数据引脚,其漏极通过所述第三电阻接所述5V系统电压,并通过所述第五电阻接所述视频图形阵列接口电路的串行数据引脚以接收所述自动消色信号。
文档编号G09G5/00GK101625846SQ20081030265
公开日2010年1月13日 申请日期2008年7月8日 优先权日2008年7月8日
发明者胡可友 申请人:鸿富锦精密工业(深圳)有限公司;鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1