用于驱动发光二极管的信号同步的系统和方法

文档序号:2587312阅读:150来源:国知局
专利名称:用于驱动发光二极管的信号同步的系统和方法
技术领域
本发明涉及集成电路。更具体地,本发明提供了用于信号同步的系统和方法。仅仅作为示例,本发明已应用于发光二极管(LED)驱动器。但是将认识到,本发明具有更广泛的应用范围。
背景技术
在LED背光应用中,例如在具有液晶显示(IXD)的TV中,多个LED驱动器常被用来驱动多个LED串。然而,LED驱动器通常彼此具有不同的开关频率,这可能导致音频噪声和/或屏幕闪烁。因此,通常需要LED驱动器的同步以减少音频噪声和/或屏幕闪烁。具有较低开关频率的LED驱动器通常被与具有较高开关频率的LED驱动器同步。但是这种方案通常会遭受到与未定义的斜坡范围有关的问题。例如,通常需要斜坡补偿来使控制环路在连续电流模式中稳定。如果多个LED驱动器以相同开关频率操作,则不同LED驱动器中的斜坡补偿的大小应当相同,以便提供相同开关占空比并且获得系统稳定性和LED电流精度。但是,斜坡补偿的准确度通常取决于半导体工艺变化和组件失配。因此,斜坡补偿可能对于不同集成电路(IC)芯片而显著不同。即使组件微调可被用来减少半导体工艺变化和组件失配的影响,这种微调通常也仅适用于固定频率操作并且成本增加。因此,改进同步LED驱动器的技术变得非常重要。

发明内容
本发明涉及集成电路。更具体地,本发明提供了用于信号同步的系统和方法。仅仅作为示例,本发明已应用于发光二极管(LED)驱动器。但是将认识到,本发明具有更广泛的应用范围。根据一个实施例,一种用于信号同步的系统包括第一选择组件、第一信号生成器、第二信号生成器和第一栅极驱动组件。第一选择组件被配置为接收第一模式信号并且至少基于与第一模式信号相关联的信息生成第一选择信号,第一选择信号指不第一操作模式。第一信号生成器被配置为如果第一选择信号满足一个或多个第一条件,则接收第一输入信号并且至少基于与第一输入信号相关联的信息至少生成第一时钟信号,第一输入信号包括第一输入上升沿并且与第一输入频率相关联,第一时钟信号包括第一时钟上升沿并且与第一时钟频率相关联。第二信号生成器被配置为如果第一选择信号满足一个或多个第二条件,则至少生成第二时钟信号,第二时钟信号包括第二时钟上升沿并且与第二时钟频率相关联。第一栅极驱动组件被配置为如果第一选择信号满足一个或多个第一条件,则至少接收第一时钟信号并且至少基于与第一时钟信号相关联的信息向第一开关输出第一驱动信号。此外,第一栅极驱动组件被配置为如果第一选择信号满足一个或多个第二条件,则至少接收第二时钟信号并且至少基于与第二时钟信号相关联的信息向第一开关输出第二驱动信号。另外,第一输入频率和第一时钟频率相同。第一输入上升沿和第一时钟上升沿两者都对应于第一时间。此外,一个或多个第二条件与一个或多个第一条件不同。
根据另一实施例,一种用于信号同步的方法包括:接收模式信号;处理与模式信号相关联的信息;并且至少基于与模式信号相关联的信息生成选择信号,选择信号指示操作模式。另外,该方法包括:如果选择信号满足一个或多个第一条件,则接收输入信号;处理与输入信号相关联的信息;并且至少基于与输入信号相关联的信息至少生成第一时钟信号,输入信号包括第一输入上升沿并且与第一输入频率相关联,第一时钟信号包括第一时钟上升沿并且与第一时钟频率相关联。该方法还包括:至少接收第一时钟信号;处理与第一时钟信号相关联的信息;并且至少基于与第一时钟信号相关联的信息向第一开关输出第一驱动信号。此外,该方法包括:如果选择信号满足一个或多个第二条件,则至少生成第二时钟信号,第二时钟信号包括第二时钟上升沿并且与第二时钟频率相关联;至少接收第二时钟信号;处理与第二时钟信号相关联的信息;以及至少基于与第二时钟信号相关联的信息向第一开关输出第二驱动信号。此外,第一输入频率和第一时钟频率相同,并且第一输入上升沿和第一时钟上升沿两者都对应于第一时间。一个或多个第二条件与一个或多个第一条件不同。与传统技术相比,通过本发明获得了许多益处。例如,本发明的一些实施例将多个LED驱动器同步到由主LED驱动器或其它外部源生成的时钟信号。在另一示例中,每个LED驱动器适应性地生成固定占空比斜坡补偿信号。本发明的某些实施例使得LED驱动器以任何开关频率工作。作为示例,无需用于同步LED驱动器的组件微调。取决于实施例,可以获得一个或多个益处。参考下面的详细描述和附图可以全面地理解本发明的这些益处以及各个另外的目的、特征和优点。


图1(a)是示出根据本发明一个实施例的用于基于由主LED驱动器生成的时钟信号来同步多个LED驱动器的系统的简化示图。图1(b)是示出根据本发明另一实施例的用于基于外部时钟信号来同步多个LED驱动器的系统的简化示图。图2是示出根据本发明一个实施例的作为如图1 (a)所示的系统或如图1 (b)所示的系统一部分的LED驱动器的某些组件的简化示图。图3是示出根据本发明一个实施例的作为如图2所示的LED驱动器一部分的选择组件的某些组件的简化示图。图4(a)是示出根据本发明一个实施例的作为如图2所示的LED驱动器一部分的从振荡器的某些组件的简化示图。图4(b)是根据本发明一个实施例的如图4(a)所示的从振荡器的简化时序图。图5(a)是示出根据本发明一个实施例的作为如图2所示的LED驱动器中的从振荡器一部分的自适应电流生成器的某些组件的简化示图。图5(b)是根据本发明一个实施例的如图5(a)所示的自适应电流生成器的简化时序图。图6(a)是示出根据本发明另一实施例的作为如图2所示的LED驱动器一部分的从振荡器的某些组件的简化示图。图6(b)是根据本发明另一实施例的如图6(a)所示的从振荡器的简化时序图。
具体实施例方式本发明涉及集成电路。更具体地,本发明提供了用于信号同步的系统和方法。仅仅作为示例,本发明已应用于发光二极管(LED)驱动器。但是将认识到,本发明具有更广泛的应用范围。图1(a)是示出根据本发明一个实施例的用于基于由主LED驱动器生成的时钟信号来同步多个LED驱动器的系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。系统100 包括多个 LED 驱动器 102, KM1,...,104n 以及 LED 串 144,146”...,146η。η是正整数。LED驱动器102包括端子106 (例如,MS),108 (例如,SYNC),110 (例如,GATE),112 (例如,CS),114 (例如,Fault),116 (例如,FB),118 (例如,GND)和 120 (例如,VCC)。类似地,LED驱动器1041; , 104n驱动器分别包括端子1221; , 122n(例如,MS),1241;...,124n(例如,SYNC),1261;...,126n(例如,GATE),1281;...,128n(例如,CS),1301;...,130n(例如,Fault), 1321;...,132n(例如,FB), 1341;...,134n(例如,GND)和1361;...,136n(例如,VCC)。例如,开关140,1411;...,141n是晶体管。在另一示例中,开关 148,14917..., 14 9n 是晶体管。根据一个实施例,电阻器154被耦接在端子106 (例如,MS)与芯片地119之间,因此LED驱动器102被配置为作为主LED驱动器操作。例如,LED驱动器102中的内部时钟信号生成器至少生成占空比为K%的时钟信号156。在又一不例中,信号156通过端子108(例如,SYNC)被输出。在又一不例中,信号156的频率取决于电阻器154的电阻。根据另一实施例,端子122”...,122 是浮动的,并且LED驱动器104”...,104 各自被配置为作为从LED驱动器操作。例如,LED驱动器1041;...,104n的内部从振荡器分别被激活。在另一示例中,LED驱动器104”...,104n分别在端子124”...,124n(例如,SYNC)处接收时钟信号156。在又一示例中,作为响应,LED驱动器1041;...,104n生成与信号156具有相同频率的、分别用于驱动开关1411;...,141n的时钟信号。在又一示例中,所生成的时钟信号被同步(例如,在时序方面)到所接收信号156。图1 (b)是示出根据本发明另一实施例的用于基于外部时钟信号来同步多个LED驱动器的系统的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。系统200包括多个LED驱动器2021;...,202n以及LED串2041;...,204η。η是正整数。LED 驱动器 202^...,202η 分别包括端子 2221;...,222η(例如,MS),2241;...,224η (例如,SYNC),2261;...,226n(例如,GATE),2281;...,228n(例如,CS), 230!,...,230n(例如,Fault), 2321;...,232n(例如,FB),2341;...,234n(例如,GND)和 2361;...,236n(例如,VCC) ο例如,开关241P 24In是晶体管ο在又一不例中,开关249”...,249n是晶体管。根据一个实施例,端子2221;...,222 是浮动的,并且LED驱动器2021;...,202 各自被配置为作为从LED驱动器操作。例如,LED驱动器2021;...,202n的内部从振荡器被激活。在另一示例中,LED驱动器2021;...,202n分别在端子2241;...,224n(例如,SYNC)处接收外部时钟信号256 (例如,Clock)。在又一示例中,作为响应,LED驱动器2021;...,202n生成与外部时钟信号256(例如,Clock)具有相同频率的、分别用于驱动开关2411;...,241n的时钟信号。在又一不例中,所生成的时钟信号被与外部时钟信号256同步(例如,在时序方面)。图2是示出根据本发明一个实施例的作为系统100或系统200 —部分的LED驱动器的组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。LED驱动器300包括三个端子302,304和306、选择组件308、主振荡器310、从振荡器312、栅极驱动组件314以及多路复用器316。例如,LED驱动器102,1041;...,104n的每个与LED驱动器300相同。在另一示例中,LED驱动器,...,或202n的每个与LED驱动器300相同。根据一个实施例,如果电阻器被耦接在端子302(例如,MS)与LED驱动器300的芯片地之间(未在图2中示出),则LED驱动器300被配置作为主LED驱动器。例如,选择组件308从端子302 (例如,MS)接收信号318并且生成选择信号320 (例如,Conf ig_out)。在另一示例中,选择信号320为逻辑高电平,其指示LED驱动器300处于主模式中。在又一示例中,响应于选择信号320,主振荡器310被激活并且从振荡器312进入断电模式。在又一示例中,主振荡器310将时钟信号322和斜坡信号324输出给栅极驱动组件314以用于驱动LED串。在又一示例中,斜坡信号324在与时钟信号322的上升沿相对应的时间处倾斜上升。在又一不例中,斜坡信号324的大小在与时钟信号322的下降沿相对应的时间处降为低值(例如,O)。根据另一实施例,响应于指示LED驱动器300被配置作为主LED驱动器的选择信号320,多路复用器316接收时钟信号322并且经由端子304 (例如,SYNC)向被配置作为从LED驱动器的其它LED驱动器输出信号326。例如,信号326用作可以同步其它从LED驱动器的外部时钟信号。在另一不例中,时钟信号322具有与信号326相同的频率。在又一不例中,时钟信号322的上升沿与信号326的上升沿同时出现。在又一示例中,时钟信号322的占空比不同于信号326的占空比。在又一示例中,时钟信号322的占空比与信号326的占空比相同。在又一示例中,斜坡信号324具有与被同步到LED驱动器300的从LED驱动器所生成的斜坡信号相同的幅度。在又一示例中,斜坡信号324与被同步到LED驱动器300的从LED驱动器所生成的斜坡信号同时倾斜上升。在又一不例中,斜坡信号324的大小与被同步到LED驱动器300的从LED驱动器所生成的斜坡信号同时降为低值(例如,O)。根据某些实施例,如果端子302 (例如,MS)浮动(例如,未被耦接到电阻器),则LED驱动器300被配置作为从LED驱动器。例如,由选择组件308生成的选择信号320为逻辑低电平,其指示LED驱动器300处于从模式。在另一示例中,响应于选择信号320,从振荡器312被激活并且主振荡器310进入断电模式。在又一示例中,多路复用器316接收外部时钟信号332并且将信号334(例如,CLKI)输出给从振荡器312。在又一示例中,响应于信号334,从振荡器312将时钟信号330和斜坡信号328输出给栅极驱动组件314以用于驱动LED串。在又一示例中,斜坡信号328在与时钟信号330的上升沿相对应的时间处倾斜上升。在又一示例中,斜坡信号328的大小在与时钟信号330的下降沿相对应的时间处降为低值(例如,O)。在又一不例中,信号334与外部时钟信号332相同。在又一不例中,时钟信号330具有与外部时钟信号332相同的频率。在又一示例中,时钟信号330的上升沿与外部时钟信号332的上升沿同时出现。在又一示例中,时钟信号330的占空比与外部时钟信号332的不同。在又一不例中,时钟信号330的占空比与外部时钟信号332的相同。在又一示例中,斜坡信号328具有与由其它从LED驱动器生成的斜坡信号相同的幅度,这些其它从LED驱动器基于外部时钟信号332被同步或者被同步到提供该外部时钟信号332的主LED驱动器。在又一不例中,斜坡信号328与由其它从LED驱动器生成的斜坡信号同时倾斜上升,这些其它从LED驱动器基于外部时钟信号332被同步或者被同步到提供该外部时钟信号332的主LED驱动器。在又一示例中,斜坡信号328的大小与由其它从LED驱动器生成的斜坡信号同时降为低值(例如,O),这些其它从LED驱动器基于外部时钟信号332被同步或者被同步到提供该外部时钟信号332的主LED驱动器。图3是示出根据本发明一个实施例的作为LED驱动器300 —部分的选择组件308的某些组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。选择组件308包括缓冲器放大器336、比较器338、三个晶体管340,342和344、电阻器346和电容器348。例如,晶体管340和342是P沟道场效应晶体管(FET)。在另一示例中,晶体管344是N沟道FET。根据一个实施例,如果LED驱动器300被加电,则选择信号320被初始化为逻辑低电平。例如,如果电阻器(例如,如图1(a)所示的电阻器154)被耦接在端子302(例如,MS)与LED驱动器300的芯片地之间,则缓冲器放大器336在反相端子处接收信号318并且在非反相端子处接收参考信号350。在另一示例中,缓冲器放大器336输出信号351以导通晶体管344。在又一示例中,电流352流经晶体管344和340。在又一示例中,电流352由晶体管342以预定比率α镜像反映以生成电流354。在又一示例中,电流354对电容器348充电以使电容器348的端子处的电压356(例如,VC)倾斜上升。在又一示例中,比较器338在非反相端子处接收电压356并且在反相端子处接收阈值电压358。在又一示例中,如果电压356的大小超过阈值电压358,则比较器338将选择信号320从逻辑低电平变为逻辑高电平以指示LED驱动器300被配置作为主LED驱动器。根据另一实施例,如果端子302(例如,MS)浮动,则没有电流或很少电流流经晶体管340和344。例如,没有电流流经晶体管354以对电容器348充电。在另一示例中,如果电压356 (例如,VC)的大小低于阈值电压358,则比较器338以逻辑低电平输出选择信号320,其指示LED驱动器300被配置作为从LED驱动器。从LED驱动器常常需要提供与主LED驱动器相同占空比的斜坡补偿。但是如图3所示,从LED驱动器通常从主LED驱动器或其它外部源接收外部时钟信号332。外部时钟信号332的频率通常不是固定的。斜坡信号328通常需要跟踪外部时钟信号332的频率。图4(a)是示出根据本发明一个实施例的作为LED驱动器300 —部分的从振荡器312的某些组件的简化示图。该示图仅仅是示例,其不应当不当地限制权利要求的范围。本领域技术人员将认识到许多变体、替换和修改。从振荡器312包括自适应电流生成器434、比较器402、D触发器404、电容器406和开关408。例如,开关408 (例如,Sffl)是晶体管。根据一个实施例,如果开关408断开(例如,截止),则由自适应电流生成器434生成的自适应电流410 (例如,I)对电容器406 (例如,Cl)充电以使电容器406的一个端子处的电压信号418(例如,Slope)倾斜上升。例如,比较器402在反相端子处接收信号418并且在非反相端子处接收参考电压412,并且向D触发器404的端子422 (例如,R)输出比较信号414。在另一示例中,如果信号418的大小超过参考电压412,则比较信号414以逻辑低电平被输出。在又一不例中,D触发器404响应于比较信号414被复位。在又一不例中,D触发器404在端子426 (例如,QN)处输出选择信号416 (例如,SEL),并且作为响应,开关408闭合(例如,导通)。在又一不例中,电容器406通过闭合的开关408放电,并且电压信号418的大小下降为低值(例如,O)。在又一示例中,如果电压信号418的大小减小到低于参考电压412的大小,则比较器402以逻辑高电平输出比较信号414。在又一示例中,D触发器404响应于比较信号414被置位。根据另一实施例,D触发器404在端子423 (例如,D)处接收电压信号432 (例如,AVDD)。例如,如果输入信号420 (例如,SYNC)的上升沿到达D触发器404的端子424,则D触发器404在端子428 (例如,Q)处输出时钟信号430 (例如,CLK),该时钟信号430 (例如,CLK)跟踪电压信号432(例如,AVDD)。在另一示例中,时钟信号430为逻辑高电平,并且选择信号416为逻辑低电平。在又一示例中,作为响应,开关408断开(例如,截止),并且自适应电流410再次对电容器406充电。在又一示例中,时钟信号430 (例如,CLK)具有与输入信号420 (例如,SYNC)相同的频率。在又一示例中,时钟信号430 (例如,CLK)的占空比与输入信号420 (例如,SYNC)的占空比相同或不同。在又一不例中,输入信号420(例如,SYNC)表示来自主LED驱动器或其它外部源的外部时钟信号。根据又一实施例,自适应电流410可以基于下式来确定。
权利要求
1.一种用于信号同步的系统,该系统包括: 第一选择组件,被配置为接收第一模式信号并且至少基于与所述第一模式信号相关联的信息生成第一选择信号,所述第一选择信号指示第一操作模式; 第一信号生成器,被配置为如果所述第一选择信号满足一个或多个第一条件,则接收第一输入信号并且至少基于与所述第一输入信号相关联的信息至少生成第一时钟信号,所述第一输入信号包括第一输入上升沿并且与第一输入频率相关联,所述第一时钟信号包括第一时钟上升沿并且与第一时钟频率相关联;以及 第二信号生成器,被配置为如果所述第一选择信号满足一个或多个第二条件,则至少生成第二时钟信号,所述第二时钟信号包括第二时钟上升沿并且与第二时钟频率相关联;第一栅极驱动组件,被配置为: 如果所述第一选择信号满足所述一个或多个第一条件,则至少接收所述第一时钟信号并且至少基于与所述第一时钟信号相关联的信息向第一开关输出第一驱动信号;以及如果所述第一选择信号满足所述一个或多个第二条件,则至少接收所述第二时钟信号并且至少基于与所述第二时钟信号相关联的信息向所述第一开关输出第二驱动信号; 其中: 所述第一输入频率和所述第一时钟频率相同; 所述第一输入上升沿和所述第一时钟上升沿两者都对应于第一时间;并且 所述一个或多个第二条件与所述一个或多个第一条件不同。
2.如权利要求1所述的系统,其中: 如果所述第一选择信号满足所述一个或多个第一条件,则所述第一操作模式为从模式;并且 如果所述第一选择信号满足所述一个或多个第二条件,则所述第一操作模式为主模式。
3.如权利要求2所述的系统,其中: 如果所述第一选择信号为逻辑高电平,则所述第一选择信号满足所述一个或多个第一条件;并且 如果所述第一选择信号为逻辑低电平,则所述第一选择信号满足所述一个或多个第二条件。
4.如权利要求1所述的系统,还包括: 第二选择组件,被配置为接收第二模式信号并且至少基于与所述第二模式信号相关联的信息生成第二选择信号,所述第二选择信号指示第二操作模式; 第三信号生成器,被配置为如果所述第二选择信号满足所述一个或多个第三条件,则接收与所述第二时钟信号相关联的第二输入信号并且至少基于与所述第二时钟信号相关联的信息来至少生成第三时钟信号,所述第三时钟信号包括第三时钟上升沿并且与第三时钟频率相关联;以及 第二栅极驱动组件,被配置为如果所述第二选择信号满足所述一个或多个第三条件,则至少接收所述第三时钟信号并且至少基于与所述第三时钟信号相关联的信息向第二开关输出第二驱动信号; 其中:所述第二时钟频率和所述第三时钟频率相同;并且 所述第二时钟上升沿和所述第三时钟上升沿两者都对应于第二时间。
5.如权利要求4所述的系统,其中: 如果所述第一选择信号满足所述一个或多个第二条件,则所述第一操作模式为主模式;并且 如果所述第二选择信号满足所述一个或多个第三条件,则所述第二操作模式为从模式。
6.如权利要求4所述的系统,其中,所述一个或多个第一条件与所述一个或多个第三条件相同。
7.如权利要求4所述的系统,其中: 所述第二时钟信号与第一占空比相关联; 所述第三时钟信号与第二占空比相关联;并且 所述第一占空比与所述第二占空比相同。
8.如权利要求4所述的系统,其中: 所述第二时钟信号与第一占空比相关联; 所述第三时钟信号与第二占空比相关联;并且 所述第一占空比和所 述第二占空比不同。
9.如权利要求1所述的系统,还包括多路复用组件,该多路复用组件被配置为: 如果所述第一选择信号满足所述一个或多个第一条件,则接收第二输入信号并且至少基于与所述第二输入信号相关联的信息生成所述第一输入信号;以及 如果所述第一选择信号满足所述一个或多个第二条件,则从所述第二信号生成器接收所述第二时钟信号并且至少基于与所述第二时钟信号相关联的信息生成输出信号。
10.如权利要求9所述的系统,还包括: 第二选择组件,被配置为接收第二模式信号并且至少基于与所述第二模式信号相关联的信息生成第二选择信号,所述第二选择信号指示第二操作模式; 第三信号生成器,被配置为如果所述第二选择信号满足一个或多个第三条件,则接收与所述第二时钟信号相关联的所述输出信号并且至少基于与所述第二时钟信号相关联的信息至少生成第三时钟信号,所述第三时钟信号包括第三时钟上升沿并且与第三时钟频率相关联; 其中: 所述第二时钟频率和所述第三时钟频率相同;并且 所述第二时钟上升沿和所述第三时钟上升沿两者都对应于第二时间。
11.如权利要求1所述的系统,其中,所述第一信号生成器包括第一电流生成器,该第一电流生成器被配置为接收所述第一输入信号并且至少基于与所述第一输入信号相关联的信息生成自适应电流,所述自适应电流在大小上与所述第一输入频率成比例。
12.如权利要求11所述的系统,其中,所述第一电流生成器还包括: 分频组件,被配置为接收所述第一输入信号并且至少基于与所述第一输入信号相关联的信息生成经处理信号; 电压生成器,被配置为接收所述经处理信号和第一电流,并且至少基于与所述经处理信号和所述第一电流相关联的信息生成第一电压信号; 误差放大器,被配置为至少接收所述第一电压信号和第二电压信号,并且至少基于与所述第一电压信号和所述第二电压信号之差相关联的信息来生成放大信号;以及 第二电流生成器,被配置为接收所述放大信号并且至少基于与所述放大信号相关联的信息生成第二电流和自适应电流,所述第二电流和所述自适应电流的每个在大小上与所述第一电流成比例。
13.如权利要求12所述的系统,其中,所述第二电流生成器还被配置为至少基于与所述放大信号相关联的信息来影响所述第一电流。
14.如权利要求13所述的系统,其中,所述第二电流生成器包括电流镜电路,该电流镜电路被配置为以预定比率来镜像反映所述第二电流,从而生成所述第一电流。
15.如权利要求12所述的系统,其中,所述经处理信号与经处理频率相关联,所述经处理频率等于所述第一输入频率的一半。
16.如权利要求15所述的系统,其中,所述电压生成器包括峰值检测器,该峰值检测器被配置为检测斜坡信号并且至少基于与所述斜坡信号相关联的信息生成所述第一电压信号,所述斜坡信号至少与所述经处理信号和所述第一电流相关联,所述第一电压信号表示所述斜坡信号的峰值。
17.如权利要求16所述的系统,其中,所述峰值检测器还被配置为在检测时间处来检测所述斜坡信号,所述检测时间超前所述经处理信号的上升沿一延迟时段。
18.如权利要求17所述的系统,其中,所述峰值检测器包括: 检测信号生成器,被配置为接收所述经处理信号并且至少基于与所述经处理信号相关联的信息生成检测信号,所述检测信号包括与所述检测时间相对应的脉冲;以及 检测组件,被配置为接收所述检测信号并且至少响应于所述脉冲来检测所述斜坡信号。
19.如权利要求1所述的系统,其中: 所述第一信号生成器还被配置为如果所述第一选择信号满足一个或多个第一条件,则至少基于与所述第一输入信号相关联的信息生成第一斜坡信号,所述第一斜坡信号在与所述第一时钟上升沿相对应的第二时间处; 所述第二信号生成器还被配置为如果所述第一选择信号满足一个或多个第二条件,则生成第二斜坡信号,所述第二斜坡信号在与所述第二时钟上升沿相对应的第三时间处倾斜上升;并且 所述第一栅极驱动组件还被配置为: 如果所述第一选择信号满足所述一个或多个第一条件,则接收所述第一斜坡信号并且至少基于与所述第一时钟信号和所述第一斜坡信号相关联的信息输出所述第一驱动信号;以及 如果所述第一选择信号满足所述一个或多个第二条件,则接收所述第二斜坡信号并且至少基于与所述第二时钟信号和所述第二斜坡信号相关联的信息输出所述第二驱动信号。
20.如权利要求1所述的系统,其中,如果所述第一模式信号是从浮动端子接收的,则所述第一操作模式 是从模式。
21.如权利要求1所述的系统,其中,如果所述第一模式信号接收自电阻器,则所述第一操作模式为主模式,所述电阻器至少包括第一电阻器端子和第二电阻器端子,所述第一电阻器端子被偏置为预定电压并且所述第二电阻器端子输出所述第一模式信号。
22.一种用于信号同步的方法,该方法包括: 接收模式信号; 处理与所述模式信号相关联的信息; 至少基于与所述模式信号相关联的信息生成选择信号,所述选择信号指示操作模式; 如果所述选择信号满足一个或多个第一条件,则 接收输入信号; 处理与所述输入信号相关联的信息; 至少基于与所述输入信号相关联的信息至少生成第一时钟信号,所述输入信号包括第一输入上升沿并且与第一输入频率相关联,所述第一时钟信号包括第一时钟上升沿并且与第一时钟频率相关联; 至少接收所述第一时钟信号; 处理与所述第一时钟信号相关联的信息; 至少基于与所述第一时钟信号相关联的信息向第一开关输出第一驱动信号;以及 如果所述选择信号满足一个或多个第二条件,则 至少生成第二时钟信号,所述第二时钟信号包括第二时钟上升沿并且与第二时钟频率相关联; 至少接收所述第二时钟信号;` 处理与所述第二时钟信号相关联的信息;以及 至少基于与所述第二时钟信号相关联的信息向所述第一开关输出第二驱动信号; 其中: 所述第一输入频率和所述第一时钟频率相同; 所述第一输入上升沿和所述第一时钟上升沿两者都对应于第一时间;并且 所述一个或多个第二条件与所述一个或多个第一条件不同。
全文摘要
本发明公开了用于驱动发光二极管的信号同步的系统和方法。该系统包括第一选择组件、第一信号生成器、第二信号生成器和第一栅极驱动组件。第一选择组件被配置为接收第一模式信号并且至少基于与第一模式信号相关联的信息生成第一选择信号。第一信号生成器被配置为如果第一选择信号满足一个或多个第一条件,则接收第一输入信号并且至少基于与第一输入信号相关联的信息至少生成第一时钟信号。此外,第一栅极驱动组件被配置为如果第一选择信号满足一个或多个第一条件,则至少接收第一时钟信号并且向第一开关输出第一驱动信号。
文档编号G09G3/34GK103187034SQ201110461570
公开日2013年7月3日 申请日期2011年12月31日 优先权日2011年12月31日
发明者苏永生, 朱力强, 罗强, 方烈义 申请人:昂宝电子(上海)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1