像素电路及其驱动方法、显示面板及其驱动方法与流程

文档序号:15147752发布日期:2018-08-10 20:39阅读:326来源:国知局

本发明涉及显示技术领域,更具体地,涉及一种像素电路及其驱动方法、显示面板及其驱动方法。



背景技术:

有机电致发光二极管(organiclightemittingdiode,oled)显示器是目前研究领域的热点之一,与液晶显示器(liquidcrystaldisplay,lcd)相比,oled具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。其中,像素电路设计是oled显示器核心技术内容,具有重要的研究意义。

amoled采用薄膜晶体管(thinfilmtransistor,tft)构建像素电路为oled发光器件提供相应的电流。然而,在面积较大的玻璃基板上制作大量的薄膜晶体管时,由于技术参数的差异,容易造成不同的薄膜晶体管的阈值电压之间存在差异,另外,在显示面板的工作过程中,长时间的偏压状态会造成薄膜晶体管的阈值电压的漂移,进一步加剧了不同薄膜晶体管的阈值电压之间的差异,从而造成显示面板的显示亮度的均一性较差。在现有技术中,通常采用在像素电路中设置阈值电压补偿电路的方式改善此问题,但是阈值电压的补偿效果并不理想,尤其是在高分辨率的显示面板中,这个问题更加突出,亟待解决。



技术实现要素:

有鉴于此,本发明提供了一种像素电路及其驱动方法、显示面板及其驱动方法。

本发明的实施例提供一种像素电路,该像素电路包括:第一晶体管,用于响应于扫描信号端的使能信号,将数据信号端的信号传输至第一节点;驱动晶体管,用于根据第二节点的使能信号,在第三节点至第四节点的导通路径上产生驱动电流;第二晶体管,用于响应于第一开关控制信号端的使能信号,将参考电位端的信号传输至第二节点,为驱动晶体管提供初始化电压;阈值补偿模块,用于响应于第二开关控制信号端的使能信号,将第一节点的信号经驱动晶体管传输至第二节点;第一电容器,第一电容器的第一极板电连接于第一节点,第一电容器的第二极板电连接于固定电位端;第二电容器,用于维持第二节点的电位;以及发光元件,发光元件的第一电极耦接于第四节点,发光元件的第二电极电连接于第一电源电压端;第五晶体管,用于响应于发光控制信号端的使能信号,使第二电源电压端的信号传输至第三节点。

本发明的实施例还提供一种像素电路驱动方法,该像素电路包括:第一晶体管,用于响应于扫描信号端的使能信号,将数据信号端的信号传输至第一节点;驱动晶体管,用于根据第二节点的使能信号,在第三节点至第四节点的导通路径上产生驱动电流;第二晶体管,用于响应于第一开关控制信号端的使能信号,将参考电位端的信号传输至第二节点,为驱动晶体管提供初始化电压;阈值补偿模块,用于响应于第二开关控制信号端的使能信号,将第一节点的信号经驱动晶体管传输至第二节点;第一电容器,第一电容器的第一极板电连接于第一节点,第一电容器的第二极板电连接于固定电位端;第二电容器,用于维持第二节点的电位;以及发光元件,发光元件的第一电极耦接于第四节点,发光元件的第二电极电连接于第一电源电压端;第五晶体管,用于响应于发光控制信号端的使能信号,使第二电源电压端的信号传输至第三节点;驱动方法应用于像素电路;在驱动方法中,像素电路工作阶段包括数据写入阶段、初始化阶段、阈值补偿阶段和发光阶段;在数据写入阶段,扫描信号端提供使能信号,第一开关控制信号端提供非使能信号,第二开关控制信号端提供非使能信号,所述发光控制信号端提供使能信号,使得数据信号端提供的数据信号存储至第一电容器;在初始化阶段,扫描信号端提供非使能信号,第一开关控制信号端提供使能信号,第二开关控制信号端提供非使能信号,所述发光控制信号端提供非使能信号,使得驱动晶体管初始化;在阈值补偿阶段,扫描信号端提供非使能信号,第一开关控制信号端提供非使能信号,第二开关控制信号端提供使能信号,所述发光控制信号端提供非使能信号,使得第一节点的信号传输至第二节点;在发光阶段,所述扫描信号端提供非使能信号,所述第一开关控制信号端提供非使能信号,所述第二开关控制信号端提供非使能信号,所述发光控制信号端提供使能信号,发光元件发光。

本发明的实施例还提供一种显示面板,该显示面板包括:多个上述任一的像素电路,像素电路呈阵列排布;扫描驱动电路,通过扫描信号线与像素电路的扫描信号端电连接,扫描信号线与像素电路所在行对应设置;第一信号端,多个像素电路的第一开关控制信号端通过第一开关信号线均与第一信号端电连接;第二信号端,多个像素电路的第二开关控制信号端通过第二开关信号线均与第二信号端电连接;第三信号端,所述多个像素电路的发光信号控制端通过发光信号控制线均与所述第三信号端电连接。

本发明的实施例还提供一种显示面板驱动方法,应用于上述任一的显示面板;在驱动方法中,像素电路的工作阶段包括数据写入阶段、初始化阶段、阈值补偿阶段和发光阶段;显示面板的一帧显示阶段包括逐行数据写入阶段、统一初始化阶段、阈值统一补偿阶段和帧发光阶段;在逐行数据写入阶段,扫描驱动电路逐行输出扫描信号,各像素电路行的像素电路的数据写入阶段逐行进行;在统一初始化阶段,各像素电路的初始化阶段同时进行;在阈值统一补偿阶段,各像素电路的阈值补偿阶段同时进行;在帧发光阶段,各像素电路的发光阶段同时进行。

本发明实施例提供的像素电路及其驱动方法、显示面板及其驱动方法,通过像素电路的结构变化,可以先进行数据写入阶段,而后进行初始化阶段、补偿阶段和发光阶段。当显示面板包括多个像素电路时,多个像素电路可以首先分别进行数据写入阶段,而后统一进行初始化阶段、补偿阶段和发光阶段,大大减小了在一帧显示时间中,初始化阶段、补偿阶段和发光阶段出现的次数,在不增加或者进一步减小帧显示时间的情况下,可以通过增加像素电路补偿阶段的时间,提升补偿效果,从而提升显示品质,有利于应用在具有高分辨率的显示面板中。

当然,实施本发明的任一产品必不特定需要同时达到以上所述的所有技术效果。

通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。

附图说明

被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。

图1为现有技术提供的7t1c的补偿电路示意图;

图2为应用于图1中的补偿电路的信号时序图;

图3为图1提供的补偿电路中驱动晶体管的源漏极电压差随时间的电位变化曲线图;

图4为本发明的实施例提供的一种像素电路的结构示意图;

图5为本发明的另一实施例提供的一种像素电路的结构示意图;

图6为图5提供的像素电路的信号时序图;

图7为本发明的另一实施例提供的一种像素电路的结构示意图;

图8为本发明的实施例提供的一种显示面板的结构示意图;

图9为一种或非门电路的结构示意图;

图10为对图8中的显示面板中的多行像素电路的信号时序图;

图11为本发明的另一实施例提供的一种显示面板的结构示意图;

图12为应用于图11提供的显示面板的信号时序图。

具体实施方式

现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。

以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。

对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。

在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。

应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。

图1为现有技术提供的7t1c的补偿电路示意图,图2为应用于图1中的补偿电路的信号时序图,图3为图1提供的补偿电路中驱动晶体管的源漏极电压差随时间的电位变化曲线图。图1提供的7t1c的补偿电路包括第一晶体管m01至第七晶体管m07、存储电容cst和发光元件o。图1提供的电路包括三个工作阶段,分别为初始化阶段t1、补偿阶段t2和发光阶段t3。

其中,在初始化阶段t1,第五晶体管m05和第七晶体管m07在第一扫描信号s01的控制下打开,参考电压vref传输至第一节点n01、对第三晶体管m03的栅极电位进行初始化;参考电压vref传输至第四节点n04、对发光元件进行初始化。此时,第一节点n01的电位vn1=vref。

在补偿阶段t2,第二晶体管m02和第四晶体管m04在第二扫描信号s02的控制下打开,第一节点n01的电位在存储电容cst的作用下保持为vref、控制第三晶体管m03打开;数据信号vdata依次通过第二晶体管m02、第三晶体管m03和第四晶体管m04传输至第一节点n01,而后将第一节点n01的电位vn1充电至vdata-|vth|时、第三晶体管m03截止,其中,vth是第三晶体管m03的阈值电压。此时,第三晶体管m03的栅极和源极电压差vgs=|vg-vs|,其中,vs是第三晶体管m03的源极电位,vs=vdata;vg是第三晶体管m03的栅极电位,vg=vn1=vdata-|vth|。因此,第三晶体管m03的栅源电压差vgs=|vg-vs|=|vdata-|vth|-vdata|=|vth|。

在发光阶段t3,第一晶体管m01、第六晶体管m06在发光信号emit的控制下打开,第三晶体管m03生成的驱动电流传输至发光元件o,发光元件o响应驱动电流发光。

现有技术提供的7t1c的补偿电路中,在补偿阶段t2,数据信号vdata对第一节点n01充电,直至第三晶体管m03的栅源电压差vgs=|vth|,数据信号vdata对第一节点n01充电的过程需要一段时间。具体的,请参考图3,图3中,横坐标表示充电的时间,纵坐标表示第三晶体管m03栅源电压差vgs。从图3可以看出,随着充电时间的增加,第三晶体管m03栅源电压差vgs的值逐渐升高、最终达到vth。如果充电时间过短,第三晶体管m03栅源电压差vgs无法达到vth,此时,无法消除驱动晶体管的阈值电压对驱动电流大小的影响。

在显示屏的尺寸相同的情况下,随着显示屏的分辨率变大,ppi(pixelperinch)也变大,在相同的帧显示时间下,每行像素的刷新时间变短,因而每行补偿电路的工作时间变短,补偿阶段t2的时间相应变短,第三晶体管m03栅源电压差vgs无法达到vth,因而会导致补偿效果变差,残影现象、肉眼可见的显示缺陷现象等光学不良现象变严重,影响了显示品质。

为了解决上述问题,本发明的实施例提供一种像素电路。

图4为本发明的实施例提供的像素电路的示意图。如图4所示,该像素电路包括:第一晶体管m1、驱动晶体管m0、第二晶体管m2、阈值补偿模块10、第一电容器c1、第二电容器c2、发光元件d以及第五晶体管m5。

具体地,第一晶体管m1用于响应于扫描信号端scan的使能信号,将数据信号端data的信号传输至第一节点n1;驱动晶体管m0用于根据第二节点n2的使能信号,在第三节点n3至第四节点n4的导通路径上产生驱动电流;第二晶体管m2用于响应于第一开关控制信号端s1的使能信号,将参考电位端vref的信号传输至第二节点n2,为驱动晶体管m0提供初始化电压;阈值补偿模块10用于响应于第二开关控制信号端s2的使能信号,将第一节点n1的信号经驱动晶体管m0传输至第二节点n2;第一电容器c1的第一极板电连接于第一节点n1,第一电容器c1的第二极板电连接于固定电位端,例如可以是第二电源电压端pvdd;该第二电容器c2用于维持第二节点n2的电位;发光元件d的第一电极耦接于第四节点n4,发光元件d的第二电极电连接于第一电源电压端pvee。其中,阈值补偿模块10可以由一个或多个晶体管构成。发光元件d为有机发光二极管,第五晶体管m5用于响应于发光控制信号端emit的使能信号,使第二电源电压端pvdd的信号传输至第三节点n3。

本发明实施例提供的像素电路中,设置了第一电容器c1,第一电容器c1的第一极板电连接于第一节点n1,第一电容器c1的第二极板电连接于固定电位端,因此,数据信号端data的信号传输至第一节点n1后,在第一电容器c1的作用下,可以在一段时间内保持第一节点n1的电位稳定在数据信号端data输入的信号对应的电位。因此,本实施例提供的像素电路在工作时,可以先进行数据写入阶段,而后进行初始化阶段、补偿阶段和发光阶段。当显示面板包括多个像素电路时,多个像素电路可以首先分别进行数据写入阶段,而后统一进行初始化阶段、补偿阶段和发光阶段,大大减小了在一帧显示时间中,初始化阶段、补偿阶段和发光阶段出现的次数,从而在不增加或者进一步减少帧显示时间的情况下,可以通过增加像素电路补偿阶段的时间,提升补偿效果,从而提升显示品质。

在一些可选的实现方式中,在本发明的实施例提供的像素电路中,第一晶体管m1的栅极电连接于扫描信号端scan,第一晶体管m1的第一电极电连接于数据信号端data,第一晶体管m1的第二电极电连接于第一节点n1;驱动晶体管m0的栅极电连接于第二节点n2,驱动晶体管m0的第一电极电连接于第三节点n3,驱动晶体管m0的第二电极电连接于第四节点n4;第二晶体管m2的栅极电连接于第一开关控制信号端s1,第二晶体管m2的第一电极电连接于第二节点n2,第二晶体管m2的第二电极电连接于参考电位端vref;第五晶体管m5的栅极电连接于发光控制信号端emit,第五晶体管m5的第一电极电连接于第二电源电压端pvdd,第五晶体管m5的第二电极电连接于第三节点n3。

第一开关控制信号端s1用于控制第二晶体管m2的打开与关闭。第二开关控制信号端s2用于控制阈值补偿模块10的阈值补偿过程。扫描信号端scan用于控制第一晶体管m1的打开与关闭,实现逐行扫描。数据信号端data的电信号与发光元件的发光亮度相关。参考电位端vref和第二电源电压端pvdd的电位为恒定电位。第一晶体管m1、第二晶体管m2为开关晶体管。第一晶体管m1、第二晶体管m2、驱动晶体管m0和第五晶体管m5可以均为低温多晶硅薄膜晶体管或金属氧化物半导体薄膜晶体管。第一开关控制信号端s1的信号、第二开关控制信号端s2的信号和发光控制信号端emit的信号可以由外部时序控制器提供。

图5为本发明的另一实施例提供的一种像素电路的结构示意图。如图5所示,阈值补偿模块包括第三晶体管m3和第四晶体管m4;第三晶体管m3的栅极电连接于第二开关控制信号端s2,第三晶体管m3的第一电极电连接于第一节点n1,第三晶体管m3的第二电极电连接于第四节点n4;第四晶体管m4的栅极电连接于第二开关控制信号端s2,第四晶体管m4的第一电极电连接于第三节点n3,第四晶体管m4的第二电极电连接于第二节点n2;第二电容器c2的第一电极电连接于发光元件d的第一电极,第二电容器c2的第二电极电连接于第二节点。在本实施例中,驱动晶体管m0可以为n型晶体管。

请继续参考图5,在本发明的另一实施例提供的像素电路中,还包括第六晶体管m6,

第六晶体管m6的栅极电连接于发光控制信号端emit,第六晶体管m6的第一电极电连接于第四节点n4,第六晶体管m6的第二电极电连接于发光元件d的第一电极;第六晶体管m6的栅极在发光控制信号端emit的电信号的控制下打开或者关闭,用于控制驱动晶体管m0的驱动电流传输至发光元件d,使发光元件d发光。

可选的,在本发明的实施例提供的像素电路中,第一电容器c1的第二极板连接于固定的电位,例如第一电容器c1的第二极板电连接于第二电源电压端pvdd。或者,可选的,第一电容器c1的第二极板连接于第一电源电压端pvee。

可选地,请参考图4或者图5,在本发明的实施例提供的像素电路中,第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第六晶体管m6和驱动晶体管m0可以均为n型薄膜晶体管,第一晶体管m1的第一电极、第二晶体管m2的第一电极、第三晶体管m3的第一电极、第四晶体管m4的第一电极、第五晶体管m5的第一电极、第六晶体管m6的第一电极以及驱动晶体管m0的第一电极可以均为源极,第一晶体管m1的第二电极、第二晶体管m2的第二电极、第三晶体管m3的第二电极、第四晶体管m4的第二电极、第五晶体管m5的第二电极、第六晶体管m6的第二电极以及驱动晶体管m0的第二电极可以均为漏极。

需要说明的是,图4和图5所示的像素电路,仅以像素电路中的晶体管为n型晶体管为例进行说明。可选的,本发明实施例提供的像素电路中的晶体管可以为p型晶体管,具体的,请参考图7。

图7为本发明的另一实施例提供的一种像素电路的结构示意图。在本发明的另一实施例中,驱动晶体管为p型晶体管。可选的,像素电路中其余的晶体管也均为p型晶体管,当驱动晶体管m0为p型晶体管时,第三晶体管m3的栅极电连接于第二开关控制信号端s2,第三晶体管m3的第一电极电连接于第一节点n1,第三晶体管m3的第二电极电连接于第三节点n3;第四晶体管m4的栅极电连接于第二开关控制信号端s2,第四晶体管m4的第一电极电连接于第四节点n4,第四晶体管m4的第二电极电连接于第二节点n2;第二电容器c2的第一极板电连接于第二电源电压端pvdd,第二电容器c2的第二极板电连接于第二节点n2。

图7所示的像素电路中,第一开关控制信号端s1用于控制第二晶体管m2的打开与关闭。第二开关控制信号端s2用于控制第三晶体管m3和第四晶体管m4的打开与关闭。扫描信号端scan用于控制第一晶体管m1的打开与关闭,实现逐行扫描。数据信号端data的电信号与发光元件的发光亮度相关。参考电位端vref和固定电位端的电位为恒定电位。第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5和第六晶体管m6为开关晶体管。第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第六晶体管m6和驱动晶体管m0可以均为低温多晶硅薄膜晶体管或金属氧化物半导体薄膜晶体管。第一开关控制信号端s1的信号和第二开关控制信号端s2的信号可以由外部时序控制器提供。

在本发明的另一个实施例中,第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第六晶体管m6和驱动晶体管m0可以均为p型薄膜晶体管,第一晶体管m1的第一电极、第二晶体管m2的第一电极、第三晶体管m3的第一电极、第四晶体管m4的第一电极、第五晶体管m5的第一电极、第六晶体管m6的第一电极以及驱动晶体管m0的第一电极可以均为漏极,第一晶体管m1的第二电极、第二晶体管m2的第二电极、第三晶体管m3的第二电极、第四晶体管m4的第二电极、第五晶体管m5的第二电极、第六晶体管m6的第二电极以及驱动晶体管m0的第二电极可以均为源极。

可选地,第二电源电压pvdd高于第一电源电压pvee。

本发明的实施例还提供一种像素电路驱动方法,该像素电路驱动方法可应用于上述实施例提供的像素电路。在该驱动方法中,像素电路工作阶段包括数据写入阶段、初始化阶段、阈值补偿阶段和发光阶段。在数据写入阶段,扫描信号端scan提供使能信号,第一开关控制信号端s1提供非使能信号,第二开关控制信号端s2提供非使能信号,发光控制信号端emit提供使能信号,使得数据信号端data提供的数据信号存储至第一电容器c1;在初始化阶段,扫描信号端scan提供非使能信号,第一开关控制信号端s1提供使能信号,第二开关控制信号端s2提供非使能信号,发光控制信号端emit提供非使能信号,使得驱动晶体管m0初始化;在阈值补偿阶段,扫描信号端scan提供非使能信号,第一开关控制信号端s1提供非使能信号,第二开关控制信号端s2提供使能信号,发光控制信号端emit提供非使能信号,使得第一节点n1的信号传输至第二节点n2;在发光阶段,扫描信号端scan提供非使能信号,第一开关控制信号端s1提供非使能信号,第二开关控制信号端s2提供非使能信号,发光控制信号端emit提供使能信号,发光元件d发光。

具体而言,请结合参考图5和图6,本发明在此仅以图5提供的像素电路为例、对本实施例提供的驱动方法进行说明。图5中,仅以晶体管均为n型薄膜晶体管为例进行示意,对应地,本实施例中,使能信号为高电平信号、非使能信号为低电平信号。

在数据写入阶段t01,扫描信号端scan提供高电平信号,第一开关控制信号端s1提供低电平信号,第二开关控制信号端s2提供低电平信号,发光控制信号端emit提供高电平信号,在第一电容器c1的作用下,数据信号端data提供的数据信号存储至第一电容器c1。具体地,扫描信号端scan提供高电平信号,第一晶体管m1打开;第一开关控制信号端s1提供低电平信号,第二晶体管m2关闭;第二开关控制信号端s2提供低电平信号,第三晶体管m3和第四晶体管m4关闭;发光控制信号端emit提供高电平信号,第五晶体管m5打开,第二电源电压端pvdd的信号经第五晶体管m5传输至第三节点,第六晶体管m6打开,驱动晶体管m0产生的驱动电流可以经第六晶体管m6传输至发光元件;数据信号端data提供的数据信号经第一晶体管m1传输至第一节点n1,此时,第一节点n1的电位为vdata,其中vdata为数据信号端data提供的数据信号的电位。在第一电容器c1的作用下,数据信号端data提供的数据信号存储至第一电容器c1。

在初始化阶段t02,扫描信号端scan提供低电平信号,一开关控制信号端s1提供高电平信号,第二开关控制信号端s2提供低电平信号,发光控制信号端emit提供低电平信号,对驱动晶体管m0的栅极进行初始化。具体地,扫描信号端scan提供低电平信号,第一晶体管m1关闭;第一开关控制信号端s1提供高电平信号,第二晶体管m2打开;第二开关控制信号端s2提供低电平信号,第三晶体管m3和第四晶体管m4关闭;发光控制信号端emit提供低电平信号,第五晶体管m5和第六晶体管m6均关闭;参考电位端vref的信号经第二晶体管m2传输至第二节点n2,对驱动晶体管m0的栅极进行初始化。

在阈值补偿阶段t03,扫描信号端scan提供低电平信号,第一开关控制信号端s1提供低电平信号,第二开关控制信号端s2提供高电平信号,发光控制信号端emit提供低电平信号。具体地,扫描信号端scan提供低电平信号,第一晶体管m1关闭;第一开关控制信号端s1提供低电平信号,第二晶体管m2关闭;第二开关控制信号端s2提供高电平信号,第三晶体管m3和第四晶体管m4打开;发光控制信号端emit提供低电平信号,第五晶体管m5和第六晶体管m6均关闭;使得第一节点n1的电信号vdata经过第三晶体管m3、驱动晶体管m0和第四晶体管m4传输至第二节点n2,即为数据信号端data提供的数据信号传输至第二节点n2,第二节点n2的电位最终停留在vdata+vth,其中,vth是驱动晶体管m0的阈值电压。

在发光阶段t04,扫描信号端scan提供低电平信号,第一开关控制信号端s1提供低电平信号,第二开关控制信号端s2提供低电平信号,发光控制信号端emit提供高电平信号,发光元件d响应驱动电流发光。具体地,扫描信号端scan提供低电平信号,第一晶体管m1关闭;第一开关控制信号端s1提供低电平信号,第二晶体管m2关闭;第二开关控制信号端s2提供低电平信号,第三晶体管m3和第四晶体管m4关闭;发光控制信号端emit提供高电平信号,第五晶体管m5和第六晶体管m6均打开,驱动晶体管m0生成的驱动电流传输至发光元件d,发光元件d响应驱动电流发光。

在发光阶段t04,驱动晶体管m0的电流的计算公式请参考(式1):

i=k*(vgs-vth)2(式1)

其中,k是常数;vgs即为驱动晶体管m0的栅源电压差,vgs=vg-vs;vs是驱动晶体管m0的源极电位,在发光阶段t04,vs=vpvee,其中,vpvee第一电源电压端pvee提供的电信号;vg是驱动晶体管m0的栅极电位,即为第二节点n2的电位,vg=vdata+vth。因而,vgs的计算公式请参考(式2):

vgs=vg-vs=vdata+vth-vpvee(式2)

vth是驱动晶体管m0的阈值电压,由于本实施例中,以驱动晶体管m0的为n型晶体管为例进行说明,驱动晶体管m0的阈值电压是正值,因此,驱动晶体管m0的电流的计算公式为(式3):

i=k*(vgs-vth)2(式3)

将(式2)代入(式3)中,可以得到(式4):

i=k*(vgs-vth)2=k*(vdata+vth-vpvee-vth)2=k*(vdata-vpvee)2(式4)

根据(式4)可知,驱动晶体管m0的电流和驱动晶体管m0的阈值电压vth无关,因此在阈值补偿阶段,阈值补偿模块可以补偿驱动晶体管m0的阈值电压vth。

本实施例提供的像素电路的驱动方法驱动像素电路工作时,可以先进行数据写入阶段,而后进行初始化阶段、补偿阶段和发光阶段。当显示面板包括多个像素电路时,可以首先分别驱动多个像素电路进行数据写入阶段,而后统一进行初始化阶段、补偿阶段和发光阶段,大大减小了在一帧显示时间中,初始化阶段、补偿阶段和发光阶段出现的次数,从而在不增加或者进一步减少帧显示时间的情况下,可以增加像素电路补偿阶段的时间,提升补偿效果,从而提升显示品质。

可选的,请结合参考图5和图8,本发明的实施例还提供一种显示面板,该显示面板包括:多个像素电路pc、扫描驱动电路as、第一信号端ps1、第二信号端ps2以及第三信号端ps3。该像素电路为上述任一实施例提供的像素电路,且该像素电路呈阵列排布;该扫描驱动电路通过扫描信号线50与像素电路的扫描信号端scan电连接,扫描信号线50与像素电路pc所在行对应设置;多个像素电路pc的第一开关控制信号端s1通过第一开关信号线ls1均与第一信号端ps1电连接;多个像素电路pc的第二开关控制信号端s2通过第二开关信号线ls2均与第二信号端ps2电连接;多个像素电路pc的发光信号控制端emit通过发光信号控制线ls3均与所述第三信号端ps3电连接。具体的,例如,显示面板可以包括n行像素电路pc和n行扫描信号线50,一行像素电路pc和一行扫描信号线50对应设置。需要说明的是,附图中仅示意了各部件之间的连接关系,对于引线位置的具体设置方式可以根据实施情况进行设定,对此本申请不作限定。

在现有技术提供的一种显示面板中,显示面板中包括n行像素时,在一帧的时间内,依次逐行刷新像素、以显示图像。其中,补偿电路的工作阶段包括初始化阶段t1、补偿阶段t2和发光阶段t3,在刷新每一行中的像素时,初始化阶段t1、补偿阶段t2和发光阶段t3依次进行。其中,初始化阶段t1的时间为t1、补偿阶段t2的时间为t2、发光阶段t3的时间为t3,则现有技术中,显示面板的一帧工作时间t’=n*(t1+t2+t3)。而在本发明提供的显示面板中,显示面板中包括n行像素时,在一帧的时间内,首先逐行对像素电路pc进行数据写入阶段t01,而后使n行像素电路pc同时进行初始化阶段t02、阈值补偿阶段t03和发光阶段t04。数据写入阶段t01的时间为t01,初始化阶段t02的时间为t02、阈值补偿阶段t03的时间为t03,发光阶段t04的时间为t04。因而本实施例提供的显示面板的一帧工作时间t”=n*t01+t02+t03+t04。

对比现有技术提供的显示面板的一帧工作时间t’=n*(t1+t2+t3)和本实施例提供的显示面板的一帧工作时间t”=n*t01+t02+t03+t04可知,现有技术提供的显示面板中,补偿电路的每个工作阶段的时间均需要乘以像素电路的行数n,由于显示面板中的像素电路的行数一般较大,因此t’的值较大。而本实施例提供的像素电路中,只有数据写入阶段t01的时间t01需要乘以像素电路的行数n,其余的初始化阶段t02、阈值补偿阶段t03和发光阶段t04只需进行一次即可。因而,相对于现有技术,本实施例提供的显示面板的一帧工作时间可以大大减少。并且,当显示面板的ppi越大、即为n越大时,可以节省的时间越多,因此,本实施例提供的显示面板,在高ppi的情况下,n行像素电路可以节省较多的工作时间,节省出的工作时间可以用于进行阈值补偿阶段,从而可以增加补偿的时间,可以提升了像素电路的补偿效果,提升显示品质。

可选的,请继续参考图8,在本发明的实施例提供的显示面板中,第一信号端ps1、第二信号端ps2、第三信号端ps3分别为集成电路的输出信号端;或者第一信号端ps1、第二信号端ps2、第三信号端ps3分别通过柔性电路板与主电路板连接。具体的,可选的,显示面板上可以绑定集成电路(integratedcircuit,简称ic),集成电路可以处理显示面板中的至少部分电信号,集成电路包括多个输出信号端,输出信号端向显示面板中与其电连接的结构传输电信号,其中,第一信号端、第二信号端、第三信号端可以为集成电路的输出信号端。或者,可选的,显示面板上可以绑定柔性电路板(flexibleprintedcircuit,简称fpc),显示面板所在的终端装置中还包括主电路板,主电路板用于处理显示面板中的电信号。柔性电路板将显示面板和主电路板电连接,用于将主电路板中的电信号传输至显示面板中。其中,第一信号端、第二信号端、第三信号端可以分别通过柔性电路板与主电路板连接。

现有技术中,根据补偿电路的工作方式,在一帧的时间中,显示面板中的n行像素中的补偿电路逐行工作,其中,对于不同行的补偿电路而言,发光信号emit的提供脉冲信号的时间是不同的,因而,现有技术中,使用移位寄存器提供发光信号emit。

而本实施例中,根据像素电路的工作方式,首先逐行对像素电路pc进行数据写入阶段t01,而后使n行像素电路pc同时进行初始化阶段t02、阈值补偿阶段t03和发光阶段t04。请结合参考图10,在一帧显示时间内,第一开关控制信号端s1的电信号、第二开关控制信号端s2的电信号和发光控制信号端emit的电信号均只需提供一次脉冲信号,因而可以使用集成电路或者柔性电路板的输出端为第一信号端、第二信号端和第三信号端,分别用于输出第一开关控制信号端s1、第二开关控制信号端s2和发光控制信号端emit对应的电信号,而无需使用移位寄存器可以简化为像素电路提供电信号的电路的结构,从而简化显示面板的设计,有利于显示面板的窄边框化。

可选的,在本实施例提供的显示面板中,扫描驱动电路包括n+2级移位寄存器,第一级移位寄存器至第n级移位寄存器的输出端分别与扫描信号线电连接;第n+1级移位寄存器的输出端为第一信号端;第n+2级移位寄存器的输出端为第二信号端;第一信号端与第二信号端经或非门电路与第三信号端电连接,第三信号端为或非门电路的输出端;其中,n为像素电路行的数量。具体的,请结合参考图9,图9为应用于显示面板的一种或非门电路的示意图。或非门电路是数字逻辑电路中的基本元件,实现逻辑或非功能。或非门电路包括2个输入端a和b,1个输出端y。只有当两个输入a和b为低电平(逻辑0)时输出y为高电平(逻辑1)。也可以理解为任意输入为高电平(逻辑1),输出y为低电平(逻辑0)。如图6所示,或非门电路中的p型的tft连接于vgh上,n型的tft连接于vgl上,具体地,或非门电路(norgate)的结构为由两个n型tft并联连接于vgl上,2个p型的tft串联连接于vgh上,p型的tft和n型tft的另一端相连接作为输出端。本实施例中,使用第n+1级移位寄存器的输出端、第n+2级移位寄存器的输出端和或非门电路,为第三信号端提供电信号,比如第n+1级移位寄存器的输出端与输入端a连接,第n+2级移位寄存器的输出端与输入端b连接,输出端y为第三信号端,相对于现有技术,无需单独设置移位寄存器为第三信号端提供电信号,可以简化移位寄存器的电路,从而简化显示面板的设计,有利于显示面板的窄边框化。

可选的,第n+1级移位寄存器的输出端输出的信号的脉冲宽度、第n+2级移位寄存器的输出端输出的信号的脉冲宽度均大于第1级移位寄存器至第n级移位寄存器的输出端输出的信号的脉冲宽度。具体的,请结合参考图6,第n+1级移位寄存器的输出端为第一信号端s1提供电信号,第n+2级移位寄存器的输出端为第二信号端s2提供电信号,第1级移位寄存器至第n级移位寄存器的输出端为扫描信号端scan提供电信号,第n+1级移位寄存器的输出端输出的信号的脉冲宽度、第n+2级移位寄存器的输出端输出的信号的脉冲宽度均大于第1级移位寄存器至第n级移位寄存器的输出端输出的信号的脉冲宽度,可以使初始化阶段t02和在阈值补偿阶段t03的时间较长,从而可以保证初始化阶段t02和在阈值补偿阶段t03的时间充足、提升初始化效果和阈值补偿效果,从而提升显示品质。

本发明的实施例还提供一种显示面板驱动方法,应用于上述任一显示面板;在该驱动方法中,像素电路的工作阶段包括数据写入阶段、初始化阶段、阈值补偿阶段和发光阶段;显示面板的一帧显示阶段包括逐行数据写入阶段、统一初始化阶段、阈值统一补偿阶段和帧发光阶段;在逐行数据写入阶段,扫描驱动电路逐行输出扫描信号,各像素电路行的像素电路的数据写入阶段逐行进行;在统一初始化阶段,各像素电路的初始化阶段同时进行;在阈值统一补偿阶段,各像素电路的阈值补偿阶段同时进行;在帧发光阶段,各像素电路的发光阶段同时进行。具体的,例如,请结合参考图5和图8,显示面板可以包括n行像素电路pc和n行扫描信号线50,一行像素电路pc和一行扫描信号线50对应设置。

图10为对图8中的显示面板中的多行像素电路的信号时序图。请结合参考图10、图5和图8,其中,scan1为第一行像素电路pc的扫描信号端scan接收的信号,scan2为第二行像素电路pc的扫描信号端scan接收的信号,依次类推,scann为第n行像素电路pc的扫描信号端scan接收的信号。本实施例中,显示面板的工作阶段包括数据写入阶段、初始化阶段、阈值补偿阶段和发光阶段。

具体的,在逐行数据写入阶段t01’,第一行像素电路pc至第n行像素电路pc的扫描信号端scan依次接收高电平信号,即每行像素电路的数据写入阶段t01依次进行,完成对n行像素电路pc的数据写入,逐行数据写入阶段t01’的时间可以为n行像素电路的数据写入阶段t01的时间和。

在统一初始化阶段t02’,对n行像素电路pc同时进行初始化。即,n行像素电路同时进行初始化阶段t02。比如,可以通过同一信号端向显示面板中的各像素电路的第一开关控制信号端同时输入信号。

在阈值统一补偿阶段t03’,对n行像素电路pc同时进行补偿。即,n行像素电路同时进行阈值补偿阶段t03。

在帧发光阶段t04’,n行像素电路pc同时发光。即,n行像素电路的同时进行发光阶段t04。.

本实施例提供的显示面板驱动方法中,在高ppi的情况下,n行像素电路可以节省较多的工作时间,从而在帧显示时间不变或者进一步减小的情况下,可以将节省出的时间用于补偿阶段、增加了补偿的时间,可以提升了像素电路的补偿效果,提升显示品质。

可选的,在本发明的实施例提供的显示面板中,多个像素电路被划分为至少两个像素电路组,每个像素电路组包括相邻的多个像素电路行,像素电路组沿像素电路列所在的方向排列;显示面板包括至少两个信号端组,每个信号端组包括一个第一信号端、一个第二信号端和一个第三信号端,一个信号端组与一个像素电路组对应设置。

具体的,请结合参考图5、图6、图11和图12。图11为本发明的另一实施例提供的一种显示面板的结构示意图。在本发明的实施例提供的显示面板中,显示面板中,多个像素电路被划分为至少两个像素电路组aa0,例如,可以被划分为m个像素电路组aa0,分别为像素电路组aa01、像素电路组aa02、……至像素电路组aa0m。每个像素电路组aa0包括相邻的多个像素电路行,像素电路组aa0沿像素电路列所在的方向排列。其中,沿第一方向x位于同一行的多个像素电路pc为一个像素电路行,沿第二方向y位于同一列的多个像素电路pc为一个像素电路列。

可选的,位于同一行的像素电路pc仅位于一个像素电路组aa0,每个像素电路组aa0中包括至少两行像素电路pc。可选的,每个像素电路组aa0中的像素电路pc的行数是相同的,例如,每个像素电路组aa0中包括s行像素电路pc。其中m可以为大于等于2且小于等于10的整数,例如,m为2、3、4、5、6、7、8、9或者10。s为大于等于2的整数。

显示面板还包括至少两个信号端组,分别为信号端组zu1和信号端组zu2,每个信号端组包括一个第一信号端ps1、一个第二信号端ps2和一个第三信号端ps3,一个信号端组zu1为一个像素电路组aa0提供电信号。

本实施例中,显示面板在工作时,m个像素电路组aa0可以依次工作,每个像素电路组aa0的工作阶段taa0均包括逐行数据写入阶段t10、统一初始化阶段t20、阈值统一补偿阶段t30和帧发光阶段t40。其中,在逐行数据写入阶段t10,每个像素电路组aa0中的每行像素电路pc依次进行数据写入阶段t01;在统一初始化阶段t20,每个像素电路组aa0中的s行像素电路同时进行初始化阶段t02;在阈值统一补偿阶段t30,每个像素电路组aa0中的s行像素电路同时进行阈值补偿阶段t03;在帧发光阶段t40,每个像素电路组aa0中的s行像素电路同时进行发光阶段t04。

本实施例中,依次驱动m个像素电路组aa0执行逐行数据写入阶段t10、统一初始化阶段t20、阈值统一补偿阶段t30和帧发光阶段t40。每个像素电路组aa0内的像素电路的行数较少,因此逐行数据写入阶段t10的时间较少,对于像素电路组aa0中第一行进行数据写入的像素电路而言,只需等待较少的时间便可以进入后续的工作阶段,比如,统一初始化阶段t20。可以防止数据信号端data提供的数据信号传输至第一节点n1后由于可能存在的第一电容的漏电流问题而导致的随着时间的增加而逐渐衰减的问题,从而可以提升像素电路中电信号的精确度,从而提升像素电路的工作性能,提升显示品质。

可选的,在本发明的实施例提供的显示面板驱动方法中,一帧显示阶段包括至少两个子帧显示阶段,每个子帧显示阶段均包括逐行数据写入阶段、统一初始化阶段、阈值统一补偿阶段和帧发光阶段,至少两个子帧显示阶段依次进行。具体的,在一帧显示阶段内,显示面板可以显示一幅图像,本实施例中,一帧显示阶段包括至少两个子帧显示阶段,每个子帧显示阶段只对应该图像的一部分的显示,至少两个子帧显示阶段所分别显示的图像可以拼接为一帧显示阶段对应的一幅图像。

请结合参考图5、图6、图11和图12,图12为应用于图11提供的显示面板的信号时序图。换言之,本实施例中,将显示面板划分为至少两个像素电路组,至少两个像素电路组依次进入显示阶段,每个像素电路组的显示阶段即为每个子帧。每个子帧显示阶段内,包括逐行数据写入阶段t10、统一初始化阶段t20、阈值统一补偿阶段t30和帧发光阶段t40。

附图12中每个像素电路组aa0对应的各扫描信号端与该像素电路组aa0中的各行像素电路pc一一对应,比如,像素电路组aa01中,scan01为第一行像素电路pc的扫描信号端scan,scan02为第二行像素电路pc的扫描信号端scan,依次类推,scan0s为第s行像素电路pc的扫描信号端scan。

本实施例提供的驱动方法中,每个子帧显示阶段内所刷新的像素电路的行数较少,因此逐行数据写入阶段t10的时间较少,对于像素电路组aa0中第一行进行数据写入的像素电路而言,只需等待较小的t10时间可以进入后续的工作阶段。可以防止数据信号端data提供的数据信号传输至第一节点n1后由于可能存在的第一电容的漏电流问题而导致的随着时间的增加而逐渐衰减的问题,从而可以提升像素电路中电信号的精确度,从而提升像素电路的工作性能,提升显示品质。

需要说明的是,本发明各实施例提供的显示面板,可以应用于手机、电脑、电视等显示装置中。本实施例对此不作具体限制。

虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1