驱动基板和显示面板的制作方法

文档序号:15642734发布日期:2018-10-12 22:14阅读:202来源:国知局

本申请涉及显示领域,特别是涉及一种驱动基板和显示面板。



背景技术:

随着手机产业的不断发展,全面屏手机的屏体具有较大的屏占比、窄边框的优点,大大提高观者的视觉效果,受到人们广泛关注。在全面屏的制作过程中,在屏体上通常由开槽等异形设计构成异形显示区。异形显示区的边缘通常具有弧形等不规则结构。由于围绕所述异形显示区设置的异形非显示区中的电路单元较多,而较多的电路单元设置在异形非显示区中这会使异形非显示区面积较大。而异形非显示区通常设置于手机屏体的边框中,这都会造成屏体边框的宽度较大,不易进一步提高屏体的屏占比,影响观感。



技术实现要素:

基于此,有必要针对屏体边框的宽度较大的问题,提供一种驱动基板和显示面板。

一种驱动基板,包括基底,所述基底包括显示区和非显示区,所述非显示区围绕所述显示区设置,所述非显示区包括相邻设置的异形非显示区和规则非显示区;

多个像素驱动单元列,设置于所述显示区;

多条第一信号线,每条所述第一信号线通过所述异形非显示区电连接一个所述像素驱动单元列;

多个多路选择电路单元,设置于所述规则非显示区;

多条驱动线,设置于所述规则非显示区,在所述每条所述驱动线通过一个多路选择电路单元电连接至少两个所述像素驱动单元列。

在一个实施例中,还包括:

驱动单元,设置于所述规则非显示区,每条所述第一信号线的一端电连接所述驱动单元,另一端通过所述规则非显示区和所述异形非显示区电连接一个所述像素驱动单元列;每条所述驱动线一端连接所述驱动单元,另一端连接一个所述多路选择电路单元,每个所述多路选择电路单元至少输出两条第二信号线,每个所述第二信号线与一个所述像素驱动单元列电连接。

在一个实施例中,所述规则非显示区包括多路选择区,所述多个多路选择电路单元设置于所述多路选择区,

在一个实施例中,还包括:

多路选择区,设置于所述规则非显示区,所述多个多路选择电路单元设置于所述多路选择区

检测电路区和驱动电路区,均位于所述异形非显示区和规则非显示区;

在所述规则非显示区,所述检测电路区、多路选择区和所述驱动电路区依次设置于所述显示区和扫描驱动区之间;

在所述异形非显示区,所述检测电路区和驱动电路区相邻设置。

在一个实施例中,还包括电源走线区,位于所述异形非显示区和规则非显示区,

在所述规则非显示区,所述电源走线区设置于所述驱动电路区远离所述显示区的一侧;

在所述异形非显示区,所述电源走线区设置于所述驱动电路区远离所述显示区的一侧。

在一个实施例中,还包括封装区,位于所述异形非显示区和所述规则非显示区;

在所述异形非显示区和所述规则非显示区,所述封装区设置于所述电源走线区远离所述显示区的一侧。

在一个实施例中,还包括扇出走线区,位于所述异形非显示区和规则非显示区,在所述异形非显示区和规则非显示区,所述扇出走线区设置于所述检测电路区和所述显示区之间。

在一个实施例中,所述异形非显示区的边缘为弧形,在所述异形非显示区,所述检测电路区和驱动电路区具有与所述弧形对应的弧形条状结构。

在一个实施例中,所述规则非显示区的边缘为直线形,在所述规则非显示区,所述检测电路区和驱动电路区具有与所述规则非显示区的边缘大致平行的直线型条状结构。

在一个实施例中,至少一个电容负载或至少一个电阻负载串联于所述第一信号线。

一种显示面板,包括:

所述的驱动基板,所述像素驱动单元列包括多个像素驱动单元;

多个像素单元列,包括多个像素单元;

所述像素驱动单元与所述像素单元一一对应连接。

本申请提供的所述驱动基板中,在所述异形非显示区,所述第一信号线可以直接电连接在所述显示区中的所述像素驱动单元列。无需所述多路选择电路单元转接,因而可以节省所述异形非显示区的面积。通过减少所述异形非显示区的面积可以提高显示面板的屏占比,进而提高观感。

附图说明

图1为本申请实施例提供的显示面板的示意图。

图2为本申请实施例提供的显示面板局部示意图。

附图标记说明

驱动基板10

基底100

显示区200

像素驱动单元列210

像素驱动单元211

异形显示区220

非显示区300

异形非显示区310

规则非显示区320

驱动单元410

多路选择区420

多路选择电路单元421

第一信号线510

驱动线520

第二信号线530

检测电路区430

驱动电路区440

电源走线区450

封装区460

扇出走线区470

电容480

电阻490

显示面板20

具体实施方式

请参见图1,本申请实施例提供一种驱动基板10。所述驱动基板10包括基底100。所述基底100包括显示区200和非显示区300。所述非显示区300围绕所述显示区200设置。所述非显示区300包括相邻设置的异形非显示区310和规则非显示区320。所述驱动基板10还包括多个像素驱动单元列210、多条第一信号线510、多个多路选择电路单元421和多条驱动线520。所述多个像素驱动单元列210设置于所述显示区200。每条所述第一信号线510通过所述异形非显示区310电连接一个所述像素驱动单元列210。所述多个多路选择电路单元421设置于所述规则非显示区320。所述多条驱动线520设置于所述规则非显示区320。每条所述驱动线520通过一个多路选择电路单元421电连接至少两个所述像素驱动单元列210。

在一个实施例中,所述驱动基板10可以用于显示面板20。所述显示面板20可以为oled显示面板20。所述非显示区300可以用以设置所述驱动基板10的控制电路。所述非显示区300可以根据所述显示区200的形状设计。所述非显示区300可以围绕所述显示区200的周缘设置。所述异形非显示区310可以为不规则图形。所述显示区200包括异形显示区220。所述异形显示区220可以具有开槽。所述异形显示区220的边缘可以为圆弧或者折线结构。所述异形非显示区310的形状可以与所述异形显示区220的形状一致。由于所述异形非显示区310为不规则图形,因此所述异形非显示区310中设置的控制电路排布就会与规则非显示区320的不同。

在一个实施例中,所述像素驱动单元列210可以包括多个像素驱动单元211。每个像素驱动单元211可以驱动一个像素单元。多个所述像素单元组合可以显示不同的图案。所述第一信号线510可以为扫描线或者数据线。在一个实施例中,所述驱动单元410为源极驱动器。所述源极驱动器向所述数据线输出数据信号,进而可以使像素单元显示不同的图案。所述多路选择单元421可以在多路数据传送过程中,根据需要选择任意电路。

本申请提供的所述驱动基板10中,在所述异形非显示区310,所述第一信号线510可以直接电连接在所述显示区200中的所述像素驱动单元列210。无需所述多路选择电路单元421转接,因而可以节省所述异形非显示区310的面积。通过减少所述异形非显示区310的面积可以提高显示面板20的屏占比,进而提高观感。

在一个实施例中,所述驱动基板10还包括驱动单元410,所述驱动单元410设置于所述规则非显示区320。每条所述第一信号线510的一端电连接所述驱动单元410,另一端通过所述规则非显示区320和所述异形非显示区310电连接一个所述像素驱动单元列210。每条所述驱动线520一端连接所述驱动单元410,另一端连接一个所述多路选择电路单元421。每个所述多路选择电路单元421至少输出两条第二信号线530,每个所述第二信号线530与一个所述像素驱动单元列210电连接。所述驱动单元410可以为栅极驱动器或者源极驱动器。

在所述驱动单元410和所述多路选择电路单元421之间只需要一条所述驱动线520,可以节省空间。所述驱动单元410通过所述驱动线520将信号传递给所述多路选择电路单元421之后,所述多路选择电路单元421可以输出多条所述第二信号线530。所述多条第二信号线530可以驱动不同的像素驱动单元列210。使用所述多路选择电路单元421可以节省驱动线520的数量,并且调节所述第二信号线530的数量改变所述显示面板20的分辨率。

在一个实施例中,所述驱动基板10还包括多路选择区420、检测电路区430和驱动电路区440。所述多路选择区420设置于所述规则非显示区320。所述多个多路选择电路单元421设置于所述多路选择区420。所述检测电路区430和所述驱动电路区440均位于所述异形非显示区310和规则非显示区320。即所述检测电路区430位于所述异形非显示区310和规则非显示区320。所述驱动电路区440位于所述异形非显示区310和规则非显示区320。在所述规则非显示区320,所述检测电路区430、多路选择区420和所述驱动电路区440依次设置于所述显示区200和扫描驱动区之间。在所述异形非显示区310,所述检测电路区430和驱动电路区440相邻设置。

所述检测电路区430可以设置用于检测像素点亮的检测电路。所述驱动电路区440可以设置栅极驱动电路或者源极驱动电路。所述检测电路区430和驱动电路区440可以横跨所述异形非显示区310和规则非显示区320。在所述异形非显示区310和规则非显示区320的相邻处,位于所述异形非显示区310的部分所述检测电路区430和位于所述规则非显示区320的部分所述检测电路区430相连续。位于所述异形非显示区310的部分所述驱动电路区440和位于所述规则非显示区320的部分所述驱动电路区440相连续。

所述多路选择区420由所述规则非显示区320向所述异形非显示区310延伸的过程中面积可以逐渐减小,到达所述规则非显示区320向所述异形非显示区310相邻的位置时可以消失。所述检测电路区430和驱动电路区440可以在所述异形非显示区310相接处。因而在所述异形非显示区310,由于所述检测电路区430和驱动电路区440中间省去了所述多路选择区420,因此可以减少所述异形非显示区310的面积,进而可以减小显示面板20的边框宽度,提高屏占比。

在一个实施例中,所述驱动基板10还包括电源走线区450。所述电源走线区450位于所述异形非显示区310和规则非显示区320。在所述规则非显示区320,所述电源走线区450设置于所述驱动电路区440远离所述显示区200的一侧。在所述异形非显示区310,所述电源走线区450设置于所述驱动电路区440远离所述显示区200的一侧。所述电源走线区450可设置负极走线等。通过所述电源走线区450的走线可以给驱动电路或显示面板20供电。

在一个实施例中,所述驱动基板10还包括封装区460。所述驱动基板10位于所述异形非显示区310和所述规则非显示区320。在所述异形非显示区310和所述规则非显示区320,所述封装区460设置于所述电源走线区450远离所述显示区200的一侧。所述封装区460可以用于对所述驱动基板10进行封装。所述封装区460可以设置于所述异形非显示区310和所述规则非显示区320的最外侧,进而能够有效对所述非显示区300内部的各个区域的电路器件进行保护。

在一个实施例中,所述驱动基板10还包括扇出走线区470。所述扇出走线区470位于所述异形非显示区310和规则非显示区320。在所述异形非显示区310和规则非显示区320,所述扇出走线区470设置于所述检测电路区430和所述显示区200之间。所述扇出走线区470中的电路可以将驱动单元410和显示区200中的像素驱动单元211连接。

在一个实施例中,所述异形非显示区310的边缘为弧形。在所述异形非显示区310,所述检测电路区430和驱动电路区440具有与所述弧形对应的弧形条状结构。所述异形非显示区310可以位于所述驱动基板10的四个弧形拐角处。所述异形非显示区310还可以为所述驱动基板10开槽后开槽弧形周边的区域。所述检测电路区430和驱动电路区440可以为与所述异形非显示区310弧形边缘平行设置的弧形条状结构。所述检测电路区430和驱动电路区440具有与所述弧形对应的弧形条状结构可以充分利用所述异形非显示区310的面积,提高显示面板20的屏占比。

在一个实施例中,所述规则非显示区320的边缘为直线形。在所述规则非显示区320,所述检测电路区430和驱动电路区440具有与所述规则非显示区320的边缘大致平行的直线型条状结构。所述检测电路区430和驱动电路区440的直线型条状结构简单,布图设计方便。所述驱动基板10的两个相邻的直角边可以通过所述异形非显示区310过渡。所述检测电路区430和驱动电路区440的直线型条状结构可以通过所述检测电路区430和驱动电路区440的弧形条状结构相连接。

在一个实施例中,至少一个电容480负载或至少一个电阻490负载串联于所述第一信号线510。由于在所述异形非显示区310省去了所述多路选择电路单元421,所述第一信号线510没与所述多路选择电路单元421连接。因此所述第一信号线510的负载会比所述第二信号线530的负载小。通过串联至少一个电容480负载或至少一个电阻490可以提高所述第一信号线510的负载,使得所述第一信号线510的负载和是第二信号线530的负载趋于相同,避免了显示面板20亮度显示不均匀。

本申请实施例还提供一种显示面板20。所述显示面板20包括所述驱动基板10。所述像素驱动单元列210包括多个像素驱动单元211。所述显示面板20还包括多个像素单元列。每个所述像素单元列包括多个像素单元。所述像素驱动单元211与所述像素单元一一对应连接。所述像素驱动单元211可以驱动所述像素单元发光。在所述异形非显示区310,所述第一信号线510直接连接到所述像素驱动单元列210,无需其它电路转接,可以节省在所述异形非显示区310的空间。因而所述异形非显示区310的面积可以减少,所述显示面板20的边框可以变窄,屏占比提高,可以提高观感。

以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。

以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为本专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1