具有可变像素块边界的显示设备的制作方法

文档序号:18840379发布日期:2019-10-09 06:52阅读:263来源:国知局
具有可变像素块边界的显示设备的制作方法

本发明构思的示例性实施方式大体涉及显示设备。更具体地,本发明构思的示例性实施方式涉及具有可变像素块边界的显示设备。



背景技术:

显示设备(例如,平板显示设备或曲面板显示设备)向像素提供数据电压以显示与数据电压对应的图像。数据电压可根据从数据驱动器到像素的距离因为电阻器电容器(rc)延迟而被延迟。换言之,用于远离数据驱动器的像素的数据电压的转化时间可比用于接近于数据驱动器的像素的数据电压的转化时间长。因此,随着像素距数据驱动器的距离增加,数据电压的转化时间增加,并且因此,像素的充电速率降低,这导致了图像质量的劣化。例如,随着显示设备的分辨率升高,一个水平时间(1h)减小,并且因此,显示设备的图像质量的劣化可能加剧。



技术实现要素:

根据本发明构思的示例性实施方式,提供了显示设备,该显示设备包括显示面板和数据驱动器,其中,显示面板包括多个像素,数据驱动器配置成将显示面板布置成多个像素块,并且向多个像素块输出具有不同转换速率的数据电压,其中,转换速率基于多个像素块距数据驱动器的距离。对应于不同转换速率的相邻像素块之间的边界是能够改变的。

在本发明构思的示例性实施方式中,相邻像素块之间的边界可周期性地改变。

在本发明构思的示例性实施方式中,相邻像素块之间的边界可基于每帧改变。

在本发明构思的示例性实施方式中,当相邻像素块之间的边界在预定边界范围内随机地设置时,相邻像素块之间的边界被改变。

在本发明构思的示例性实施方式中,当相邻像素块之间的边界基于每帧在预定边界范围内随机地设置时,相邻像素块之间的边界被改变。

在本发明构思的示例性实施方式中,多个像素块可包括第一像素块和第二像素块,其中,第一像素块比第二像素块接近数据驱动器。数据驱动器可向第一像素块输出具有第一转换速率的数据电压,并且可向第二像素块输出具有比第一转换速率高的第二转换速率的数据电压。

在本发明构思的示例性实施方式中,数据驱动器可包括多个输出缓冲器和偏置发生器,多个输出缓冲器配置成向多条数据线输出数据电压,偏置发生器配置成向多个输出缓冲器提供偏置电流。偏置电流可被改变以使得多个输出缓冲器向多个像素块输出具有不同转换速率的数据电压。

在本发明构思的示例性实施方式中,当数据电压被输出至多个像素块中的接近于数据驱动器的像素块时,偏置发生器可向多个输出缓冲器提供第一偏置电流,并且当数据电压被输出至多个像素块中的远离数据驱动器的像素块时,偏置发生器可向多个输出缓冲器提供第二偏置电流,其中,第一偏置电流小于第二偏置电流。

在本发明构思的示例性实施方式中,数据驱动器还可包括寄存器,寄存器配置成存储用于设置由偏置发生器生成的偏置电流的电平的电流设置值,并且寄存器可存储用于多个像素块的不同电流设置值。

在本发明构思的示例性实施方式中,显示设备还可包括配置成控制数据驱动器的时序控制器。寄存器的电流设置值可由时序控制器设置。

在本发明构思的示例性实施方式中,显示设备还可包括时序控制器,时序控制器配置成控制数据驱动器,并且向数据驱动器提供用于控制数据电压的输出时序的转化脉冲。转化脉冲可根据多个像素块中的每个内的多个像素距数据驱动器的距离而具有不同的脉冲宽度。

在本发明构思的示例性实施方式中,随着多个像素块中的每个内的多个像素距数据驱动器的距离增加,转化脉冲的脉冲宽度可增加。

根据本发明构思的示例性实施方式,提供了显示设备,该显示设备包括显示面板和数据驱动器,其中,显示面板包括多个像素,数据驱动器配置成:将显示面板划分成第一像素块和第二像素块,其中,第一像素块比第二像素块接近数据驱动器;向第一像素块输出具有第一转换速率的数据电压;以及向第二像素块输出具有比第一转换速率高的第二转换速率的数据电压。第一像素块与第二像素块之间的边界可被随机地设置。

在本发明构思的示例性实施方式中,第一像素块与第二像素块之间的边界可基于每帧在预定边界范围内随机地设置。

根据本发明构思的示例性实施方式,提供了显示设备,该显示设备包括显示面板、第一数据驱动器和第二数据驱动器,其中,显示面板包括多个像素,第一数据驱动器配置成向显示面板的第一部分输出数据电压,第二数据驱动器配置成向显示面板的第二部分输出数据电压。第一数据驱动器将显示面板的第一部分划分成多个第一像素块,并且根据多个第一像素块距第一数据驱动器的距离而向多个第一像素块输出具有不同转换速率的数据电压。第二数据驱动器将显示面板的第二部分划分成多个第二像素块,并且根据多个第一像素块距第二数据驱动器的距离而向多个第二像素块输出具有不同转换速率的数据电压。多个第一像素块之间的边界以及多个第二像素块之间的边界彼此独立地设置且是能够改变的。

在本发明构思的示例性实施方式中,多个第一像素块之间的边界以及多个第二像素块之间的边界可周期性地改变。

在本发明构思的示例性实施方式中,多个第一像素块之间的边界以及多个第二像素块之间的边界可基于每帧改变。

在本发明构思的示例性实施方式中,多个第一像素块之间的边界可在预定边界范围内随机地设置,并且多个第二像素块之间的边界可在预定边界范围内随机地设置。

在本发明构思的示例性实施方式中,多个第一像素块之间的边界可基于每帧在预定边界范围内随机地设置,并且多个第二像素块之间的边界可基于每帧在预定边界范围内随机地设置。

在本发明构思的示例性实施方式中,显示设备还可包括时序控制器,时序控制器配置成:控制第一数据驱动器和第二数据驱动器;向第一数据驱动器提供第一转化脉冲;以及向第二数据驱动器提供第二转化脉冲。第一转化脉冲的脉冲宽度可随着多个第一像素块中的每个内的多个像素距第一数据驱动器的距离增加而增加,并且第二转化脉冲的脉冲宽度可随着多个第二像素块中的每个内的多个像素距第二数据驱动器的距离增加而增加。

附图说明

通过参考附图详细地描述本发明构思的示例性实施方式,本发明构思的以上及其他特征将变得更显而易见。

图1是示出根据本发明构思的示例性实施方式的显示设备的框图。

图2是示出根据本发明构思的示例性实施方式的一条数据线以及连接至该数据线的多个像素的等效模型的图。

图3a是示出图2的等效模型的第一位置处的数据电压的图形,并且图3b是示出图2的等效模型的第m位置处的数据电压的图形。

图4是用于描述根据本发明构思的示例性实施方式的显示设备中显示面板被分成多个像素块的情况的图。

图5是用于描述根据本发明构思的示例性实施方式的显示设备中用于多个像素块的电流设置值的图。

图6是用于描述根据本发明构思的示例性实施方式的显示设备中多个像素块之间的边界被随机设置的情况的图。

图7是示出根据本发明构思的示例性实施方式的显示设备的框图。

图8是示出根据本发明构思的示例性实施方式的显示设备的框图。

图9是用于描述根据本发明构思的示例性实施方式的显示设备中其脉冲宽度被调整的转化脉冲的图。

图10是示出包括根据本发明构思的示例性实施方式的显示设备的电子设备的框图。

具体实施方式

在下文中,参考附图更充分地描述本发明构思的示例性实施方式。在说明书通篇和全部附图中,相同或相似的附图标记可指代相同或相似的元件。

图1是示出根据本发明构思的示例性实施方式的显示设备的框图,图2是示出根据本发明构思的示例性实施方式的一条数据线以及连接至该数据线的多个像素的等效模型的图,图3a是示出图2的等效模型的第一位置处的数据电压的图形,图3b是示出图2的等效模型的第m位置处的数据电压的图形,图4是用于描述根据本发明构思的示例性实施方式的显示设备中显示面板在被分成多个像素块的情况的图,图5是用于描述根据本发明构思的示例性实施方式的显示设备中用于多个像素块的电流设置值的图,以及图6是用于描述根据本发明构思的示例性实施方式的显示设备中多个像素块之间的边界被随机设置的情况的图。

参考图1,显示设备100可包括显示面板110、栅极驱动器120、数据驱动器130和时序控制器170,其中,显示面板110包括多个像素px1至pxm,栅极驱动器120向多个像素px1至pxm提供栅极信号,数据驱动器130向多个像素px1至pxm提供数据电压vd,时序控制器170控制栅极驱动器120和数据驱动器130。

显示面板110可包括多条栅极线gl1至glm、多条数据线dl1、dl2、...、dln以及连接至多条栅极线gl1至glm和多条数据线dl1、dl2、...、dln的多个像素px1至pxm。在本发明构思的示例性实施方式中,如图1中所示,像素px1至pxm中的每个可包括开关晶体管和连接至开关晶体管的液晶电容器。在此情况下,例如,显示面板110可为液晶显示(lcd)面板。在本发明构思的另一示例性实施方式中,像素px1至pxm中的每个可包括至少两个晶体管、至少一个电容器和有机发光二极管(oled)。在此情况下,例如,显示面板110可为oled显示面板。然而,显示面板110可不限于lcd面板和oled面板,并且可为多种类型的显示面板中的任何一种。

栅极驱动器120可基于从时序控制器170提供的栅极控制信号ctrl1生成栅极信号,并且可将栅极信号顺序地施加至多条栅极线gl1至glm。在本发明构思的示例性实施方式中,栅极控制信号ctrl1可包括但不限于栅极时钟信号、扫描启动脉冲等。根据本发明构思的示例性实施方式,栅极驱动器120可直接安装在显示面板110上,可以以载带封装(tcp)的形式连接至显示面板110,或者可集成到显示面板110的外围部分中。

数据驱动器130可基于从时序控制器170提供的输出图像数据dat和数据控制信号ctrl2生成数据电压vd。数据驱动器130可将数据电压vd施加至多条数据线dl1、dl2、...、dln。在本发明构思的示例性实施方式中,数据控制信号ctrl2可包括但不限于水平启动信号、负载信号等。例如,数据控制信号ctrl2可包括用于设置数据驱动器130中所包括的寄存器的电流设置值的控制信号(例如,功率范围电流控制信号)pwrc和/或用于控制数据电压vd的输出时序的转化脉冲(例如,如图8中所述的转化脉冲tp)。根据本发明构思的示例性实施方式,数据驱动器130可直接安装在显示面板110上,可以以tcp的形式连接至显示面板110,或者可集成到显示面板110的外围部分中。

时序控制器170可从外部主机(例如,图形处理单元(gpu))接收输入图像数据idat和控制信号ctrl。在本发明构思的示例性实施方式中,输入图像数据idat可为包括红色图像数据、绿色图像数据和蓝色图像数据的rgb数据。在本发明构思的示例性实施方式中,控制信号ctrl可包括但不限于数据使能信号、主时钟信号等。时序控制器170可基于控制信号ctrl和输入图像数据idat生成栅极控制信号ctrl1、数据控制信号ctrl2和输出图像数据dat。换言之,时序控制器170可响应于控制信号ctrl和输入图像数据idat生成栅极控制信号ctrl1、数据控制信号ctrl2和输出图像数据dat。时序控制器170可通过将栅极控制信号ctrl1提供至栅极驱动器120来控制栅极驱动器120的操作,并且可通过将数据控制信号ctrl2和输出图像数据dat提供至数据驱动器130来控制数据驱动器130的操作。

从数据驱动器130输出的数据电压vd可根据多个像素px1至pxm距数据驱动器130的输出缓冲器160的距离而被延迟。例如,如图2中所示,数据线dl1和连接至数据线dl1的多个像素px1、...、pxm可表示为包括串联连接的电阻器r以及连接至电阻器r的电容器c的等效模型。可以看出,数据电压vd可根据多个像素px1至pxm距输出缓冲器160的距离而因为电阻器r和电容器c的电阻器电容器(rc)延迟而被延迟。

例如,在数据驱动器130的输出缓冲器160将具有相同的转换速率的数据电压vd输出至多个像素px1至pxm的情况下,由于rc延迟,用于距数据驱动器130相对远的第m个像素pxm的数据电压vd的转化时间可比用于相对接近于数据驱动器130的第一像素px1的数据电压vd的转化时间长。应理解,数据电压vd的转化时间可为数据电压vd在其期间改变成期望电平的时间。例如,在当数据电压vd施加至相对接近于数据驱动器130的第一像素px1时的第一位置p1处(参见图2),数据电压vd可具有如图3a中所示的相对短的第一转化时间tt1。然而,在当数据电压vd施加至距数据驱动器130相对远的第m像素pxm时的第m位置pm处(参见图2),数据电压vd可具有如图3b中所示的比第一转化时间tt1长的第二转化时间tt2。因此,由于数据电压vd的转化时间(例如,第一转化时间tt1和第二转化时间tt2)随着像素距数据驱动器130的距离增加而增加,因此像素px1至pxm的充电速率随着距数据驱动器130的距离增加而降低。在此情况下,显示设备100的图像质量劣化。例如,随着显示设备100的分辨率增加,一个水平时间(1h)减小,并且因此,显示设备100的图像质量的劣化可增加。

然而,在根据本发明构思的示例性实施方式的显示设备100中,显示面板110可根据距数据驱动器130的距离而被分成各自包括多个像素行的多个像素块。在这里,数据驱动器130可根据多个像素块距数据驱动器130的距离而将具有不同的转换速率的数据电压vd输出至多个像素块。例如,如图4中所示,显示面板110a可根据多个像素块距数据驱动器130的距离而被分成第一像素块bl1、第二像素块bl2、第三像素块bl3和第四像素块bl4,并且数据驱动器130可以向第一像素块bl1、第二像素块bl2、第三像素块bl3和第四像素块bl4输出具有随着距数据驱动器130的距离增加而增加的转换速率的数据电压vd。

在本发明构思的示例性实施方式中,为了向第一像素块bl1、第二像素块bl2、第三像素块bl3和第四像素块bl4输出具有随着距数据驱动器130的距离增加而增加的转换速率的数据电压vd,数据驱动器130可包括寄存器140、偏置发生器150和多个输出缓冲器160。寄存器140存储电流设置值,偏置发生器150生成偏置电流ib,偏置电流ib具有与存储在寄存器140中的电流设置值对应的电流电平,并且多个输出缓冲器160基于由偏置发生器150生成的偏置电流ib来输出数据电压vd。例如,当数据电压vd输出至多个像素块bl1、bl2、bl3和bl4中相对接近于数据驱动器130的像素块(例如,bl1)时,寄存器140可存储相对低的电流设置值,偏置发生器150可基于相对低的电流设置值将相对低的偏置电流ib提供至多个输出缓冲器160,并且多个输出缓冲器160可基于相对低的偏置电流ib输出具有相对低的转换速率的数据电压vd。此外,当数据电压vd输出至多个像素块bl1、bl2、bl3和bl4中相对远离数据驱动器130的像素块(例如,bl4)时,寄存器140可存储相对高的电流设置值,偏置发生器150可基于相对高的电流设置值将相对高的偏置电流ib提供至多个输出缓冲器160,并且多个输出缓冲器160可基于相对高的偏置电流ib输出具有相对高的转换速率的数据电压vd。

在本发明构思的示例性实施方式中,寄存器140的电流设置值可通过来自时序控制器170的控制信号(例如,功率范围电流控制信号)pwrc来进行设置。例如,寄存器140可存储具有三位的电流设置值。如图4和图5中所示,当数据电压vd被输出至最接近数据驱动器130的第一像素块bl1时,时序控制器170可为数据驱动器130提供控制信号pwrc,该控制信号pwrc将寄存器140的电流设置值设置成相对低的第一设置值“hll”,偏置发生器150可将具有与第一设置值“hll”对应的相对低的第一电流电平的偏置电流ib提供至多个输出缓冲器160,并且多个输出缓冲器160可将具有与偏置电流ib的第一电流电平对应的相对低的第一转换速率的数据电压vd输出至第一像素块bl1。当数据电压vd被输出至比第一像素块bl1远离数据驱动器130的第二像素块bl2时,时序控制器170可为数据驱动器130提供控制信号pwrc,该控制信号pwrc将寄存器140的电流设置值设置成比第一设置值“hll”高的第二设置值“hlh”,偏置发生器150可基于第二设置值“hlh”向多个输出缓冲器160提供具有比第一电流电平高的第二电流电平的偏置电流ib,并且多个输出缓冲器160可基于具有第二电流电平的偏置电流ib将具有比第一转换速率高的第二转换速率的数据电压vd输出至第二像素块bl2。当数据电压vd被输出至比第二像素块bl2远离数据驱动器130的第三像素块bl3时,时序控制器170可为数据驱动器130提供控制信号pwrc,该控制信号pwrc将寄存器140的电流设置值设置成比第二设置值“hlh”高的第三设置值“hhl”,偏置发生器150可基于第三设置值“hhl”向多个输出缓冲器160提供具有比第二电流电平高的第三电流电平的偏置电流ib,并且多个输出缓冲器160可基于具有第三电流电平的偏置电流ib将具有比第二转换速率高的第三转换速率的数据电压vd输出至第三像素块bl3。当数据电压vd被输出至距数据驱动器130最远的第四像素块bl4时,时序控制器170可为数据驱动器130提供控制信号pwrc,该控制信号pwrc将寄存器140的电流设置值设置成比第三设置值“hhl”高的第四设置值“hhh”,偏置发生器150可基于第四设置值“hhh”向多个输出缓冲器160提供具有比第三电流电平高的第四电流电平的偏置电流ib,并且多个输出缓冲器160可基于具有第四电流电平的偏置电流ib将具有比第三转换速率高的第四转换速率的数据电压vd输出至第四像素块bl4。

如上所述,虽然数据电压vd的rc延迟随着距数据驱动器130的距离增加而增加,但是具有随着距数据驱动器130的距离增加而增加的转换速率输的数据电压vd输出至多个像素块bl1、bl2、bl3和bl4。因此,数据电压vd的转化时间可相对于多个像素块bl1、bl2、bl3和bl4或相对于多个像素px1至pxm是基本均匀的,并且多个像素px1至pxm的充电速率可为基本均匀的。例如,用于第一像素块bl1的数据电压vd的转化时间可与用于第四像素块bl4的数据电压vd的转化时间基本相同。然而,如果多个像素块bl1、bl2、bl3和bl4之间的至少一个边界固定,其中转换速率在该边界处改变,则多个像素块bl1、bl2、bl3和bl4之间的边界处的亮度差可被用户感知。

然而,在根据本发明构思的示例性实施方式的显示设备100中,多个像素块bl1、bl2、bl3和bl4之间的至少一个边界可随着时间而改变,其中转换速率在该边界处改变。在本发明构思的示例性实施方式中,多个像素块bl1、bl2、bl3和bl4之间的边界可周期性地改变。例如,多个像素块bl1、bl2、bl3和bl4之间的边界可基于每帧而改变。因此,多个像素块bl1、bl2、bl3和bl4之间的边界处的亮度差可不被用户感知。

在本发明构思的示例性实施方式中,为了改变多个像素块bl1、bl2、bl3和bl4之间的边界,多个像素块bl1、bl2、bl3和bl4之间的边界可在预定边界范围内随机地设置(例如,周期性地或基于每帧)。例如,如图6中所示,在划分包括分别连接至m条栅极线gl1至glm的m个像素行的显示面板100b时,其中m是大于1的整数,数据电压vd以第一转换速率输出至其的第一像素块bl1与数据电压vd以比第一转换速率高的第二转换速率输出至其的第二像素块bl2之间的边界可在从第(m/4-10)像素行至第(m/4+10)像素行的第一边界范围br1内随机地设置,数据电压vd以第二转换速率输出至其的第二像素块bl2与数据电压vd以比第二转换速率高的第三转换速率输出至其的第三像素块bl3之间的边界可在从第(2m/4-10)像素行至第(2m/4+10)像素行的第二边界范围br2内随机地设置,并且数据电压vd以第三转换速率输出至其的第三像素块bl3与数据电压vd以比第三转换速率高的第四转换速率输出至其的第四像素块bl4之间的边界可在从第(3m/4-10)像素行至第(3m/4+10)像素行的第三边界范围br3内随机地设置。如上所述,由于多个像素块bl1、bl2、bl3和bl4之间的边界在边界范围br1、br2和br3内随机地设置(例如,周期性地或基于每帧),因此,多个像素块bl1、bl2、bl3和bl4之间的边界处的亮度差可不被用户感知。然而,改变多个像素块bl1、bl2、bl3和bl4之间的边界可不限于上述随机设置。例如,在本发明构思的另一示例性实施方式中,多个像素块bl1、bl2、bl3和bl4之间的边界可在边界范围br1、br2和br3内有规律地设置(例如,通过每帧增加两个像素行)。

如上所述,根据本发明构思的示例性实施方式的显示设备100b可将显示面板110划分成多个像素块bl1、bl2、bl3和bl4,并且可将具有随着距数据驱动器130的距离增加而增加的转换速率的数据电压vd输出至多个像素块bl1、bl2、bl3和bl4。因此,多个像素块bl1、bl2、bl3和bl4或多个像素px1至pxm可具有基本均匀的充电速率,并且因此,可增加显示设备100的图像质量。此外,根据本发明构思的示例性实施方式的显示设备100可改变(或随机地设置)多个像素块bl1、bl2、bl3和bl4之间的边界,其中,在该边界处转换速率改变。因此,多个像素块bl1、bl2、bl3和bl4之间的边界可不被用户感知,并且因此,可进一步增加显示设备100的图像质量。

图7是示出根据本发明构思的示例性实施方式的显示设备的框图。

参考图7,显示设备200可包括显示面板210、栅极驱动器220、第一数据驱动器230和第二数据驱动器235以及时序控制器270,其中,显示面板210包括多个像素,栅极驱动器220向多个像素提供栅极信号,第一数据驱动器230和第二数据驱动器235向多个像素提供数据电压,时序控制器270控制栅极驱动器220以及第一数据驱动器230和第二数据驱动器235。除了显示设备200包括第一数据驱动器230和第二数据驱动器235之外,图7的显示设备200可具有与图1的显示设备100类似的配置和类似的操作。

第一数据驱动器230可将数据电压输出至显示面板210的第一部分(例如,左半部),并且第二数据驱动器235可将数据电压输出至显示面板210的第二部分(例如,右半部)。在根据本发明构思的示例性实施方式的图7的显示设备200中,第一数据驱动器230可将显示面板210的第一部分划分成多个第一像素块bl11、bl12、bl13和bl14,并且可根据多个第一像素块bl11、bl12、bl13和bl14距第一数据驱动器230的距离而向多个第一像素块bl11、bl12、bl13和bl14输出具有不同的转换速率的数据电压vd。此外,第二数据驱动器235可将显示面板210的第二部分划分成多个第二像素块bl21、bl22、bl23和bl24,并且可根据多个第二像素块bl21、bl22、bl23和bl24距第二数据驱动器235的距离而向多个第二像素块bl21、bl22、bl23和bl24输出具有不同的转换速率的数据电压vd。

多个第一像素块bl11、bl12、bl13和bl14之间的至少一个边界bb11、bb12和bb13以及多个第二像素块bl21、bl22、bl23和bl24之间的至少一个边界bb21、bb22和bb23可彼此独立地设置,并且可随着时间而改变。例如,多个第一像素块bl11、bl12、bl13和bl14之间的边界bb11、bb12和bb13以及多个第二像素块bl21、bl22、bl23和bl24之间的边界bb21、bb22和bb23可周期性地或基于每帧改变。因此,多个第一像素块bl11、bl12、bl13和bl14之间的边界bb11、bb12和bb13处以及多个第二像素块bl21、bl22、bl23和bl24之间的边界bb21、bb22和bb23处的亮度差可被用户感知。

在本发明构思的示例性实施方式中,多个第一像素块bl11、bl12、bl13和bl14之间的边界bb11、bb12和bb13可通过从时序控制器270提供至第一数据驱动器230的第一控制信号pwrc1在预定边界范围br1、br2和br3内随机地设置(例如,周期性地或基于每帧),并且多个第二像素块bl21、bl22、bl23和bl24之间的边界bb21、bb22和bb23可通过从时序控制器270提供至第二数据驱动器235的第二控制信号pwrc2在边界范围br1、br2和br3内随机地设置(例如,周期性地或基于每帧)。因此,由于多个第一像素块bl11、bl12、bl13和bl14之间的边界bb11、bb12和bb13以及多个第二像素块bl21、bl22、bl23和bl24之间的边界bb21、bb22和bb23彼此独立地在相同的边界范围br1、br2和br3内随机地设置,因此边界bb11、bb12、bb13、bb21、bb22和bb23处的亮度差可不被用户感知。

图8是示出根据本发明构思的示例性实施方式的显示设备的框图,并且图9是用于描述根据本发明构思的示例性实施方式的显示设备中其脉冲宽度被调整的转化脉冲的图。

参考图8和图9,显示设备300可包括显示面板310、栅极驱动器320、数据驱动器330和时序控制器370,其中,显示面板310包括多个像素,栅极驱动器320向多个像素提供栅极信号,数据驱动器330向多个像素提供数据电压,时序控制器370控制栅极驱动器320和数据驱动器330。除了时序控制器370还向数据驱动器330提供其脉冲宽度被调整的转化脉冲tp之外,图8的显示设备300可具有与图1的显示设备100类似的配置和类似的操作。

时序控制器370可向数据驱动器330提供控制信号pwrc,该控制信号pwrc针对多个像素块bl1、bl2、bl3和bl4设置不同的电流设置值,使得数据驱动器330可将显示面板310划分成多个像素块bl1、bl2、bl3和bl4,并且可向多个像素块bl1、bl2、bl3和bl4输出具有不同的转换速率的数据电压vd。此外,时序控制器370可生成控制信号pwrc,使得多个像素块bl1、bl2、bl3和bl4之间的至少一个边界bb1、bb2和bb3被改变(或被随机地设置)(例如,周期性地或基于每帧)。

此外,时序控制器370可向数据驱动器330提供用于控制数据电压vd的输出时序的转化脉冲tp,并且可调整转化脉冲tp的脉冲宽度使得转化脉冲tp可根据每个像素块bl1、bl2、bl3和bl4内的多个像素距数据驱动器330的距离而具有不同的脉冲宽度。例如,如图9中所示,在第一像素块bl1包括分别连接至第一栅极线gl1至第i栅极线gli的第一像素行至第i像素行的情况下,其中,i为大于1的整数,当向连接到第一栅极线gl1的第一像素行输出数据电压vd时,时序控制器370可向数据驱动器330提供具有相对窄的第一脉冲宽度的第一转化脉冲tp1,并且数据驱动器330可响应于第一转化脉冲tp1向第一像素行输出数据电压vd。此外,当向连接到第二栅极线gl2的第二像素行输出数据电压vd时,时序控制器370可向数据驱动器330提供具有比第一脉冲宽度大的第二脉冲宽度的第二转化脉冲tp2,并且数据驱动器330可响应于第二转化脉冲tp2向第二像素行输出数据电压vd。由于第二转化脉冲tp2具有与第一转化脉冲tp1的第一脉冲宽度相比增加的第二脉冲宽度,因此响应于第二转化脉冲tp2输出的数据电压vd的转化时间可稍微减少。因此,数据电压vd的转化时间可通过针对不同的像素块bl1、bl2、bl3和bl4使用不同的偏置电流进行调整,并且数据电压vd的转化时间可通过针对每个像素块(例如,bl1)内的不同像素行使用具有不同的脉冲宽度的转化脉冲(例如,tp1、tp2和tpi)来进一步稍微调整。类似地,转化脉冲tp1、tp2和tpi的脉冲宽度可逐渐增加,直到数据电压vd输出到连接至第i栅极线gli的第i像素行。此外,例如,用于分别连接至第二像素块bl2内的第(i+1)条栅极线gli+1至第k条栅极线glk的第(i+1)像素行至第k像素行的转化脉冲tpi+1至转化脉冲tpk的脉冲宽度也可根据距数据驱动器330的距离而增加。

在本发明构思的示例性实施方式中,如图7中所示,在显示设备200包括第一数据驱动器230和第二数据驱动器235的情况下,时序控制器270可分别向第一数据驱动器230和第二数据驱动器235提供第一转化脉冲和第二转化脉冲。第一转化脉冲可具有随着每个第一像素块(例如,bl11)内的多个像素距第一数据驱动器230的距离增加而逐渐增加的脉冲宽度,并且第二转化脉冲可具有随着每个第二像素块(例如,bl21)内的多个像素距第二数据驱动器235的距离增加而逐渐增加的脉冲宽度。

图10是示出包括根据本发明构思的示例性实施方式的显示设备的电子设备的框图。

参考图10,电子设备1100可包括处理器1110、存储器设备1120、存储设备1130、输入/输出(i/o)设备1140、电源1150和显示设备1160。电子设备1100还可包括用于与显卡、声卡、存储器卡、通用串行总线(usb)设备、其他电子设备等通信的多个端口。

处理器1110可执行各种计算功能或任务。处理器1110可为应用处理器(ap)、微处理器、中央处理单元(cpu)等。处理器1110可经由地址总线、控制总线、数据总线等联接至其他组件。此外,在本发明构思的示例性实施方式中,处理器1110还可联接至诸如外围组件互连(pci)总线的扩展总线。

存储器设备1120可存储用于电子设备1100的操作的数据。例如,存储器设备1120可包括诸如可擦可编程只读存储器(eprom)设备、电可擦可编程只读存储器(eeprom)设备、闪速存储器设备、相变随机存取存储器(pram)设备、电阻随机存取存储器(rram)设备、纳米浮栅存储器(nfgm)设备、聚合物随机存取存储器(poram)设备、磁性随机存取存储器(mram)设备、铁电随机存取存储器(fram)设备等的至少一个非易失性存储器设备和/或诸如动态随机存取存储器(dram)设备、静态随机存取存储器(sram)设备、移动动态随机存取存储器(移动dram)设备等的至少一个易失性存储器设备。

存储设备1130可为固态驱动(ssd)设备、硬盘驱动(hdd)设备、光盘只读存储器(cd-rom)设备等。i/o设备1140可为诸如键盘、小键盘、鼠标、触摸屏等的输入设备和诸如打印机、扬声器等的输出设备。电源1150可为电子设备1100的操作提供电力。

显示设备1160可将显示面板划分成多个像素块,可向多个像素块输出具有随着距数据驱动器的距离增加而增加的转换速率的数据电压。因此,多个像素块(或多个像素)可具有基本均匀的充电速率,并且可增加显示设备1160的图像质量。此外,显示设备1160可改变(例如,随机地设置)多个像素块之间的边界,其中,转换速率在该边界处改变。因此,多个像素块之间的边界可不被用户感知,并且可进一步增加显示设备1160的图像质量。

根据本发明构思的示例性实施方式,电子设备1100可为包括显示设备1160的任何电子设备,诸如数字电视、三维(3d)电视、个人计算机(pc)、家用电器、膝上型计算机、蜂窝电话、智能电话、平板电脑、可穿戴设备、个人数字助理(pda)、便携式多媒体播放器(pmp)、数码相机、音乐播放器、便携式游戏机、导航系统等。

虽然已经参考本发明构思的示例性实施方式具体地示出和描述了本发明构思,但是将对本领域普通技术人员显而易见的是,在不背离如由所附权利要求限定的本发明构思的精神和范围的情况下,可对本发明构思做出形式和细节上的多种改变。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1