一种扫描驱动电路、显示面板和显示面板的驱动方法与流程

文档序号:18840375发布日期:2019-10-09 06:52阅读:387来源:国知局
一种扫描驱动电路、显示面板和显示面板的驱动方法与流程

本发明实施例涉及显示技术领域,尤其涉及一种扫描驱动电路、显示面板和显示面板的驱动方法。



背景技术:

随着显示技术的不断发展和人们对显示设备的要求的不断提升,虚拟现实(virtualreality,vr)显示设备越来越广泛地进入了人们的视野。

为了实现更加丰富的显示效果,需要显示设备兼容多种显示功能。其中,显示设备的显示功能由扫描驱动电路的扫描方式来实现。然而,现有的扫描驱动电路的扫描方式单一,导致了显示设备的显示功能单一,无法兼容更多、更高要求的显示模式。因此,扫描电路的设计成为开发者现今主要研究趋势之一。



技术实现要素:

本发明实施例提供一种扫描驱动电路、显示面板和显示面板的驱动方法,以丰富扫描驱动电路的扫描方式。

第一方面,本发明实施例提供了一种扫描驱动电路。该扫描驱动电路包括:第一时钟信号输入端、第二时钟信号输入端、切换信号输入端、第一锁存及控制模块、第二锁存及控制模块和第一显示切换模块;

所述第一锁存及控制模块分别与所述第一时钟信号输入端和所述第一显示切换模块电连接,所述第一锁存及控制模块用于响应第一时钟信号输入端输入的第一时钟信号,输出第一移位信号;

所述第二锁存及控制模块分别与所述第二时钟信号输入端和所述第一显示切换模块电连接,所述第二锁存及控制模块用于响应第二时钟信号输入端输入的第二时钟信号,输出第二移位信号;

所述第一显示切换模块分别与所述切换信号输入端、所述第一锁存及控制模块和所述第二锁存及控制模块电连接;所述第一显示切换模块用于响应所述切换信号输入端输入的切换信号,输出所述第一移位信号,或者输出所述第二移位信号。

第二方面,本发明实施例还提供了一种显示面板,该显示面板包括:第一时钟信号线、第二时钟信号线、切换信号线、扫描线和多个如本发明任意实施例所提供的扫描驱动电路;

所述扫描驱动电路的第一时钟信号输入端与所述第一时钟信号线电连接,所述扫描驱动电路的第二时钟信号输入端与所述第二时钟信号线电连接,所述切换信号输入端与所述切换信号线电连接,所述扫描驱动电路的输出端与所述扫描线电连接;

多个所述扫描驱动电路级联连接。

第三方面,本发明实施例还提供了一种显示面板的驱动方法。该显示面板的驱动方法可适用于本发明任意实施例所提供的显示面板。该显示面板的驱动方法包括:

向所述第一时钟信号线发送第一时钟信号,向所述第二时钟信号线发送第二时钟信号,向所述切换信号线发送切换信号,向所述第一启动信号线发送第一启动信号,向所述第二启动信号线发送第二启动信号;

根据所述第一时钟信号和第一启动信号,驱动多个所述扫描驱动电路的第一锁存及控制模块依次输出第一移位信号;根据所述切换信号,驱动多个所述扫描驱动电路的第一显示切换模块依次输出所述第一移位信号,驱动所述扫描驱动电路逐级输出第一扫描信号,所述显示面板以第一显示模式显示;

或者,根据所述第二时钟信号和所述第二启动信号,驱动多个所述扫描驱动电路的第二锁存及控制模块输出第二移位信号;驱动多个所述扫描驱动电路的第二显示切换模块依次输出所述第二移位信号,驱动所述扫描驱动电路逐级输出第二扫描信号,所述显示面板以第二显示模式显示。

本发明实施例设置第一锁存及控制模块输出第一移位信号,第二锁存及控制模块输出第二移位信号,第一锁存及控制模块和第二锁存及控制模块均与第一显示切换模块电连接,可以通过控制第一显示切换模块的导通状态,在扫描驱动电路的扫描信号输出端输出第一移位信号或者第二移位信号。与现有技术相比,本发明实施例可以兼容更多的显示模式,并实现了可切换地显示多种显示模式,从而丰富了扫描驱动电路的扫描方式。

附图说明

图1为本发明实施例提供的一种扫描驱动电路的结构示意图;

图2为本发明实施例提供的另一种扫描驱动电路的结构示意图;

图3为本发明实施例提供的一种扫描驱动电路的驱动时序示意图;

图4为本发明实施例提供的又一种扫描驱动电路的结构示意图;

图5为本发明实施例提供的另一种扫描驱动电路的驱动时序示意图;

图6为本发明实施例提供的又一种扫描驱动电路的结构示意图;

图7为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图;

图8为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图;

图9为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图;

图10为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图;

图11为本发明实施例提供的又一种扫描驱动电路的结构示意图;

图12为本发明实施例提供的又一种扫描驱动电路的结构示意图;

图13为本发明实施例提供的一种显示面板的结构示意图;

图14为本发明实施例提供的一种扫描驱动电路级联连接的结构示意图;

图15为本发明实施例提供的一种显示面板的驱动时序示意图;

图16为本发明实施例提供的一种像素电路的结构示意图;

图17为本发明实施例提供的另一种显示面板的驱动时序示意图;

图18为本发明实施例提供的又一种显示面板的驱动时序示意图;

图19为本发明实施例提供的又一种显示面板的驱动时序示意图;

图20为本发明实施例提供的又一种显示面板的驱动时序示意图;

图21为本发明实施例提供的又一种显示面板的驱动时序示意图;

图22为本发明实施例提供的一种显示面板的驱动方法的流程示意图;

图23为本发明实施例提供的一种显示面板的驱动方法的流程示意图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。

图1为本发明实施例提供的一种扫描驱动电路的结构示意图。参见图1,该扫描驱动电路包括:第一时钟信号输入端clk1、第二时钟信号输入端clkr、切换信号输入端sw、第一锁存及控制模块100、第二锁存及控制模块200和第一显示切换模块300。

第一锁存及控制模块100分别与第一时钟信号输入端clk1和第一显示切换模块300电连接,第一锁存及控制模块100用于响应第一时钟信号输入端clk1输入的第一时钟信号,输出第一移位信号。

第二锁存及控制模块200分别与第二时钟信号输入端clkr和第一显示切换模块300电连接,第二锁存及控制模块200用于响应第二时钟信号输入端clkr输入的第二时钟信号,输出第二移位信号。

第一显示切换模块300分别与切换信号输入端sw、第一锁存及控制模块100和第二锁存及控制模块200电连接;第一显示切换模块300用于响应切换信号输入端sw输入的切换信号,输出第一移位信号,或者输出第二移位信号。

其中,第一移位信号和第二移位信号为不同的移位信号。第一移位信号和第二移位信号例如可以是,典型的时序信号(normaltiming)、滚动时序信号(rollingtiming)、滚动擦黑时序信号、整体时序信号(globaltiming)、明亮时序信号(dimmingtiming)或者老化时序信号(agingtiming)中的一种或两种。为了实现第一移位信号和第二移位信号的不同,可以设置第一锁存及控制模块100和第二锁存及控制模块200的结构不同,还可以设置第一时钟信号和第二时钟信号的时钟频率不同。

本发明实施例设置第一锁存及控制模块100输出第一移位信号,第二锁存及控制模块200输出第二移位信号,第一锁存及控制模块100和第二锁存及控制模块200均与第一显示切换模块300电连接,可以通过控制第一显示切换模块300的导通状态,在扫描驱动电路的扫描信号输出端输出第一移位信号或者第二移位信号。与现有技术相比,本发明实施例可以兼容更多的显示模式,并实现了可切换地显示多种显示模式,从而丰富了扫描驱动电路的扫描方式。

图2为本发明实施例提供的另一种扫描驱动电路的结构示意图。参见图2,在上述各实施例的基础上,可选地,该扫描驱动电路还包括第三时钟信号输入端xclk1、第一移位信号输入端stv和第一下级信号输出端nextn;第三时钟信号输入端xclk1输入的第三时钟信号与第一时钟信号输入端clk1输入的第一时钟信号的频率相同,且相位不同。

第一锁存及控制模块100包括第一锁存器110和第一逻辑门电路120。第一锁存器110分别与第一时钟信号输入端clk1、第一移位信号输入端stv、第一下级信号输出端nextn和第一显示切换模块300电连接,第一锁存器110用于响应第一时钟信号输入端clk1输入的第一时钟信号,锁存第一移位信号输入端stv输入的移位信号,并通过第一下级信号输出端nextn输出。第一逻辑门电路120分别与第三时钟信号输入端xclk1、第一下级信号输出端nextn和第一显示切换模块300电连接;第一逻辑门电路120用于响应第一下级信号输出端nextn输出的第一下级信号,输出第三时钟信号输入端xclk1输入的第三时钟信号。

其中,第一逻辑门电路120例如可以是与非门、与门或者多个逻辑门器件的组合,图2中示例性地示出了第一逻辑门电路120为与非门。第一时钟信号输入端clk1输入第一时钟信号,第三时钟信号输入端xclk1输入第三时钟信号,切换信号输入端sw输入切换信号,第一移位信号输入端stv输入第一移位信号,第一下级信号输出端nextn输出第一下级信号。

第一锁存器110锁存第一移位信号是指,当第一时钟信号将该第一锁存器110关闭时,第一锁存器110可以保持上一阶段的电平状态。第一逻辑门电路120响应第一下级信号输出端nextn输出的第一下级信号,将所述第三时钟信号输入端xclk1输入的第三时钟信号输出是指,在第一下级信号为有效信号时,第一逻辑门电路120输出的信号受第三时钟信号的控制。第一逻辑门电路120输出的信号可以是原第三时钟信号,也可以是取反后的第三时钟信号。

示例性地,第一锁存及控制模块100控制扫描驱动电路输出典型的时序信号(normaltiming)。第一显示切换模块300与扫描驱动电路的扫描信号输出端电连接,因此,第一显示切换模块300输出的信号可以直接传输至扫描信号输出端。

若第一显示切换模块300响应切换信号,输出第一移位信号,即输出典型的时序信号。

图3为本发明实施例提供的一种扫描驱动电路的驱动时序示意图,参见图3,示例性地,该扫描驱动电路的驱动时序包括第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4和第五阶段t5。

在第一阶段t1,第一移位信号为高电平(第一高电平脉冲阶段),第三时钟信号为低电平。当第一时钟信号为低电平时,第一锁存器110锁存前一阶段的第一移位信号,在第一下级信号输出端nextn继续输出低电平。当第一时钟信号为高电平时,第一锁存器110响应第一时钟信号的高电平,将第一移位信号输出至第一下级信号输出端nextn,即在第一下级信号输出端nextn输出的第一下级信号也为高电平。第一逻辑门电路120响应第一下级信号的高电平,将第三时钟信号的低电平输出,即在第一下级信号为高电平时,第一逻辑门电路120输出的信号与第三时钟信号的电平一致,为低电平(low),从而在扫描信号输出端输出低电平。

在第二阶段t2,第一移位信号为高电平(第二高电平脉冲阶段),第一时钟信号为低电平。第一锁存器110锁存第一阶段t1的第一移位信号,在第一下级信号输出端nextn继续输出高电平。当第三时钟信号为低电平时,第一逻辑门电路120响应第一下级信号的高电平,将第三时钟信号的低电平输出。当第三时钟信号为高电平时,第一逻辑门电路120响应第一下级信号的高电平,将第三时钟信号的高电平输出,即在第一下级信号为高电平时,第一逻辑门电路120输出的信号与第三时钟信号的电平一致,为高电平(high),从而在扫描信号输出端输出高电平。

在第三阶段t3,第一移位信号为低电平,第一时钟信号为低电平,第三时钟信号为低电平。第一锁存器110锁存第二阶段t2的第一移位信号,在第一下级信号输出端nextn继续输出高电平。第一逻辑门电路120响应第一下级信号的高电平,将第三时钟信号的低电平输出,即在第一下级信号为高电平时,第一逻辑门电路120输出的信号与第三时钟信号的电平一致,为低电平(low),从而在扫描信号输出端输出低电平。

在第四阶段t4,第一移位信号为低电平,第一时钟信号为高电平,第三时钟信号为低电平。第一锁存器110响应第一时钟信号的高电平,将第一移位信号输出,在第一下级信号输出端nextn输出的第一下级信号也为低电平。第一逻辑门电路120响应第一下级信号的低电平而输出低电平,即在第一下级信号为低电平时,第一逻辑门电路120输出的信号与第三时钟信号无关,始终输出低电平(low),从而在扫描信号输出端输出低电平。

在第五阶段t5,第一移位信号为低电平,第一时钟信号为低电平。第一锁存器110锁存第四阶段t4的第一移位信号,在第一下级信号输出端nextn继续输出低电平。第一逻辑门电路120响应第一下级信号的低电平而输出低电平,即在第一下级信号为低电平时,第一逻辑门电路120输出的信号与第三时钟信号无关,始终输出低电平(low),从而在扫描信号输出端输出低电平。

以此类推,在第五阶段t5之后,第一移位信号保持为低电平,在扫描信号输出端输出低电平。

由此,该扫描驱动电路将第一移位信号移位输出,且在第一移位信号的第二高电平脉冲阶段,将第三时钟信号的高电平脉冲输出至扫描信号输出端,实现典型的时序信号输出。若将该扫描驱动电路级联连接,则该扫描信号在各级扫描驱动电路的扫描信号输出端逐级传递,驱动显示面板实现第一显示模式。

图4为本发明实施例提供的又一种扫描驱动电路的结构示意图。参见图4,在上述各实施例的基础上,可选地,扫描驱动电路还包括:启动信号输入端inb和第二显示切换模块400。

第二显示切换模块400分别与切换信号输入端sw、第一移位信号输入端stv、启动信号输入端inb和第一锁存及控制模块100电连接,第二显示切换模块400用于响应切换信号输入端sw输入的切换信号,输出第一移位信号输入端stv输入的第一移位信号,或者输出启动信号输入端inb输入的启动信号。第一锁存及控制模块100还包括:第二逻辑门电路130,第二逻辑门电路130的输入端与第一下级信号输出端nextn电连接,第二逻辑门电路130的输出端与第一显示切换模块300电连接;第二逻辑门电路130用于输出第一下级信号。

其中,第二显示切换模块400例如可以是数据选择器,数据选择器的地址选择信号输入端与切换信号输入端sw电连接,数据选择器的第一数据信号输入端与第一移位信号输入端stv电连接,数据选择器的第二数据信号输入端与启动信号输入端inb电连接。第二逻辑门电路130例如可以是非门、缓冲器或者多个逻辑门的组合。第二逻辑门电路130响应并输出第一下级信号输出端nextn输出的第一下级信号是指,第二逻辑门电路130受第一下级信号控制,第二逻辑门电路130输出的信号可以是原第一下级信号,也可以是取反后的第一下级信号。

继续参见图4,在上述各实施例的基础上,可选地,切换信号输入端sw包括第一切换信号输入端gi和第二切换信号输入端rb;第一显示切换模块300包括第一数据选择器310和第二数据选择器320。

第一数据选择器310的控制端与第一切换信号输入端gi电连接,第一数据选择器310的第一输入端与第一逻辑门电路120电连接,第一数据选择器310的第二输入端与第二逻辑门电路130电连接。

第二数据选择器320的控制端与第二切换信号输入端rb电连接,第二数据选择器320的第一输入端与第一数据选择器310的输出端电连接,第二数据选择器320的第二输入端与第二锁存及控制模块200电连接。

示例性地,当第一切换信号输入端gi输入低电平,第二切换信号输入端rb输入低电平时,第一显示切换模块300的输出端与第一逻辑门电路120导通,第一锁存及控制模块100输出典型的时序信号;当第一切换信号输入端gi输入高电平,第二切换信号输入端rb输入低电平时,第一显示切换模块300的输出端与第二逻辑门电路130导通,第一锁存及控制模块100输出整体时序信号;当第二切换信号输入端rb输入高电平时,第一显示切换模块300的输出端与第二锁存及控制模块200导通。由此,本发明实施例实现了采用两位信号控制三路输出信号的切换。

其中,典型的时序信号的输出与前述实施例类似,这里不再赘述。下面对整体时序信号的驱动方法进行说明。

图5为本发明实施例提供的另一种扫描驱动电路的驱动时序示意图,参见图5,示例性地,该扫描驱动电路的驱动时序包括第六阶段t6、第七阶段t7、第八阶段t8、第九阶段t9、第十阶段t10和第十一阶段t11。

在第六阶段t6,启动信号为低电平。当第一时钟信号为低电平时,第一锁存器110锁存前一阶段的启动信号,在第一下级信号输出端nextn继续输出低电平。当第一时钟信号为高电平时,第一锁存器110响应第一时钟信号的高电平,将启动信号输出至第一下级信号输出端nextn,即在第一下级信号输出端nextn输出的第一下级信号也为高电平。第二逻辑门电路130响应第一下级信号的低电平,将该低电平输出,即第二逻辑门电路130将第一下级信号直接输出,第二逻辑门电路130输出低电平,从而在扫描信号输出端输出低电平。

在第七阶段t7,启动信号为低电平,第一时钟信号为低电平。第一锁存器110锁存第六阶段t6的启动信号,在第一下级信号输出端nextn继续输出低电平。第二逻辑门电路130响应第一下级信号的低电平,将该低电平输出,即第二逻辑门电路130将第一下级信号直接输出,第二逻辑门电路130输出低电平,从而在扫描信号输出端输出低电平。

在第八阶段t8,启动信号为低电平,第一时钟信号为高电平。第一锁存器110和第二逻辑门电路130的工作状态和输出信号均与第六阶段t6相同,第二逻辑门电路130输出低电平,从而在扫描信号输出端输出低电平。

在第九阶段t9,第一时钟信号为低电平。第一锁存器110锁存第八阶段t8的启动信号,在第一下级信号输出端nextn继续输出低电平。第二逻辑门电路130响应第一下级信号的低电平,将该低电平输出,即第二逻辑门电路130将第一下级信号直接输出,第二逻辑门电路130输出低电平,从而在扫描信号输出端输出低电平。

在第十阶段t10,启动信号为高电平,第一时钟信号为高电平。第一锁存器110响应第一时钟信号的高电平,将启动信号输出至第一下级信号输出端nextn,即在第一下级信号输出端nextn输出的第一下级信号也为高电平。第二逻辑门电路130响应第一下级信号的高电平,将该高电平输出,即第二逻辑门电路130将第一下级信号直接输出,第二逻辑门电路130输出高电平,从而在扫描信号输出端输出高电平。

在第十一阶段t11,启动信号为高电平,第一时钟信号为低电平。第一锁存器110锁存第十阶段t10的启动信号,在第一下级信号输出端nextn继续输出高电平。第二逻辑门电路130响应第一下级信号的高电平,将该高电平输出,即第二逻辑门电路130将第一下级信号直接输出,第二逻辑门电路130输出高电平,从而在扫描信号输出端输出高电平。

以此类推,在第十一阶段t11之后,启动信号保持为高电平,第二逻辑门电路130输出高电平,在扫描信号输出端输出高电平。

由此,该扫描驱动电路将启动信号输出,实现整体时序信号输出,且整体时序信号与启动信号的脉冲宽度相同,其脉冲宽度不受时钟信号的影响。若将该扫描驱动电路级联连接,则该扫描信号在各级扫描驱动电路的扫描信号输出端同时输出,驱动显示面板实现整体显示模式。

图6为本发明实施例提供的又一种扫描驱动电路的结构示意图。参见图6,在上述各实施例的基础上,可选地,扫描驱动电路还包括第二移位信号输入端stvr、第二下级信号输出端nextr和第一节点n1。

第二锁存及控制模块200包括第二锁存器210和第三逻辑门电路220。第二锁存器210分别与第二时钟信号输入端clkr、第二移位信号输入端stvr和第二下级信号输出端nextr电连接,第二锁存器210用于响应第二时钟信号输入端clkr输入的第二时钟信号,锁存第二移位信号输入端stvr输入的第二移位信号,并通过第二下级信号输出端nextr输出。第三逻辑门电路220的第一输入端与第二下级信号输出端nextr电连接,第三逻辑门电路220的第二输入端与第一节点n1电连接,第三逻辑门电路220的输出端与第一显示切换模块300电连接;第三逻辑门电路220用于响应并输出第二下级信号输出端nextr输出的第二下级信号和第一节点n1的电位,输出第三移位信号。

其中,第三逻辑门电路220例如可以是非门、缓冲器或者多个逻辑门电路的组合。第三逻辑门电路220响应并输出第二下级信号输出端nextr输出的第二下级信号是指,第三逻辑门电路220受第二下级信号控制,第三逻辑门电路220输出的信号可以是原第二下级信号,也可以是取反后的第二下级信号。示例性地,第一节点n1与第一锁存及控制模块100的输出端电连接。可选地,第一节点n1与第一逻辑门电路120的输出端电连接。若第一节点n1与第一逻辑门电路120的输出端电连接,第三逻辑门电路220还受到第一锁存及控制模块的控制。

第三移位信号例如可以是滚动时序信号、滚动擦黑时序信号或者明亮时序信号等。下面就滚动时序信号、滚动擦黑时序信号、明亮时序信号和老化时序信号的驱动方法进行说明。

图7为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图。参见图7,示例性地,若第一节点n1的电位保持高电平。该扫描驱动电路的驱动时序包括第十二阶段t12、第十三阶段t13、第十四阶段t14、第十五阶段t15、第十六阶段t16和第十七阶段t17。

在第十二阶段t12,第二移位信号为低电平,第二时钟信号为高电平。第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出,在第二下级信号输出端nextr输出的第二下级信号也为低电平。第三逻辑门电路220响应第二下级信号的低电平,将该低电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出低电平。

在第十三阶段t13,第二移位信号为低电平,第二时钟信号为低电平。第二锁存器210锁存第十二阶段t12的第二移位信号,在第二下级信号输出端nextr继续输出低电平。第三逻辑门电路220响应第二下级信号的低电平,将该低电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出低电平。

在第十四阶段t14,第二移位信号为低电平,第二时钟信号为高电平。第二锁存器210和第三逻辑门电路220的工作状态和输出信号均与第十二阶段t12相同,在扫描信号输出端输出低电平。

在第十五阶段t15,第二移位信号为低电平,第二时钟信号为低电平。第二锁存器210和第三逻辑门电路220的工作状态和输出信号均与第十三阶段t13相同,在扫描信号输出端输出低电平。

在第十六阶段t16,第二移位信号为高电平,第二时钟信号为高电平。第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出至第二下级信号输出端nextr,即在第二下级信号输出端nextr输出的第二下级信号也为高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

在第十七阶段t17,第二移位信号为高电平,第二时钟信号为低电平。第二锁存器210锁存第十六阶段t16的第二移位信号,在第二下级信号输出端nextr继续输出高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

以此类推,在第十七阶段t17之后,第二移位信号保持为高电平,在扫描信号输出端输出高电平。

由此,该扫描驱动电路将第二移位信号移位输出,实现滚动时序信号输出,且滚动时序信号与第二移位信号的脉冲宽度相同,其脉冲宽度不受时钟信号的影响。若将该扫描驱动电路级联连接,则该扫描信号在各级扫描驱动电路的扫描信号输出端逐级传递,驱动显示面板实现滚动显示模式。

图8为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图。参见图8,示例性地,若第一节点n1的电位保持高电平。该扫描驱动电路的驱动时序包括第十八阶段t18、第十九阶段t19、第二十阶段t20、第二十一阶段t21和第二十二阶段t22。

在第十八阶段t18,第二移位信号为低电平,第二时钟信号为低电平。第二锁存器210锁存上一阶段的第二移位信号,在第二下级信号输出端nextr继续输出高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

在第十九阶段t19,第二移位信号为低电平,第二时钟信号为高电平。第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出,在第二下级信号输出端nextr输出的第二下级信号也为高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

在第二十阶段t20,第二移位信号为低电平。若第二时钟信号为低电平,第二锁存器210锁存上一阶段的第二移位信号,在第二下级信号输出端nextr继续输出低电平。第三逻辑门电路220响应第二下级信号的低电平,将该低电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出低电平。若第二时钟信号为高电平,第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出,在第二下级信号输出端nextr输出的第二下级信号也为低电平。第三逻辑门电路220响应第二下级信号的低电平,将该低电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出低电平。

在第二十一阶段t21,第二移位信号为高电平,第二时钟信号为高电平。第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出至第二下级信号输出端nextr,即在第二下级信号输出端nextr输出的第二下级信号也为高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

在第二十二阶段t22,第二移位信号为高电平,第二时钟信号为低电平。第二锁存器210锁存第二十一阶段t21的第二移位信号,在第二下级信号输出端nextr继续输出高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

以此类推,在第二十二阶段t22之后,第二移位信号保持为高电平,在扫描信号输出端输出高电平。

由此,该扫描驱动电路将第二移位信号移位输出,实现滚动擦黑时序信号输出,且滚动擦黑时序信号与第二移位信号的脉冲宽度相同,其脉冲宽度不受时钟信号的影响。若将该扫描驱动电路级联连接,则该扫描信号在各级扫描驱动电路的扫描信号输出端逐级传递,驱动显示面板实现滚动擦黑显示模式。与滚动模式不同的是,滚动擦黑模式输出的时序信号受第二时钟信号的控制,且第二时钟信号的频率高于第一时钟信号的频率。

图9为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图。参见图9,示例性地,若第一节点n1的电位保持高电平。该扫描驱动电路的驱动时序包括第二十三阶段t23、第二十四阶段t24和第二十五阶段t25。

在第二十三阶段t23,第二移位信号为低电平,第二时钟信号为高电平。第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出,在第二下级信号输出端nextr输出的第二下级信号也为低电平。第三逻辑门电路220响应第二下级信号的低电平,将该低电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出低电平。

在第二十四阶段t24,第二时钟信号为低电平。第二锁存器210锁存上一阶段的第二移位信号,在第二下级信号输出端nextr继续输出低电平。第三逻辑门电路220响应第二下级信号的低电平,将该低电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出低电平。

在第二十五阶段t25,第二移位信号为高电平。若第二时钟信号为高电平,第二锁存器210响应第二时钟信号的高电平,将第二移位信号输出,在第二下级信号输出端nextr输出的第二下级信号也为高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。若第二时钟信号为低电平,第二锁存器210锁存上一阶段的第二移位信号,在第二下级信号输出端nextr继续输出高电平。第三逻辑门电路220响应第二下级信号的高电平,将该高电平输出,即第三逻辑门电路220将第二下级信号直接输出,从而在扫描信号输出端输出高电平。

以此类推,在第二十五阶段t25之后,第二移位信号重复输出低电平脉冲,该扫描驱动电路重复第二十三阶段t23~第二十五阶段t25的工作状态。

由此,该扫描驱动电路将第二移位信号移位输出,实现明亮时序信号输出,且明亮时序信号的脉冲宽度不受时钟信号的影响。若将该扫描驱动电路级联连接,则该扫描信号在各级扫描驱动电路的扫描信号输出端逐级传递,驱动显示面板实现明亮显示模式。与滚动模式和滚动擦黑模式不同的是,明亮模式输出的时序信号在一帧内有多个低电平脉冲输出。

图10为本发明实施例提供的又一种扫描驱动电路的驱动时序示意图。参见图10,示例性地,若第一节点n1的电位保持高电平。第一上级信号输入端stv和第二上级信号输入端stvr一直为低电平,因此第二时钟信号输入端clkr会将第二上级信号输入端stvr的低电平写入第二锁存及控制模块200,使得扫描信号输出端输出处于低电平的状态,且这种状态会一直保持下去。由此,该扫描驱动电路将第二移位信号移位输出,实现老化时序信号输出,且老化时序信号的脉冲宽度不受时钟信号的影响。若将该扫描驱动电路级联连接,则该扫描信号在各级扫描驱动电路的扫描信号输出端逐级传递,驱动显示面板实现老化显示模式。

本发明实施例的第二锁存及控制模块200实现了滚动时序信号、滚动擦黑时序信号、明亮时序信号和老化时序信号这四种显示模式的集成,从而有利于提升显示面板的显示品质。

需要说明的是,在上述实施例中示例性地示出了第二锁存及控制模块200可以输出滚动时序信号、滚动擦黑时序信号、明亮时序信号和老化时序信号,并非对本发明的限定。在其他实施例中还可以根据需要设置第二锁存及控制模块200输出典型的时序信号或者整体时序信号等。

还需要说明的是,在上述实施例中示例性地示出了第一节点n1与第一逻辑门电路120的输出端电连接,并非对本发明的限定。在其他实施例中,还可以根据需要设置第一节点n1连接至第三锁存及控制模块,在实际应用中可以根据需要进行设定。

图11为本发明实施例提供的又一种扫描驱动电路的结构示意图。参见图11,在上述各实施例的基础上,可选地,扫描驱动电路还包括:第三锁存及控制模块500和第四时钟信号输入端clk3。

第三锁存及控制模块500分别与第四时钟信号输入端clk3和第二锁存及控制模块200电连接,第三锁存及控制模块500用于响应第四时钟信号输入端clk3输入的第四时钟信号,输出第四移位信号。第一节点n1与第三锁存及控制模块500的输出端电连接。

其中,第三锁存及控制模块500包括第三锁存器510和第四逻辑门电路520。第三锁存器510分别与第四时钟信号输入端clk3、第一移位信号输入端stv、第三下级信号输出端nextb和第一节点n1电连接,第三锁存器510用于响应第四时钟信号输入端clk3输入的第一时钟信号,锁存第一移位信号输入端stv输入的移位信号,并通过第三下级信号输出端nextb输出。第四逻辑门电路520分别与第三时钟信号输入端xclk1、第三下级信号输出端nextb和第一节点n1电连接;第四逻辑门电路520用于响应第三下级信号输出端nextb输出的第一下级信号,输出第三时钟信号输入端xclk1输入的第三时钟信号。

本发明实施例设置第三锁存及控制模块500与第一节点n1电连接,可以通过第三锁存及控制模块500控制第二锁存及控制模块200的输出信号。例如,在输出滚动擦黑时序信号的过程中,可以输出更多的低电平脉冲。因此,本发明实施例实现了更加丰富的信号输出。

需要说明的是,在上述各实施例中,第一锁存器110、第二锁存器210和第三锁存器510的结构可以相同,也可以不同。下面就其中一种锁存器的结构进行说明,但不作为对本发明的限定。

继续参见图11,可选地,第一锁存器110包括第一反相器111、第二反相器112、第三反相器113和第四反相器114。第一反相器111的输入端与第一时钟信号输入端clk1电连接。第二反相器112的第一电源输入端与第一反相器111的输出端电连接,第二反相器112的第二电源输入端与第一时钟信号输入端clk1电连接,第二反相器112的输入端与第一上级信号输入端stv电连接。第三反相器113的第一电源输入端与第一上级信号输入端stv电连接,第三反相器113的第二电源输入端第一反相器111的输出端电连接,第三反相器113的输入端与第一下级信号输出端nextn电连接,第三反相器113的输出端与第二反相器112输出端电连接。第四反相器114的输入端与第三反相器113的输出端电连接,第四反相器114的输出端与第一下级信号输出端nextn电连接。

图12为本发明实施例提供的又一种扫描驱动电路的结构示意图。参见图12,在上述各实施例的基础上,可选地,扫描驱动电路还包括:电压域扩展模块600。

电压域扩展模块600与第一锁存及控制模块100、第二锁存及控制模块200电连接,电压域扩展模块600用于响应第一锁存及控制模块100的输出,将第一移位信号的电位由在第一电位v1和第二电位v2之间切换,扩展为在第三电位v3和第四电位v4之间切换。或者电压域扩展模块600用于响应第二锁存及控制模块200的输出,将第二移位信号的电位由在第一电位v1和第二电位v2之间切换,扩展为在第三电位v3和第四电位v4之间切换。其中,|v2-v1|<|v4-v3|。

示例性地,第一锁存及控制模块100和第二锁存及控制模块200中的器件使用8v器件,第一时钟信号输入端clk、第二时钟信号输入端clkr、第一上级信号输入端stv和第二上级信号输入端stvr输入的信号的电压域为0~5v。第一显示切换模块300输出的第一电位为0v,第二电位为5v。即当第一显示切换模块300输出的信号为低电平时,其电位为0v;当第一显示切换模块300输出的信号为高电平时,其电位为5v。电压域扩展模块600输出的第三电位为-5v,第四电位为5v。即电压域扩展模块600输出的信号为低电平时,其电位为-5v;当电压域扩展模块600输出的信号为高电位时,其电位为5v。电压域扩展模块600将扫描信号输出端的电压域由0~5v扩展为-5v~5v。

本发明实施例在第一显示切换模块300和扫描信号输出端之间设置电压域扩展模块600,在输入信号电压域不变的情况下,实现了扫描信号输出端的电压域扩展。其中,输入信号的电压域不变有利于维持较低的电路功耗。输出电压域扩展有利于以更低的电位将像素电路进行复位,复位效果好,从而有利于提升显示效果。

继续参见图12,在上述各实施例的基础上,可选地,电压域扩展模块600包括:第一电位转换模块610、第二电位转换模块620、第三显示切换模块630和电位选择模块640。

第一电位转换模块610与第一锁存及控制模块100电连接,第一电位转换模块610用于响应第一锁存及控制模块100的输出的电位,将第一移位信号的电位进行平移,并输出;第一电位转换模块610输出的电位在第一电位v1和第三电位v3之间切换。

第二电位转换模块620与第二锁存及控制模块200电连接,第二电位转换模块620用于响应第二锁存及控制模块200的输出的电位,将第二移位信号的电位进行平移,并输出;第二电位转换模块620输出的电位在第一电位v1和第三电位v3之间切换。

第三显示切换模块630分别与切换信号输入端sw、第一电位转换模块610和第二电位转换模块620电连接,第三显示切换模块630用于响应切换信号输入端sw输入的切换信号,输出第一移位信号的电平转换信号,或者输出第二移位信号的电平转换信号。

电位选择模块640分别与第一显示切换模块300和第三显示切换模块630电连接,电位选择模块640用于响应第一显示切换模块300和第三显示切换模块630输出的电位,输出第一显示切换模块300输出的信号,或者输出第三显示切换模块630输出的信号。

其中,第一电位转换模块610和第二电位转换模块620例如可以是电平转换器。电位选择模块640例如可以是数据选择器。示例性地,通过第二数据选择器的一路信号的电压域为0~5v,通过电位选择模块640的一路信号的电压域为-5~0v,即相同电压域之间进行数据选择。本发明实施例这样设置,实现了对第一锁存及控制模块100输出的三路信号和第二锁存及控制模块200输出的两路信号的电压域扩展。以及本发明实施例无需设置四个数据选择器进行信号选择,仅采用三个数据选择器即实现了电压域的扩展和数据选择,减少了器件的使用数量。

继续参见图12,在上述各实施例的基础上,可选地,扫描驱动电路还包括:第五电位信号输入端vgh、第六电位信号输入端gnd、电位控制信号输入端和电位选择控制模块700。

电位选择控制模块700分别与第五电位信号输入端vgh、第六电位信号输入端gnd、电位控制信号输入端和电位选择模块640电连接,电位选择控制模块700用于响应电位控制信号输入端输入的电位控制信号,导通第五电位信号输入端vgh和电位选择模块640,或者导通第六电位信号输入端gnd和电位信号输入端。

其中,电位控制信号输入端例如可以包括第一电位控制信号输入端xag和第二电位控制信号输入端ag,第一电位控制信号输入端xag和第二电位控制信号输入端ag的电位相反。电位选择模块640例如可以是缓冲器,缓冲器的第一电源输入端与第一显示切换模块300电连接,缓冲器的第二电源输入端与第三显示切换模块630电连接,缓冲器的输入端与电位选择控制模块700,缓冲器的输出端与扫描信号输出端out电连接。当电位选择控制模块700用于响应电位控制信号输入端输入的电位控制信号,导通第六电位信号输入端gnd和电位信号输入端时,在第一显示切换模块300输出0v,第三显示切换模块630输出-5v时,缓冲器将-5v电压输出;在第一显示切换模块300输出5v,第三显示切换模块630输出0v时,缓冲器将5v电压输出,由此实现了电压域为-5v~5v。当电位选择控制模块700用于响应电位控制信号输入端输入的电位控制信号,导通第五电位信号输入端vgh和电位选择模块640时,电位选择模块640的输出电位拉低,实现老化时序信号的输出。

继续参见图12,在上述各实施例的基础上,可选地,扫描驱动电路还包括:第五电位信号输入端vgh、分辨率控制信号输入端、扫描信号输出端和分辨率控制模块800。

扫描信号输出端与第一显示切换模块300电连接。分辨率控制模块800分别与第五电位信号输入端vgh、分辨率控制信号输入端和扫描信号输出端电连接,分辨率控制模块800用于响应分辨率控制信号输入端输入的分辨率控制信号,导通输出第五电位信号输入端vgh和扫描信号输出端。

其中,分辨率控制信号输入端例如可以包括第一分辨率控制信号输入端enbv和第二分辨率控制信号输入端xenbv;第二分辨率控制信号输入端xenbv的第二分辨率控制信号与第一分辨率控制信号输入端enbv的第一分辨率控制信号相反。分辨率控制模块800包括第一晶体管m1、第二晶体管m2、第五反相器810和第六反相器820。第一晶体管m1的控制端与第一分辨率控制信号输入端enbv电连接,第一晶体管m1的第一端与第五电位信号输入端vgh电连接,第一晶体管m1的第二端与扫描信号输出端out电连接。第五反相器810的第一电源输入端与第一分辨率控制信号输入端enbv电连接,第五反相器810的第二电源输入端与第二分辨率控制信号输入端xenbv电连接,第五反相器810的输入端与第一显示切换模块300电连接,第五反相器810的输出端与扫描信号输出端out电连接。第二晶体管m2的控制端与第二分辨率控制信号输入端enbvn电连接,第二晶体管m2的第一端与第六电位信号输入端vss电连接,第二晶体管m2的第二端与扫描信号输出端out电连接。第六反相器820的第一电源输入端与第一分辨率控制信号输入端enbv电连接,第六反相器820的第二电源输入端与第二分辨率控制信号输入端xenbv电连接,第六反相器820的输入端与第三显示切换模块630电连接,第六反相器820的输出端与扫描信号输出端out电连接。

示例性地,当第一分辨率控制信号为低电平,第二分辨率控制信号为高电平时,第五反相器810和第六反相器820断开,从而使得输出部分与前面逻辑电路断开,第一晶体管m1将输出拉至第五电位,第二晶体管m2将输出拉至第六电位。其中,第五电位例如可以是高电平,第六电位例如可以是低电平。

示例性地,该扫描驱动电路为发光控制电路(emit电路),该发光控制电路控制像素电路与发光器件的导通和关断。例如,当发光控制电路输出高电平时,像素电路与发光器件断开。第五电位为高电平,第一分辨率控制信号将分辨率控制模块800导通时,第五电位的高电平传输至扫描信号输出端out,与该扫描驱动电路电连接的像素电路与发光器件断开,发光器件不发光。在一帧内,第一分辨率控制信号可以在高电平和低电平之间变换,在第一分辨率控制信号控制分辨率控制模块800导通时,对应的像素不显示画面;在第一分辨率控制信号控制分辨率控制模块800关断时,对应的像素显示画面。即本发明实施例可以选择开始显示的位置和结束显示的位置,从而实现了显示区域控制的功能,能够使得显示面板输出不同分辨率的画面。

继续参见图12,在上述各实施例的基础上,可选地,扫描驱动电路还包括多个反相器900。其中,奇数个反相器900串联连接可以实现信号的翻转作用,偶数个反相器900串联连接不会对信号的电平状态产生影响。本发明实施例设置多个反相器900有利于提升扫描驱动电路的带载能力。

在上述各实施例的基础上,可选地,输出电压域为-5~0v的支路中的反相器900的数量,与输出电压域为0~5v的支路中的反相器900的数量相等,有利于提升扫描驱动电路输出信号的对称性。

继续参见图12,在上述各实施例的基础上,可选地,该扫描驱动电路还包括复位信号输入端rst、第三晶体管m3和第四晶体管m4。第三晶体管m3的控制端与复位信号输入端rst电连接,第三晶体管m3的第一端与第五电位信号输入端vgh电连接,第三晶体管m3的第二端与第一显示切换模块300的输出端电连接。第四晶体管m4的控制端与复位信号输入端rst电连接,第四晶体管m4的第一端与第六电位信号输入端gnd电连接,第四晶体管m4的第二端与第三显示切换模块630电连接。本发明实施例这样设置,可以实现对扫描信号输出端out信号的复位。

继续参见图12,在上述各实施例的基础上,可选地,第一锁存及控制模块100还包括第五晶体管m5、第二锁存及控制模块200还包括第六晶体管m6、第三锁存及控制模块500还包括第七晶体管m7。第五晶体管m5、第六晶体管m6和第七晶体管m7的控制端均与复位信号输入端rst电连接,第五晶体管m5、第六晶体管m6和第七晶体管m7的第一端均与第五电位信号输入端vgh电连接,第五晶体管m5的第二端与第一下级信号输出端nextn电连接,第六晶体管m6的第二端与第二下级信号输出端nextr电连接,第七晶体管m7的第二端与第三下级信号输出端nextb电连接。本发明实施例这样设置,实现了对锁存器输出信号的复位。

本发明实施例还提供了一种显示面板。该显示面板例如可以是微有机发光二极管显示面板(micro-oled)、有机发光二极管显示面板(oled)、微发光二极管显示面板(micro-led)或者液晶显示面板(lcd)。示例性地,该显示面板可适用于vr显示设备等高分辨率的显示设备,也可以适用于电脑、手机、平板电脑等显示设备。

图13为本发明实施例提供的一种显示面板的结构示意图。参见图13,该显示面板包括:第一时钟信号线10、第二时钟信号线20、切换信号线30、扫描线40和多个如本发明任意实施例所提供的扫描驱动电路40。扫描驱动电路40的第一时钟信号输入端与第一时钟信号线10电连接,扫描驱动电路40的第二时钟信号输入端与第二时钟信号线20电连接,切换信号输入端与切换信号线30电连接,扫描驱动电路40的输出端与扫描线40电连接。多个扫描驱动电路40级联连接。

本发明实施例在显示面板的扫描驱动电路40中设置第一锁存及控制模块输出第一移位信号,第二锁存及控制模块输出第二移位信号,第一锁存及控制模块和第二锁存及控制模块均与第一显示切换模块电连接,可以通过控制第一显示切换模块的导通状态,在扫描驱动电路的扫描信号输出端输出第一移位信号或者第二移位信号。与现有技术相比,本发明实施例可以兼容更多的显示模式,并实现了可切换地显示多种显示模式,从而丰富了扫描驱动电路的扫描方式,丰富了显示面板的显示模式。

图14为本发明实施例提供的一种扫描驱动电路级联连接的结构示意图。参见图14,该显示面板还包括:第三时钟信号线11、第四时钟信号线51、第五时钟信号线21和第六时钟信号线52。

奇数级扫描驱动电路的第一时钟信号输入端与第一时钟信号线10电连接,奇数级扫描驱动电路的第二时钟信号输入端与第二时钟信号线20电连接,奇数级扫描驱动电路的第三时钟信号输入端与第三时钟信号线11电连接,奇数级扫描驱动电路的第四时钟信号输入端与第四时钟信号线51电连接,奇数级扫描驱动电路的第五时钟信号输入端与第五时钟信号线21电连接,奇数级扫描驱动电路的第六时钟信号输入端与第六时钟信号线52电连接。

偶数级扫描驱动电路的第一时钟信号输入端与第三时钟信号线11电连接,偶数级扫描驱动电路的第二时钟信号输入端与第五时钟信号线21电连接,偶数级扫描驱动电路的第三时钟信号输入端与第一时钟信号线10电连接,偶数级扫描驱动电路的第四时钟信号输入端与第六时钟信号线52电连接,偶数级扫描驱动电路的第五时钟信号输入端与第二时钟信号线20电连接,偶数级扫描驱动电路的第六时钟信号输入端与第四时钟信号线51电连接。

图15为本发明实施例提供的一种显示面板的驱动时序示意图。参见图15,在输出典型的时序信号的显示模式下,奇数级扫描驱动电路的输出脉冲与第一时钟信号对应,偶数级扫描驱动电路输出脉冲与第二时钟信号对应。各扫描驱动信号逐级传递下去。

下面就扫描驱动电路输出的扫描信号驱动显示面板实现第一显示模式的原理进行说明。扫描驱动电路50的扫描信号输出端通过扫描线40与显示面板的像素电连接。

图16为本发明实施例提供的一种像素电路的结构示意图。参见图16,该像素电路包括数据信号输入端vdata、第一扫描信号输入端ws_1、第二扫描信号输入端ws_2、第一参考信号端ncp、第二参考信号端vfb、第一电源端elvdd、第二电源端elvss、发光控制信号端emit、驱动晶体管md、输入模块ms1、复位模块ms2、发光控制模块ms3和电容c1。输入模块ms1的控制端与第一扫描信号输入端ws_1电连接,输入模块ms1的第一端与数据信号输入端vdata电连接,输入模块ms1的第二端与驱动晶体管md的控制端电连接。电容c1的第一端与第一参考信号端ncp电连接,电容c1的第二端与驱动晶体管md的控制端电连接。驱动晶体管md的第一端与第一电源端elvdd电连接。复位模块ms2的控制端与第二扫描信号输入端ws_2电连接,复位模块ms2的第一端与第二参考信号端vfb电连接,复位模块ms2的第二端与驱动晶体管md的第二端电连接。发光控制模块ms3的控制端与发光控制信号端emit电连接,发光控制模块ms3的第一端与驱动晶体管md的第二端电连接,发光控制模块ms3的第二端与发光器件oled的阳极电连接。发光器件oled的阴极与第二电源端elvss电连接。

示例性地,该扫描驱动电路为发光控制电路,扫描信号输出端与像素电路的发光控制端emit电连接。典型的时序信号输出模式下,在上级移位信号的第一高电平脉冲阶段,像素电路处于复位阶段,像素电路内部各节点和发光器件阳极做复位。在上级移位信号的第二高电平脉冲阶段时,扫描信号输出端输出高电平,像素电路与发光器件断开,发光器件不发光,像素电路处于数据写入阶段,将数据信号写入驱动晶体管。由此可见,在典型的时序信号输出模式下,在一帧内,仅在上级移位信号的第二高电平脉冲阶段时,扫描信号输出端输出高电平,像素电路与发光器件断开,发光器件不发光。

图17为本发明实施例提供的另一种显示面板的驱动时序示意图。参见图17,示例性地,在输出整体时序信号的显示模式下,各级扫描驱动信号同时输出相同的信号。那么,该显示面板可以实现全部像素同时打开的整体显示。

图18为本发明实施例提供的又一种显示面板的驱动时序示意图。参见图18,示例性地,在输出滚动时序信号的显示模式下,奇数级扫描驱动电路的输出脉冲与第一时钟信号对应,偶数级扫描驱动电路输出脉冲与第二时钟信号对应。各扫描驱动信号逐级传递下去。

下面就扫描驱动电路输出的扫描信号驱动显示面板实现第一显示模式的原理进行说明。扫描驱动电路50的扫描信号输出端通过扫描线40与显示面板的像素电连接。

示例性地,该扫描驱动电路为发光控制电路,扫描信号输出端与像素电路的发光控制端emit电连接。滚动时序信号输出模式下,各级发光控制信号与启动信号的脉冲宽度均相同,其脉冲宽度不受时钟信号的影响。当扫描信号输出端输出高电平,像素电路与发光器件断开,发光器件不发光;当扫描信号输出端输出低电平,像素电路与发光器件导通,发光器件发光。且,发光器件在一帧内的发光时间由启动信号的脉冲宽度确定。

可选地,启动信号的脉冲宽度大于第一时钟信号线50上的第一时钟信号的脉冲宽度,且大于第二时钟信号线60上的第二时钟信号的脉冲宽度。各级扫描驱动电路的扫描信号输出端out依次移位输出扫描信号,且扫描信号的脉冲宽度与启动信号的脉冲宽度相等。

示例性地,滚动时序信号输出模式下,在一帧内,相比于典型的时序信号,上级移位信号的低电平时间大大减少,例如,该低电平脉冲的脉冲宽度仅为一帧时间的20%。那么,像素电路与发光器件导通的时间仅为一帧时间的20%,剩下的时间内,像素电路与发光器件断开,发光器件不发光。因此,在滚动时序信号输出模式下,扫描信号输出端输出的高电平时间超过了上级移位信号的2个高电平脉冲阶段。

图19为本发明实施例提供的又一种显示面板的驱动时序示意图。参见图19,示例性地,在输出滚动擦黑时序信号的显示模式下,奇数级扫描驱动电路的输出脉冲与第一时钟信号对应,偶数级扫描驱动电路输出脉冲与第二时钟信号对应。各扫描驱动信号逐级传递下去。由于第二时钟信号的时钟频率大于第一时钟信号的时钟频率,因此,相邻两级扫描驱动信号输出的间隔较小,扫描完成整个显示面板的时间更短。

图20为本发明实施例提供的又一种显示面板的驱动时序示意图。参见图20,示例性地,在输出明亮时序信号的显示模式下,奇数级扫描驱动电路的输出脉冲与第一时钟信号对应,偶数级扫描驱动电路输出脉冲与第二时钟信号对应。各扫描驱动信号逐级传递下去。

图21为本发明实施例提供的又一种显示面板的驱动时序示意图。参见图21,示例性地,在输出老化时序信号的显示模式下,输出部分与前面逻辑电路断开,各级扫描驱动电路均输出低电平,使得像素电路与发光器件oled导通。

继续参见图14,在上述各实施例的基础上,可选地,该显示面板还包括正向扫描控制信号线61和反向扫描控制信号线62。扫描驱动电路包括正向扫描控制信号输入端u2d和反向扫描控制信号输入端d2u,正向扫描控制信号输入端u2d与正向扫描控制信号线61电连接,反向扫描控制信号输入端d2u与反向扫描控制信号线62电连接。本发明实施例这样设置实现了显示面板的正向扫描和反向扫描,进一步丰富了显示面板的显示模式。

需要说明的是,在上述实施例中示例性地示出了显示面板的分辨率为1920×1200,且分成了三个扫描驱动电路模块emit_2,并非对本发明的限定。在其他实施例中,还可以设置显示面板的分辨率更高,或者设置显示面板的分辨率较低,在实际应用中可以根据需要进行设置。

本发明实施例还提供了一种显示面板的驱动方法。该显示面板的驱动方法可适用于本发明任意实施例所提供的显示面板。图22为本发明实施例提供的一种显示面板的驱动方法的流程示意图。参见图22,该显示面板的驱动方法包括以下步骤:

s110、向第一时钟信号线发送第一时钟信号,向第二时钟信号线发送第二时钟信号,向切换信号线发送切换信号,向第一启动信号线发送第一启动信号,向第二启动信号线发送第二启动信号。

s120、根据第一时钟信号和第一启动信号,驱动多个扫描驱动电路的第一锁存及控制模块依次输出第一移位信号;根据切换信号,驱动多个扫描驱动电路的第一显示切换模块依次输出第一移位信号,驱动扫描驱动电路逐级输出第一扫描信号,显示面板以第一显示模式显示;或者,根据第二时钟信号和第二启动信号,驱动多个扫描驱动电路的第二锁存及控制模块输出第二移位信号;驱动多个扫描驱动电路的第二显示切换模块依次输出第二移位信号,驱动扫描驱动电路逐级输出第二扫描信号,显示面板以第二显示模式显示。

本发明实施例通过根据切换信号,驱动扫描驱动电路逐级输出第一扫描信号,显示面板以第一显示模式显示;或者,驱动扫描驱动电路逐级输出第二扫描信号,显示面板以第二显示模式显示。与现有技术相比,本发明实施例可以兼容更多的显示模式,并实现了可切换地显示多种显示模式,从而丰富了扫描驱动电路的扫描方式。

在上述各实施例的基础上,可选地,第一显示模式包括:第一扫描信号包括第一电平和第二电平,第一电平脉冲的脉冲宽度等于第二时钟信号的脉冲宽度;第二电平用于导通扫描线。

在上述各实施例的基础上,可选地,第二显示模式包括:第二扫描信号包括第一电平和第二电平,第一电平脉冲的脉冲宽度大于第二时钟信号的周期;第二电平用于导通扫描线。

在上述各实施例的基础上,可选地,第二启动信号包括第一电平和第二电平,在一帧内,第二电平脉冲的数量至少为两个。

第二显示模式包括:第二扫描信号包括第一电平和第二电平,在一帧内,第二电平脉冲的数量为至少两个;第二电平用于导通扫描线。

在上述各实施例的基础上,可选地,第二时钟信号的频率大于第一时钟信号的频率;第二启动信号包括第一电平和第二电平,第二启动信号的第二电平脉冲位于一帧时间的后期。

第二扫描信号包括第一电平和第二电平,第二扫描信号的第二电平脉冲位于一帧时间的后期;第二电平用于导通扫描线。

图23为本发明实施例提供的一种显示面板的驱动方法的流程示意图。参见图23,在上述各实施例的基础上,可选地,该显示面板的驱动方法包括以下步骤:

s210、向第一时钟信号线发送第一时钟信号,向第三时钟信号线发送第三时钟信号,向切换信号线发送切换信号,向第一启动信号线发送第一启动信号;

s220、根据切换信号,驱动多个扫描驱动电路的第二显示切换模块导通启动信号输入端和第一锁存及控制模块;

s230、根据第一时钟信号,驱动多个扫描驱动电路的第一锁存器锁存第一启动信号,得到第一下级信号;

s240、根据第一下级信号,驱动多个扫描驱动电路的第二逻辑门电路同时输出第三移位信号;

s250、根据切换信号,驱动第一显示切换模块输出第三移位信号,驱动扫描驱动电路逐级输出第三扫描信号,显示面板以第三显示模式显示。

在上述各实施例的基础上,可选地,显示面板的驱动方法,还包括:

向第五电位信号线发送第五电位信号。

在一帧的部分时间内,向分辨率控制信号线发送分辨率控制信号。

根据分辨率控制信号,驱动分辨率控制模块导通第五电位信号输入端和扫描信号输出端,扫描信号输出端输出第二电平;第二电平用于导通扫描线。

在上述各实施例的基础上,可选地,在一帧内,第二启动信号持续第二电平。

第二显示模式包括:在一帧内,第二扫描信号持续第二电平;第二电平用于导通扫描线。

在上述各实施例的基础上,可选地,显示面板的驱动方法,还包括:

向第五电位信号线发送第五电位信号,向第六电位信号线发送第六电位信号,向电位控制信号线发送电位控制信号。

根据电位控制信号,驱动电位选择控制模块导通第五电位信号输入端和电位选择模块。

驱动电位选择模块输出第二电平;第二电平用于导通扫描线。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1