像素电路、驱动方法及显示装置与流程

文档序号:19934185发布日期:2020-02-14 22:22阅读:131来源:国知局
像素电路、驱动方法及显示装置与流程

本发明涉及显示技术领域,尤指一种像素电路、驱动方法及显示装置。



背景技术:

有机发光二极管(organiclightemittingdiode,oled)面板具有可弯曲,对比度高,功耗低等特点,受到了广泛关注。其中,像素电路是oled面板核心技术内容,具有重要研究意义。一般,oled面板中的oled是由像素电路中的驱动晶体管产生的电流进行驱动发光的。然而,由于工艺的限制和使用时间的增加,驱动晶体管的阈值电压vth会发生不同程度的漂移,从而使得oled面板产生oled发光亮度不均匀的问题。并且,由于oled面板中irdrop(压降)的存在,也会使得oled面板产生oled发光亮度不均匀的问题。



技术实现要素:

本发明实施例提供了一种像素电路、驱动方法及显示装置,用于改善显示装置中发光亮度不均匀的问题。

本发明实施例提供的一种像素电路,包括:输入模块、发光控制模块、补偿模块、第一存储模块,第二存储模块,驱动晶体管和发光器件;其中,

所述输入模块用于在第一扫描信号端的信号控制下,将数据信号端的信号提供给所述驱动晶体管的栅极以及将初始化信号端的信号提供给所述驱动晶体管的第二极;

所述发光控制模块用于在发光控制信号端的信号控制下,将参考电压信号端的信号提供给所述驱动晶体管的栅极以及将所述驱动晶体管的第二极与所述发光器件的第一端导通;

所述补偿模块用于在第二扫描信号端的信号控制下,将电源电压端的信号提供给所述驱动晶体管的第一极;

所述第一存储模块用于存储所述参考电压信号端和所述驱动晶体管的栅极的信号;

所述第二存储模块用于存储所述参考电压信号端和所述驱动晶体管的第二极的信号。

可选地,所述第一存储模块包括第一电容,所述第一电容的第一端与所述驱动晶体管的栅极电连接,所述第一电容的第二端与所述参考电压信号端电连接。

可选地,所述第二存储模块包括第二电容,所述第二电容的第一端与所述参考电压信号端电连接,所述第二电容的第二端与所述驱动晶体管的第二极电连接。

可选地,所述输入模块包括第一开关晶体管和第二开关晶体管;其中,

所述第一开关晶体管的第一端与所述数据信号端电连接,所述第一开关晶体管的控制端与所述第一扫描信号端电连接,所述第一开关晶体管的第二端与所述驱动晶体管的栅极电连接;所述第二开关晶体管的第一端与所述初始化信号端电连接,所述第二开关晶体管的控制端与所述第一扫描信号端电连接,所述第二开关晶体管的第二端与所述驱动晶体管的第二极电连接。

可选地,所述发光控制模块包括第三开关晶体管和第四开关晶体管;其中,

所述第三开关晶体管的第一端与所述参考电压信号端电连接,所述第三开关晶体管的控制端与所述发光控制信号端电连接,所述第三开关晶体管的第二端与所述驱动晶体管的栅极电连接;

所述第四开关晶体管的第一端与所述驱动晶体管的第二极电连接,所述第四开关晶体管的控制端与所述发光控制信号端电连接,所述第四开关晶体管的第二端与所述发光器件的第一端电连接。

可选地,所述补偿模块包括第五开关晶体管,所述第五开关晶体管的第一端与所述电源电压端电连接,所述第五开关晶体管的控制端与所述第二扫描信号端电连接,所述第五开关晶体管的第二端与所述驱动晶体管的第一极电连接。

可选地,所述参考电压信号端的信号的电压大于所述数据信号端的信号的电压。

可选地,所述数据信号端的信号的电压与所述初始化信号端的信号的电压之差大于所述驱动晶体管的阈值电压。

相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种像素电路。

相应地,本发明实施例还提供了一种上述任一种像素电路的驱动方法,包括:数据输入阶段,对第一扫描信号端加载第一电平的信号,对第二扫描信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号;

补偿阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第一电平的信号,对发光控制信号端加载第二电平的信号;

发光阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第一电平的信号,对发光控制信号端加载第一电平的信号。

本发明有益效果如下:

本发明实施例提供的像素电路、驱动方法及显示装置,包括:输入模块、发光控制模块、补偿模块、第一存储模块,第二存储模块,驱动晶体管和发光器件。输入模块可以在第一扫描信号端的信号控制下将数据信号端的信号提供给驱动晶体管的栅极以及将初始化信号端的信号提供给驱动晶体管的第二极。发光控制模块可以在发光控制信号端的信号控制下将参考电压信号端的信号提供给驱动晶体管的栅极以及将驱动晶体管的第二极与发光器件的第一端导通。补偿模块可以在第二扫描信号端的信号控制下将电源电压端的信号提供给驱动晶体管的第一极。第一存储模块可以存储所述参考电压信号端和驱动晶体管的栅极的信号;第二存储模块可以存储所述参考电压信号端和驱动晶体管的第二极的信号。通过上述模块与元件的相互配合,可以对驱动晶体管的阈值电压进行补偿,使得驱动发光器件发光的驱动电流不受驱动晶体管的阈值电压影响,改善由于阈值电压不均匀导致的发光亮度不均的问题。并且,通过上述模块与元件的相互配合,可以对电源电压端的电压进行补偿,使得驱动电流不受电源电压端的电压影响,可以改善由于电源电压端的irdrop导致的发光亮度不均的问题。

附图说明

图1为本发明实施例提供的一种像素电路的结构示意图;

图2为本发明实施例提供的一种像素电路的具体结构示意图;

图3为图2所示的像素电路的电路信号时序图;

图4为本发明实施例提供的驱动方法的流程图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。

除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。

需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。

本发明实施例提供的一种像素电路,如图1所示,包括:输入模块10、发光控制模块20、补偿模块30、第一存储模块40,第二存储模块50,驱动晶体管dtft和发光器件l;其中,

输入模块10用于在第一扫描信号端scan1的信号控制下将数据信号端data的信号提供给驱动晶体管dtft的栅极以及将初始化信号端vinit的信号提供给驱动晶体管dtft的第二极;

发光控制模块20用于在发光控制信号端em的信号控制下将参考电压信号端vref的信号提供给驱动晶体管dtft的栅极以及将驱动晶体管dtft的第二极与发光器件l的第一端导通;

补偿模块30用于在第二扫描信号端scan2的信号控制下将电源电压端elvdd的信号提供给驱动晶体管dtft的第一极;

第一存储模块40用于存储所述参考电压信号端vref和驱动晶体管dtft的栅极的信号;

第二存储模块50用于存储所述参考电压信号端vref和驱动晶体管dtft的第二极的信号。

本发明实施例提供的像素电路,通过上述模块与元件的相互配合,可以对驱动晶体管dtft的阈值电压vth进行补偿,使得驱动发光器件l发光的驱动电流不受驱动晶体管dtft的阈值电压vth影响,改善由于阈值电压vth不均匀导致的发光亮度不均的问题。并且,通过上述模块与元件的相互配合,还可以对电源电压端elvdd的电压进行补偿,使得驱动电流不受电源电压端elvdd的电压影响,可以改善由于电源电压端elvdd的irdrop导致的发光亮度不均的问题。

在具体实施时,在本发明实施例提供的像素电路中,如图1与图2所示,驱动晶体管dtft可以为n型晶体管,对于驱动晶体管dtft为p型晶体管的情况,设计原理与本发明相同,也属于本发明保护的范围。

在具体实施时,在本发明实施例提供的像素电路中,发光器件l的第一端与发光控制模块20电连接,发光器件l的第二端与参考电源端elvss电连接。并且,在具体实施时,发光器件l可以为:有机发光二极管、量子点发光二极管(quantumdotlightemittingdiodes,qled)中的至少一种。例如,发光器件l为oled时,oled的正极为发光器件l的第一端,负极为发光器件l的第二端。

在具体实施时,在本发明实施例提供的像素电路中,如图2所示,第一存储模块40可以包括第一电容c1,第一电容c1的第一端与驱动晶体管dtft的栅极电连接,第一电容c1的第二端与参考电压信号端vref电连接。

在具体实施时,第一电容c1保持电荷守恒,可以储存输入到第一电容c1的第一端的电压,当驱动晶体管dtft的栅极处于浮接状态时,第一电容c1可以保持驱动晶体管dtft的栅极与第一电容c1的第一端的电压之间电压差不变。

在具体实施时,在本发明实施例提供的像素电路中,如图2所示,第二存储模块50可以包括第二电容c2,第二电容c2的第一端与参考电压信号端vref电连接,第二电容c2的第二端与驱动晶体管dtft的第二极电连接。

在具体实施时,第二电容c2保持电荷守恒,可以储存输入到第二电容c2的第二端的电压,当驱动晶体管dtft的第二极处于浮接状态时,第二电容c2以保持驱动晶体管dtft的第二极与第二电容c2的第二端的电压之间电压差不变。

在具体实施时,在本发明实施例提供的像素电路中,如图2所示,输入模块10可以包括:第一开关晶体管t1和第二开关晶体管t2;其中,

第一开关晶体管t1的第一端与数据信号端data电连接,第一开关晶体管t1的控制端与第一扫描信号端scan1电连接,第一开关晶体管t1的第二端与驱动晶体管dtft的栅极电连接。

第二开关晶体管t2的第一端与初始化信号端vinit电连接,第二开关晶体管t2的控制端与第一扫描信号端scan1电连接,第二开关晶体管t2的第二端与驱动晶体管dtft的第二极电连接。

在具体实施时,第一开关晶体管t1在第一扫描信号端scan1的信号控制下处于导通状态时,可以将数据信号端data的信号提供给驱动晶体管dtft的栅极。第二开关晶体管t2在第一扫描信号端scan1的信号控制下处于导通状态时,可以将初始化信号端vinit的信号提供给驱动晶体管dtft的第二极。

在具体实施时,在本发明实施例提供的像素电路中,如图2所示,发光控制模块20可以包括:第三开关晶体管t3和第四开关晶体管t4;其中,

第三开关晶体管t3的第一端与参考电压信号端vref电连接,第三开关晶体管t3的控制端与发光控制信号端em电连接,第三开关晶体管t3的第二端与驱动晶体管dtft的栅极电连接;

第四开关晶体管t4的第一端与驱动晶体管dtft的第二极电连接,第四开关晶体管t4的控制端与发光控制信号端em电连接,第四开关晶体管t4的第二端与发光器件l的第一端电连接。

在具体实施时,第三开关晶体管t3在发光控制信号端em的信号控制下处于导通状态时,可以将参考电压信号端vref的信号提供给驱动晶体管dtft的栅极。第四开关晶体管t4在发光控制信号端em的信号控制下处于导通状态时,可以将驱动晶体管dtft的第二极与发光器件l的第一端导通,以驱动发光器件l发光。

在具体实施时,在本发明实施例提供的像素电路中,如图2所示,补偿模块30可以包括第五开关晶体管t5,第五开关晶体管t5的第一端与电源电压端elvdd电连接,第五开关晶体管t5的控制端与第二扫描信号端scan2电连接,第五开关晶体管t5的第二端与驱动晶体管dtft的第一极电连接。

在具体实施时,第五开关晶体管t5在第二扫描信号端scan2的信号控制下处于导通状态时,可以将电源电压端elvdd的信号提供给驱动晶体管dtft的第一极。

在具体实施时,在本发明实施例提供的上述像素电路中,可以使参考电压信号端vref的信号的电压vr大于数据信号端data的信号的电压vdata,即vr>vdata。

在具体实施时,在本发明实施例提供的上述像素电路中,数据信号端data的信号的电压vdata与初始化信号端vinit的信号的电压vi之差大于驱动晶体管dtft的阈值电压vth。即vdata-vi>vth。

并且,电源电压端elvdd的电压、参考电压信号端vref的信号的电压vr以及数据信号端data的信号电压vdata可以为正电压,参考电源端elvss的电压和初始化信号端vinit的信号的电压vi可以为负电压。当然,上述电压的具体电压值可以根据实际应用环境来设计确定,在此不作限定。

以上仅是举例说明本发明实施例提供的像素电路中各模块的具体结构,在具体实施时,上述各模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。

具体地,为了制作工艺统一,本发明实施例提供的像素电路中,如图2所示,所有晶体管可以均为n型晶体管。当然,所有晶体管也可以均为p型晶体管,在此不作限定。

具体地,在本发明实施例提供的像素电路中,p型晶体管在低电平信号作用下导通,在高电平信号作用下截止;n型晶体管在高电平信号作用下导通,在低电平信号作用下截止。

具体地,在本发明实施例提供的像素电路中,上述各晶体管可以是薄膜晶体管(tft,thinfilmtransistor),也可以是金属氧化物半导体场效应管(mos,metaloxidescmiconductor),在此不作限定。并且根据上述各晶体管的类型不同以及各晶体管的栅极的信号的不同,可以将上述晶体管的第一极作为源极,第二极作为漏极,或者将晶体管的第一极作为漏极,第二极作为源极,在此不作具体区分。

下面结合电路时序图对本发明实施例提供的像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是具体的电压值。

下面以图2所示的像素电路为例,结合电路信号时序图3对本发明实施例提供的上述像素电路的工作过程作以描述。具体地,选取如图3所示的电路信号时序图中的t1、t2、t3三个阶段。

在t1阶段,scan1=1,scan2=0,em=0。

由于scan1=1,第一开关晶体管t1和第二开关晶体管t2导通。由于scan2=0,第五开关晶体管t5截止。由于em=0,第三开关晶体管t3和第四开关晶体管t4截止。

第一开关晶体管t1导通,将数据信号端data的信号提供给驱动晶体管dtft的栅极并储存在第一电容c1的第一端。第二开关晶体管t2导通,将初始化信号端vinit的信号提供给驱动晶体管dtft的第二极并储存在第二电容c2的第二端。

在t2阶段,scan1=0,scan2=1,em=0。

由于scan1=0,第一开关晶体管t1和第二开关晶体管t2截止。由于scan2=1,第五开关晶体管t5导通。由于em=0,第三开关晶体管t3和第四开关晶体管t4截止。

第五开关晶体管t5导通,将电源电压端elvdd的信号提供给驱动晶体管dtft的第一极,第一电容c1仍储存着t1阶段输入的数据信号端data的信号的电压vdata。由于vdata>vi+vth,则驱动晶体管dtft的栅极与第二极电压差为vgs=vdata-vi,使驱动晶体管dtft导通。直到驱动晶体管dtft的栅极与第二极之间的电压差为vth,即驱动晶体管dtft的第二极电压为vdata-vth,驱动晶体管dtft截止。并且,驱动晶体管dtft的第二极电压储存在第二电容c2的第二端。

在t3阶段,scan1=0,scan2=1,em=1。

由于scan1=0,第一开关晶体管t1和第二开关晶体管t2截止。由于scan2=1,第五开关晶体管t5导通。由于em=1,第三开关晶体管t3和第四开关晶体管t4导通。

第三开关晶体管t3导通,将参考电压信号端vref的信号提供给驱动晶体管的栅极,第二电容c2仍储存着t2阶段的信号电压vdata-vth,则驱动晶体管dtft的栅极与第二极电压差为vgs=vr-(vdata-vth)=vr-vdata+vth,由于vr>vdata,驱动晶体管dtft导通。第四开关晶体管t4导通,驱动晶体管dtft的第二极与发光器件l的第一端导通,驱动晶体管dtft输出驱动电流i,使发光器件l发光。

驱动电流i公式:i=k(vgs-vth)2=k(vr-vdata)2,其中,μn代表驱动晶体管dtft的迁移率,cox为单位面积栅氧化层电容,为驱动晶体管dtft的宽长比,相同结构中这些数值相对稳定,可以算作常量。

由上式可以看出,此时驱动晶体管dtft的输出的驱动电流i已经不受驱动晶体管dtft的阈值电压vth与电源电压源elvdd的压降的影响,只与数据信号端data的信号电压vdata和参考电压信号端vref的信号电压vr有关,因此改善了驱动晶体管dtft由于工艺制程及长时间的操作造成阈值电压漂移以及电源电压源elvdd的压降的问题,从而提高显示效果。

基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述像素电路的驱动方法,如图4所示,包括:

s401、数据输入阶段,对第一扫描信号端加载第一电平的信号,对第二扫描信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号;

s402、补偿阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第一电平的信号,对发光控制信号端加载第二电平的信号;

s403、发光阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第一电平的信号,对发光控制信号端加载第一电平的信号。

在具体实施时,第一电平可以为高电平,第二电平可以为低电平。或者第一电平为低电平,第二电平为高电平。

基于同一发明构思,本发明实施例还提供了一种显示装置,该显示装置包括上述任一种像素电路。该显示装置的实施可以参见上述像素电路的实施例,重复之处不再赘述。

在具体实施时,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

本发明实施例提供的像素电路、驱动方法及显示装置,包括:输入模块、发光控制模块、补偿模块、第一存储模块,第二存储模块,驱动晶体管和发光器件。输入模块可以在第一扫描信号端的信号控制下将数据信号端的信号提供给驱动晶体管的栅极以及将初始化信号端的信号提供给驱动晶体管的第二极。发光控制模块可以在发光控制信号端的信号控制下将参考电压信号端的信号提供给驱动晶体管的栅极以及将驱动晶体管的第二极与发光器件的第一端导通。补偿模块可以在第二扫描信号端的信号控制下将电源电压端的信号提供给驱动晶体管的第一极。第一存储模块可以存储所述参考电压信号端和驱动晶体管的栅极的信号;第二存储模块可以存储所述参考电压信号端和驱动晶体管的第二极的信号。通过上述模块与元件的相互配合,可以对驱动晶体管的阈值电压进行补偿,使得驱动发光器件发光的驱动电流不受驱动晶体管的阈值电压影响,改善由于阈值电压不均匀导致的发光亮度不均的问题。并且,通过上述模块与元件的相互配合,可以对电源电压端的电压进行补偿,使得驱动电流不受电源电压端的电压影响,可以改善由于电源电压端的irdrop导致的发光亮度不均的问题。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1