一种显示装置以及驱动方法与流程

文档序号:21020738发布日期:2020-06-09 19:41阅读:301来源:国知局
一种显示装置以及驱动方法与流程

本发明涉及显示技术领域,具体涉及一种显示装置以及驱动方法。



背景技术:

现有技术中,随着客户对手机等智能终端的响应速度的要求,为了提高显示屏的响应速度,显示屏需要提供更高的刷新频率,因此现有技术中,连接aa区数据信号和cofpad的fanout线采用m1和m2双层金属交替布线,而m1金属和m2金属线的寄生电容不同(一般m2走线的寄生电容>m1走线的寄生电容),当高频驱动时,这个fanout线寄生电容的差异会导致奇偶列像素的充电快慢,最终引起显示区出现隔列亮暗的竖纹,影响显示效果。



技术实现要素:

有鉴于此,本发明实施例提供了一种显示装置以及驱动显示装置的驱动方法,解决了现有技术中连接aa区数据信号和cofpad的fanout线采用第一金属走线层和第二金属走线层双层金属交替布线,而第一金属走线层和第二金属走线层的寄生电容不同(一般第二金属走线层的寄生电容>第一金属走线层的寄生电容),当高频驱动时,这个fanout线寄生电容的差异会导致奇偶列像素的充电快慢,最终引起显示区出现隔列亮暗的竖纹,影响显示效果的问题。

为使本发明的目的、技术手段和优点更加清楚明白,以下结合附图对本发明作进一步详细说明。显然,所描述的实施例仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

根据本发明的一个方面,本发明实施例提供了一种显示装置,包括:呈n列m行阵列分布的多个像素;多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及多个数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线在一帧周期内向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光,m和n均为大于等于2的整数,p为2到n之间的整数。

可选的,所述数据写入控制单元包括:数据驱动器,用于为每条数据线提供原始数据信号,所述数据驱动器包括:p个输出端,其中p个所述输出端向为相邻的p个像素提供数据信号的p条所述数据线提供不同的原始数据信号,使所述相邻的p个像素发出p种不同亮度的光。

可选的,所述数据写入控制单元包括:p个薄膜晶体管组,每个所述薄膜晶体管组包括p个子薄膜晶体管,其中,p个所述子薄膜晶体管的第一端同时电连接形成所述薄膜晶体管组的第一端,其中p个所述薄膜晶体管组的第一端与p条所述数据线一一对应电连接,每个所述薄膜晶体管组的p个所述子薄膜晶体管的第二端与p个所述输出端一一对应电连接;

其中,所述显示装置包括为相邻的p个像素提供数据信号的p条所述数据线,p个所述输出端通过p个所述薄膜晶体管组向p条所述数据线提供不同的原始数据信号,其中p个所述输出端分别连接p个所述薄膜晶体管组中的一个所述子薄膜晶体管,使所述相邻的p个像素发出p种不同亮度的光。

可选的,所述数据写入控制单元进一步包括:p个控制信号端,分别一一对应接收p个控制信号,p个所述控制信号端与每个所述薄膜晶体管组的p个所述子薄膜晶体管的控制端一一对应电连接,p个所述控制信号端接收具有导通作用或截止作用的控制信号,使得与每个所述控制信号端一一对应的所述子薄膜晶体管导通或者截止;

其中,每个所述控制信号端同时对应的p个所述子薄膜晶体管属于不同的所述薄膜晶体管组,p个所述子薄膜晶体管的第二端与p个所述输出端一一对应电连接,一个所述控制信号端接收具有导通作用的控制信号,使得每个所述薄膜晶体管组中的一个所述子薄膜晶体管导通,使得p个所述输出端向p条所述数据线提供原始数据信号。

可选的,p个所述控制信号端包括两个控制信号端,分别为第一控制信号端和第二控制信号端;p个所述薄膜晶体管组包括2个所述薄膜晶体管组,分别为第一薄膜晶体管组和第二薄膜晶体管组,其中所述第一薄膜晶体管组包括第一子薄膜晶体管、第二子薄膜晶体管,所述第二薄膜晶体管组包括第三子薄膜晶体管和第四子薄膜晶体管;所述p个控制信号包括第一控制信号和第二控制信号;p个输出端包括第一输出端和第二输出端;

其中,所述第一子薄膜晶体管的源极和所述第二子薄膜晶体管的源极同时与为奇数列像素提供数据信号的数据线电连接,所述第三子薄膜晶体管的源极和所述第四子薄膜晶体管的源极同时与为偶数列像素提供数据信号的数据线电连接,所述第一子薄膜晶体管的漏极和所述第四子薄膜晶体管的漏极与所述第一输出端电连接;所述第二子薄膜晶体管的漏极和所述第三子薄膜晶体管的漏极与所述第二输出端电连接;

所述第一控制信号端,接收第一控制信号,所述第一子薄膜晶体管的栅极与所述第一控制信号端连接,所述第三子薄膜晶体管的栅极与所述第一控制信号端连接,所述第一子薄膜晶体管和所述第三子薄膜晶体管在所述第一控制信号的作用下导通或者截止;

所述第二控制信号端,接收第二控制信号,所述第二子薄膜晶体管的栅极与所述第二控制信号端连接,所述第四子薄膜晶体管的栅极与所述第二控制信号端连接,所述第二子薄膜晶体管和所述第四子薄膜晶体管在所述第二控制信号的作用下导通或者截止。

可选的,包括:处理器,用于为多条扫描线提供扫描信号,处理器向每条所述扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压。

可选的,包括:当处理器对第一行扫描线提供扫描信号时,所述处理器配置为执行以下步骤:将具有第一电压幅值的第一控制信号传输至第一控制信号端,以使得所述所述第一子薄膜晶体管和所述第三子薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端,以使得使得所述第二子薄膜晶体管和所述第四子薄膜晶体管截止,以使得所述第一输出端的原始数据信号通过所述第一子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第二输出端的原始数据信号通过所述第三子薄膜晶体管提供给为偶数列像素提供数据信号的数据线;当处理器对第二行的扫描线提供扫描信号时,所述处理器配置为执行以下步骤:将具有第二电压幅值的第一控制信号传输至第一控制信号端,以使得所述第一子薄膜晶体管和所述第三子薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二控制信号端,以使得所述第二子薄膜晶体管和所述第四子薄膜晶体管导通,以使得所述第二输出端的原始数据信号通过所述第二子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第一输出端的原始数据信号通过所述第四子薄膜晶体管提供给为偶数列像素提供数据信号的数据线;以及当处理器对第三行的扫描线提供扫描信号时,所述处理器配置为执行对第一行扫描线提供扫描信号时的步骤,当处理器对第四行的扫描线提供扫描信号时,所述处理器配置为执行对第二行扫描线提供扫描信号时的步骤,以此类推,直至处理器完成对第n行的扫描线提供扫描信号时所需完成的步骤。

根据本发明的另一方面,还提供一种用于驱动如上述任一项的显示装置的驱动方法,所述显示装置包括:呈n列m行阵列分布的多个像素、多条数据线以及多个数据写入控制单元;所述驱动方法包括:多个所述数据写入控制单元控制多条所述数据线向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光,m和n均为大于等于2的整数,p为2到n之间的整数。

可选的,所述数据写入控制单元包括:数据驱动器、p个薄膜晶体管组和p个控制信号端;所述数据驱动器包括:p个输出端;每个所述薄膜晶体管组包括p个子薄膜晶体管;p个所述子薄膜晶体管的第一端同时电连接形成所述薄膜晶体管组的第一端,其中p个所述薄膜晶体管组的第一端与p条所述数据线一一对应电连接,每个所述薄膜晶体管组的p个所述子薄膜晶体管的第二端与p个所述输出端一一对应电连接;所述驱动方法包括:p个所述控制信号端中的一个所述控制信号端接收控制信号,导通p个所述子薄膜晶体管,其中p个所述子薄膜晶体管分别属于所述p个所述薄膜晶体管组,所述p个输出端通过p个所述子薄膜晶体管向为相邻的p个像素提供数据信号的p条所述数据线提供不同的原始数据信号,使所述相邻的p个像素发出p种不同亮度的光。

可选的,所述数据写入控制单元包括:p个所述控制信号端包括两个控制信号端,分别为第一控制信号端和第二控制信号端;p个所述薄膜晶体管组包括2个所述薄膜晶体管组,分别为第一薄膜晶体管组和第二薄膜晶体管组,其中所述第一薄膜晶体管组包括第一子薄膜晶体管、第二子薄膜晶体管,所述第二薄膜晶体管组包括第三子薄膜晶体管和第四子薄膜晶体管;所述p个控制信号包括第一控制信号和第二控制信号;p个输出端包括第一输出端和第二输出端;处理器,用于为所述多条扫描线提供扫描信号,处理器向每条扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压;

其中,所述第一子薄膜晶体管的源极和所述第二子薄膜晶体管的源极同时与为奇数列像素提供数据信号的数据线电连接,所述第三子薄膜晶体管的源极和所述第四子薄膜晶体管的源极同时与为偶数列像素提供数据信号的数据电连接,所述第一子薄膜晶体管的漏极和所述第四子薄膜晶体管的漏极与所述第一输出端电连接;所述第二子薄膜晶体管的漏极和所述第三子薄膜晶体管的漏极与所述第二输出端电连接;所述第一子薄膜晶体管的栅极与所述第一控制信号端连接,所述第三子薄膜晶体管的栅极与所述第一控制信号端连接;所述第二子薄膜晶体管的栅极与所述第二控制信号端连接,所述第四子薄膜晶体管的栅极与所述第二控制信号端连接;当施加扫描信号至第一行的扫描线时,包括:第一控制信号端接收第一控制信号,所述第一子薄膜晶体管和所述第三子薄膜晶体管在所述第一控制信号的作用下导通,将具有第一电压幅值的第一控制信号传输至第一控制信号端,以使得所述第一子薄膜晶体管和所述第三子薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端,以使得所述第二子薄膜晶体管和所述第四子薄膜晶体管截止,以使得所述第一输出端的原始数据信号通过所述第一子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第二输出端的原始数据信号通过所述第三子薄膜晶体管提供给为偶数列像素提供数据信号的数据线;当施加扫描信号至第二行的扫描线时,包括:所述第二控制信号端接收第二控制信号,所述第二子薄膜晶体管和所述第四子薄膜晶体管在所述第二控制信号的作用下导通;将具有第二电压幅值的第一控制信号传输至第一控制信号端,以使得所述第一子薄膜晶体管和所述第三子薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二控制信号端,以使得所述第二子薄膜晶体管和所述第四子薄膜晶体管导通,以使得所述第二输出端的原始数据信号通过所述第二子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,所述第一输出端的原始数据信号通过所述第四子薄膜晶体管提供给为偶数列像素提供数据信号的数据线。

本发明实施例提供的显示装置,包括呈阵列分布的多个像素、多条数据线以及数据写入控制单元,其中每条数据线分别用于为每列像素提供数据信号,数据写入控制单元来控制多条数据线在一帧周期内向每个像素写入数据信号电压,以使得每行像素中沿行方向排列的每相邻p个像素分别发出p种不同亮度的光,且每列像素中沿列方向排列的每相邻p个像素分别发出p种不同亮度的光,从而使得在一帧周期内,相邻p行对应的p列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

附图说明

图1所示为本发明一实施例提供的一种显示装置的结构示意图;

图2所示为本发明一实施例提供的一种显示装置中的各个像素发出的光的亮度的分布方式;

图3所示为本发明另一实施例提供的一种显示装置中的各个像素发出的光的亮度的分布方式;

图4所示为本发明另一实施例提供的一种显示装置的结构示意图;

图5所示为本发明一实施例提供的一种显示装置的驱动方法的驱动时序图。

具体实施方式

正如背景技术所述,现有技术中连接aa区数据信号和cofpad的fanout线采用第一金属走线层和第二金属走线层双层金属交替布线,而第一金属走线层和第二金属走线层的寄生电容不同(一般第二金属走线层走线的寄生电容>第一金属走线层走线的寄生电容),当高频驱动时,这个fanout线寄生电容的差异会导致奇偶列像素的充电快慢,最终引起显示区出现隔列亮暗的竖纹,影响显示效果的问题。

基于此,本发明提供了一种显示装置,通过数据写入控制单元来控制多条数据线向每个像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光,相邻p行对应的p列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

具体的,本发明提供的显示装置,包括:呈n列m行阵列分布的多个像素;多条数据线,每条数据线分别用于为每列的像素提供数据信号;以及,数据写入控制单元,分别与所述多条数据线电连接,配置为:控制多条所述数据线向每个所述像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光,m和n均为大于等于2的整数,p为2到n之间的整数。

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

图1所示为本发明一实施例提供的一种显示装置的结构示意图。

如图1所示,一种显示装置,包括:呈n行m列的阵列分布的多个像素、多条数据线,多条扫描线以及数据写入控制单元,其中多条数据线分别用于为每列的像素提供数据信号vdata1-vdatam;多条扫描线分别用于为每行的像素提供扫描信号scan1-scann;其中多条数据线和多条扫描线配合向每个所述像素写入数据信号电压,以使得每个像素工作。数据写入控制单元分别与多条数据线一一对应电连接,在扫描信号的配合下,控制多条数据线向每个像素写入数据信号电压,以使得每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光,m和n均为大于等于2的整数,p为2到n之间的整数。从而使得相邻p行对应的p列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

在一实施例中,p=2,每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光包括:奇数行奇数列的像素与偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素与偶数行奇数列的像素发出第二亮度的光,如图2所示。

在一实施例中,p=3,每行像素中沿行方向排列的每相邻三个像素分别发出三种不同亮度的光,其中三种不同亮度的光包括第一亮度的光,第二亮度的光以及第三亮度的光。每列像素中沿列方向排列的每相邻三个像素分别发出三种不同亮度的光,即相邻三个像素发出三种不同亮度的光。能够同时满足每行像素中沿行方向排列的每相邻三个像素分别发出三种不同亮度的光以及每列像素中沿列方向排列的每相邻三个像素分别发出三种不同亮度的光的排列方式有多种,例如相邻三行像素中的相邻三列像素中的第一行像素中:第一列像素发出第一亮度的光、第二列像素发出第二亮度的光,第三列像素发出第三亮度的光;第二行像素中:第一列像素发出第二亮度的光,第二列像素发出第三亮度的光、第三列像素发出第一亮度的光;第三行:第一列发出第三亮度的光、第二列发出第一亮度的光、第三列发出第二亮度的光;第四行:第一列发出第一亮度的光、第二列发出第二亮度的光、第三列发出第三亮度的光;第五行:第一列像素发出第二亮度的光,第二列像素发出第三亮度的光,第三列像素发出第一亮度的光;以此类推,如图3所示。该排列方式中相邻每列像素所发出的光均不同,消除了长度较小的竖纹,宏观上进一步改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

应当理解,呈n列m行阵列分布的多个像素中每行像素中从沿行方向排列的首个像素开始的每计数p个像素分别发出p种不同亮度的光,且每列像素中从沿列方向排列的首个像素开始每计数p个像素分别发出p种不同亮度的光的具体排列方式,可以如上述所述的排列形式,即如图2和图3所示的形式,也可以为其他形式,本发明对此不作限定。

在本发明一实施例中,数据控制单元包括数据驱动器,用于为每条数据线提供原始数据信号,数据驱动器包括:p个输出端,其中p个输出端向为相邻的p个像素提供数据信号的p条数据线提供不同的原始数据信号,使相邻的p个像素发出p种不同亮度的光。换言之,数据驱动器的p个输出端分别和p条数据线电连接,且p条数据线分别为相邻的p个像素提供数据信号,由于p个输出端输出的原始数据信号不同,所以p个输出端通过p条数据线输送给相邻的p个像素的原始数据信号不同,因此在不同的原始数据信号的作用下,相邻的p个像素发出p种不同亮度的光。例如:p=2时,可以包括两个输出端分别为so和se,两个输出端so和se分别对应两个金属走线层:第一金属走线层和第二金属走线层设置;当p=4时,可以包括四个输出端,分别为s1-s4,s1-s4分别对应四个金属走线层设置。

本发明一实施例中,数据写入控制单元包括p个薄膜晶体管组,p个薄膜晶体管组,每个薄膜晶体管组包括p个子薄膜晶体管,其中,p个子薄膜晶体管的第一端同时电连接形成薄膜晶体管组的第一端,其中p个薄膜晶体管组的第一端与p条所述数据线一一对应电连接,每个薄膜晶体管组的p个子薄膜晶体管的第二端与p个输出端一一对应电连接。

同一薄膜晶体管组中的p个子薄膜晶体管的第一端电连接在一起,形成薄膜晶体管组的第一端,薄膜晶体管组的第一端与一条数据线电连接,p个薄膜晶体管组的第一端分别和p条数据线一一对应电连接;同一薄膜晶体管组种的p个子薄膜晶体管的第二端分别和数据驱动器的p个输出端一一电连接。通信时,p个输出端中的每一个输出端分别通过p个薄膜晶体管组中的一个子薄膜晶体管向p个数据线通信,且每一个输出端分别通过的p个薄膜晶体管组中的每个子薄膜晶体管所连接的输出端是不同的。p个输出端通过p个薄膜晶体管组向为相邻的p个像素提供数据信号的p条数据线提供不同的原始数据信号,其中p个输出端分别连接p个薄膜晶体管组中的一个子薄膜晶体管,使相邻的p个像素发出p种不同亮度的光。

例如:p=3,3个薄膜晶体管组分别为第一薄膜晶体管组、第二薄膜晶体管组和第三薄膜晶体管组;第一薄膜晶体管组包括第一子晶体管,第二子晶体管和第三子晶体管;第二薄膜晶体管组包括第四子晶体管,第五子晶体管和第六子晶体管;第三薄膜晶体管组包括第七子晶体管,第八子晶体管和第九子晶体管;p条数据线包括第一数据线,第二数据线和第三数据线,p个输出端包括第一输出端、第二输出端和第三输出端。其中,第一子晶体管,第二子晶体管和第三子晶体管的第一端连接在一起后形成第一晶体管组的第一端,第一晶体管组的第一端与第一数据线电连接,第一子晶体管的第二端与第一输出端电连接,第二子晶体管的第二端与第二输出端电连接,第三子晶体管的第二端与第三输出端电连接;第四子晶体管,第五子晶体管和第六子晶体管的第一端连接在一起后形成第二晶体管组的第一端,第二晶体管组的第一端与第二数据线电连接,第四子晶体管的第二端与第二输出端电连接,第五子晶体管的第二端与第三输出端电连接,第六子晶体管的第二端与第一输出端电连接;第七子晶体管,第八子晶体管和第九子晶体管的第一端连接在一起后形成第三晶体管组的第一端,第三晶体管组的第一端与第三数据线电连接,第七子晶体管的第二端与第三输出端电连接,第八子晶体管的第二端与第一输出端电连接,第九子晶体管的第二端与第二输出端电连接。通信时,第一输出端可以通过第一子晶体管向第一数据线提供原始信号,第二输出端可以通过第四子晶体管向第二数据线提供原始信号,第三输出端可以通过第七子晶体管向第三数据线提供原始信号;或者,第二输出端可以通过第二子晶体管向第一数据线提供原始信号,第三输出端可以通过第五子晶体管向第二数据线提供原始信号,第一输出端可以通过第八子晶体管向第三数据线提供原始信号;再或者,第三输出端可以通过第三子晶体管向第一数据线提供原始信号,第一输出端可以通过第六子晶体管向第二数据线提供原始信号,第二输出端可以通过第九子晶体管向第三数据线提供原始信号。因此,由于第一输出端、第二输出端和第三输出端提供的原始数据信号不同,因此,第一数据信号线、第二数据信号线和第三数据信号线所连接的相邻的3个像素会发出3种不同亮度的光。

本发明一实施例中,数据写入控制单元包括p个控制信号端,分别一一对应接收p个控制信号,p个控制信号端与每个薄膜晶体管组的p个子薄膜晶体管的控制端一一对应电连接,p个控制信号端接收具有导通作用或截止作用的控制信号,使得与每个所述控制信号端一一对应的子薄膜晶体管导通或者截止。每个控制信号端同时对应的p个子薄膜晶体管分别属于不同的薄膜晶体管组,p个子薄膜晶体管的第二端与p个所述输出端一一对应电连接,一个控制信号端接收具有导通作用的控制信号,使得每个薄膜晶体管组中的一个子薄膜晶体管导通,使得p个输出端向p条数据线提供原始数据信号。

例如,当p=3,数据写入控制单元包括3个控制信号端,包括:第一控制信号端,第二控制信号端和第三控制信号端;3个控制信号端分别一一随意接受3个控制信号,分别为第一控制信号,第二控制信号和第三控制信号;第一控制信号端与第一子薄膜晶体管、第四子薄膜晶体管和第七子薄膜晶体管的控制端电连接;第二控制信号端与第二子薄膜晶体管、第五子薄膜晶体管和第八子薄膜晶体管的控制端电连接;第三控制信号端与第三子薄膜晶体管、第六子薄膜晶体管和第九子薄膜晶体管的控制端电连接。通信时,控制信号端接收具有导通作用的第一控制信号,使第一子薄膜晶体管、第四子薄膜晶体管和第七子薄膜晶体管导通;第二控制信号端接收具有截止作用的第二控制信号,使第二子薄膜晶体管、第五子薄膜晶体管和第八子薄膜晶体管截止;第三控制信号端接收具有截止作用的第三控制信号,使第三子薄膜晶体管、第六子薄膜晶体管和第九子薄膜晶体管截止;此时,由于第一子薄膜晶体管、第四子薄膜晶体管和第七子薄膜晶体管导通,第一输出端可以通过第一子晶体管向第一数据线提供原始信号,第二输出端可以通过第四子晶体管向第二数据线提供原始信号,第三输出端可以通过第七子晶体管向第三数据线提供原始信号。或者,第一控制信号端接收具有截止作用的第一控制信号,使第一子薄膜晶体管、第四子薄膜晶体管和第七子薄膜晶体管截止;第二控制信号端接收具有导通作用的第二控制信号,使第二子薄膜晶体管、第五子薄膜晶体管和第八子薄膜晶体管导通;第三控制信号端接收具有截止作用的第三控制信号,使第三子薄膜晶体管、第六子薄膜晶体管和第九子薄膜晶体管截止;此时,由于第二子薄膜晶体管、第五子薄膜晶体管和第八子薄膜晶体管导通,第二输出端可以通过第二子晶体管向第一数据线提供原始信号,第三输出端可以通过第五子晶体管向第二数据线提供原始信号,或者第一输出端可以通过第八子晶体管向第三数据线提供原始信号。再或者,第一控制信号端接收具有截止作用的第一控制信号,使第一子薄膜晶体管、第四子薄膜晶体管和第七子薄膜晶体管截止;第二控制信号端接收具有截止作用的第二控制信号,使第二子薄膜晶体管、第五子薄膜晶体管和第八子薄膜晶体管截止;第三控制信号端接收具有导通作用的第三控制信号,使第三子薄膜晶体管、第六子薄膜晶体管和第九子薄膜晶体管导通;此时,由于第三子薄膜晶体管、第六子薄膜晶体管和第九子薄膜晶体管导通,第三输出端可以通过第三子晶体管向第一数据线提供原始信号,第一输出端可以通过第六子晶体管向第二数据线提供原始信号,或者第二输出端可以通过第九子晶体管向第三数据线提供原始信号。因此,第一数据信号线、第二数据信号线和第三数据信号线所连接的相邻的3个像素会发出3种不同亮度的光。

上述实施例中的例子仅仅是当p=3的情况,实际2≤p≤n,当p为其它数值时,数据写入控制单元的控制方式与p=3时相同,在此不再赘述。

本发明一实施例中,p个控制信号端可以包括两个控制信号端,分别为第一控制信号端和第二控制信号端;p个薄膜晶体管组可以为2个薄膜晶体管组,分别为第一薄膜晶体管组和第二薄膜晶体管组,其中第一薄膜晶体管组包括第一子薄膜晶体管、第二子薄膜晶体管,第二薄膜晶体管组包括第三子薄膜晶体管和第四子薄膜晶体管;p个控制信号包括第一控制信号和第二控制信号;p个输出端包括第一输出端和第二输出端;其中,第一子薄膜晶体管的源极和第二子薄膜晶体管的源极同时与为奇数列像素提供数据信号的数据线电连接,第三子薄膜晶体管的源极和第四子薄膜晶体管的源极同时与为偶数列像素提供数据信号的数据电连接,第一子薄膜晶体管的漏极和第四子薄膜晶体管的漏极与第一输出端电连接;第二子薄膜晶体管的漏极和第三子薄膜晶体管的漏极与第二输出端电连接;第一控制信号端接收第一控制信号,第一子薄膜晶体管的栅极与第一控制信号端连接,第三子薄膜晶体管的栅极与第一控制信号端连接,第一子薄膜晶体管和第三子薄膜晶体管在第一控制信号的作用下导通或者截止;第二控制信号端接收第二控制信号,第二子薄膜晶体管的栅极与第二控制信号端连接,第四子薄膜晶体管的栅极与第二控制信号端连接,第二子薄膜晶体管和第四子薄膜晶体管在第二控制信号的作用下导通或者截止。

本发明一实施例中,显示装置还包括处理器,用于为多条扫描线提供扫描信号,处理器向每条扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压。每行像素是逐行依次扫描的,即每行像素是逐行依次发光的。

本发明一实施例中,当处理器对第一行扫描线提供扫描信号时,处理器配置为执行以下步骤:将具有第一电压幅值的第一控制信号传输至第一控制信号端,以使得第一控制信号端导通并使得第一子薄膜晶体管和第三子薄膜晶体管导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端,以使得第二控制信号端截止并使得第二子薄膜晶体管和第四子薄膜晶体管截止,以使得第一输出端的原始数据信号通过第一子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,第二输出端的原始数据信号通过第三子薄膜晶体管提供给为偶数列像素提供数据信号的数据线,从而使第一行相邻的两个像素发出两种亮度的光,其中相邻的两个像素可以为第一像素和第二像素。第一行的第一像素发出第一亮度的光,第二像素发出第二亮度的光。

当处理器对第二行的扫描线提供扫描信号时,处理器配置为执行以下步骤:将具有第二电压幅值的第一控制信号传输至第一控制信号端,以使得第一子薄膜晶体管和第三子薄膜晶体管截止;将具有第一电压幅值的第二控制信号传输至第二控制信号端,以使得第二子薄膜晶体管和第四子薄膜晶体管导通,以使得第二输出端的原始数据信号通过第二子薄膜晶体管提供给为奇数列像素提供数据信号的数据线,第一输出端的原始数据信号通过第四子薄膜晶体管提供给为偶数列像素提供数据信号的数据线,从而使第二行相邻的两个像素发出两种亮度的光,其中相邻的两个像素可以为第一像素和第二像素。第二行的第一像素发出第二亮度的光,第二像素发出第一亮度的光。

当处理器对第三行的扫描线提供扫描信号时,处理器配置为执行对第一行扫描线提供扫描信号时的步骤,使得第三行第一行的第一像素发出第一亮度的光,第二像素发出第二亮度的光;当处理器对第四行的扫描线提供扫描信号时,处理器配置为执行对第二行扫描线提供扫描信号时的步骤,使得第四行第一行的第一像素发出第二亮度的光,第二像素发出第一亮度的光;以此类推,直至处理器完成对第n行的扫描线提供扫描信号时所需完成的步骤,此时,所述奇数列上像素所发出的不同亮度的光交替排列,所述偶数列上像素所发出的不同亮度的光交替排列。

本发明实施例还提供了驱动上述显示装置的驱动方法,包括:施加控制信号至数据写入控制单元,以使得所述数据写入控制单元控制控制多条所述数据线向每个所述像素写入数据信号电压,以使得每行像素中沿行方向排列的每相邻p个像素分别发出p种不同亮度的光,且每列像素中沿列方向排列的每相邻p个像素分别发出p种不同亮度的光,m和n均为大于等于2的整数,p为2到n之间的整数。从而使得相邻p行对应的p列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

应当理解,每相邻p个像素分别发出p种不同亮度的光,且每列像素中沿列方向排列的每相邻p个像素分别发出p种不同亮度的光的具体排列方式如前述所述,在此不再做赘述。

在一实施例中,所述驱动方法进一步包括:依次施加扫描信号至每条扫描线中,以使得每行像素依次被写入数据信号电压。

在一实施例中,数据写入控制单元包括:数据驱动器、p个薄膜晶体管组和p个控制信号端;数据驱动器包括:p个输出端;每个薄膜晶体管组包括p个子薄膜晶体管;p个子薄膜晶体管的第一端同时电连接形成薄膜晶体管组的第一端,其中p个薄膜晶体管组的第一端与p条数据线一一对应电连接,每个薄膜晶体管组的p个子薄膜晶体管的第二端与p个输出端一一对应电连接。驱动方法包括:p个控制信号端中的一个控制信号端接收控制信号,导通p个子薄膜晶体管,其中p个子薄膜晶体管分别属于p个薄膜晶体管组,p个输出端通过p个子薄膜晶体管向为相邻的p个像素提供数据信号的p条数据线提供不同的原始数据信号,使相邻的p个像素发出p种不同亮度的光。

由于每行像素中沿行方向排列的每相邻p个像素被写入数据线原始数据信号不同,当每行相邻的p个像素被点亮时,所发出的亮度互不相同,因此使得每行像素中沿行方向排列的每相邻p个像素分别发出p种不同亮度的光。由于每列像素中沿列方向排列的每相邻p个像素被写入数据线原始数据信号不同,当每行相邻的p个像素被点亮时,所发出的亮度互不相同,因此每列像素中沿列方向排列的每相邻p个像素分别发出p种不同亮度的光,从而使得在相邻p行对应的p列像素的出现竖纹的规律均不同,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

前述所述的显示装置的具体结构以及显示装置的驱动方法的具体步骤,均跟p有关,为了更好的理解本发明,下面以p等于二为例详细介绍显示装置的结构以及显示装置的驱动方法。

本发明一实施例中,显示装置,如图4所示,包括:呈n行m列的阵列分布的多个像素;p条数据线;p条扫描线,分别用于为每行像素提供扫描信号scan1-scann;p个控制信号端包括两个控制信号端,分别为第一控制信号端sw1和第二控制信号端sw2;p个薄膜晶体管组包括两个薄膜晶体管组,分别为第一薄膜晶体管组和第二薄膜晶体管组,其中第一薄膜晶体管组包括第一子薄膜晶体管m1、第二子薄膜晶体管m2,第二薄膜晶体管组包括第三子薄膜晶体管m3和第四子薄膜晶体管m4;p个控制信号包括第一控制信号和第二控制信号;p个输出端包括第一输出端so和第二输出端se;处理器,用于为多条扫描线提供扫描信号,处理器向每条扫描线依次提供扫描信号,以控制每行像素依次被写入数据信号电压。

其中,第一子薄膜晶体管m1的源极和第二子薄膜晶体管m2的源极同时与为奇数列像素提供数据信号的数据线电连接,第三子薄膜晶体管m3的源极和第四子薄膜晶体管m4的源极同时与为偶数列像素提供数据信号的数据电连接,第一子薄膜晶体管m1的漏极和第四子薄膜晶体管m4的漏极与第一输出端so电连接;第二子薄膜晶体管m2的漏极和第三子薄膜晶体管m3的漏极与第二输出端se电连接;第一子薄膜晶体管m1的栅极与第一控制信号端sw1连接,第三子薄膜晶体管m3的栅极与第一控制信号端sw1连接;第二子薄膜晶体管m2的栅极与第二控制信号端sw2连接,第四子薄膜晶体管m4的栅极与第二控制信号端sw2连接。

在本发明一实施例中,至少一个第一子薄膜晶体管m1为pmos管,至少一个第二子薄膜晶体管m2为pmos管,至少一个第三子薄膜晶体管m3为pmos管,至少一个第四子薄膜晶体管m4为pmos管。

在本发明一实施例中,显示装置进一步包括处理器,用于为多条扫描线提供扫描信号,处理器向每条扫描线依次提供扫描信号,即,首先将扫描信号传输至为第一行像素提供扫描信号的扫描线,然后将扫描信号传输至为第二行像素提供扫描信号的扫描线,再次将扫描信号传输至为第三行像素提供扫描信号的扫描线,依次类推,最后将扫描信号传输至为第n行像素提供扫描信号的扫描线,以使得每行像素依次被写入数据信号电压。

在本发明一实施例中,当施加扫描信号至第一行的扫描线时,包括:第一控制信号端sw1接收第一控制信号,第一子薄膜晶体管m1和第三子薄膜晶体管m3在第一控制信号的作用下导通,将具有第一电压幅值的第一控制信号传输至第一控制信号端sw1,以使得第一子薄膜晶体管m1和第三子薄膜晶体管m3导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端sw2,以使得第二子薄膜晶体管m2和第四子薄膜晶体管m4截止,以使得第一输出端so的原始数据信号通过第一子薄膜晶体管m1提供给为奇数列像素提供数据信号的数据线,第二输出端se的原始数据信号通过第三子薄膜晶体管m3提供给为偶数列像素提供数据信号的数据线;

当施加扫描信号至第二行的扫描线时,包括:第二控制信号端sw2接收第二控制信号,第二薄膜子晶体管和第四子薄膜晶体管m4在第二控制信号的作用下导通;将具有第二电压幅值的第一控制信号传输至第一控制信号端sw1,以使得第一子薄膜晶体管m1和第三子薄膜晶体管m3截止;将具有第一电压幅值的第二控制信号传输至第二控制信号端sw2,以使得第二子薄膜晶体管m2和第四子薄膜晶体管m4导通,以使得第二输出端se的原始数据信号通过第二子薄膜晶体管m2提供给为奇数列像素提供数据信号的数据线,第一输出端so的原始数据信号通过第四子薄膜晶体管m4提供给为偶数列像素提供数据信号的数据线。

通过使用第一控制信号端sw1以及第二控制信号端sw2,第一输出端so和第二输出端se,使得施加在位于奇数行奇数列的像素以及偶数行偶数列的像素的数据信号电压具有第一电平,施加在奇数行偶数列的像素以及偶数行奇数列的像素的数据信号电压具有第二电平,并且第一电平小于第二电平,从而使得在一帧周期内,奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

应当理解,本发明上述实施例提供的薄膜晶体管,例如第一子薄膜晶体管m1、第二子薄膜晶体管m2、第三子薄膜晶体管m3和第四子薄膜晶体管m4均为pmos管,第一电压幅值为低电平的电压值、第二电压幅值为高电平的电压值。同理,本领域技术人员还可以将第一子薄膜晶体管m1、第二子薄膜晶体管m2、第三子薄膜晶体管m3和第四子薄膜晶体管m4选择为为nmos管,第一电压幅值为高电平的电压值、第二电压幅值为低电平的电压值;还可以将第一子薄膜晶体管m1、第二子薄膜晶体管m2、第三子薄膜晶体管m3和第四子薄膜晶体管m4类型设计成不同的类型,施加在相应薄膜晶体管上的电压幅值随着薄膜晶体管的种类而改变。因此本发明对上述显示装置中的第一子薄膜晶体管m1、第二子薄膜晶体管m2、第三子薄膜晶体管m3和第四子薄膜晶体管m4的种类以及施加在相应晶体管上的信号电压幅值不做限定。

本发明实施例还提供了一种显示装置的驱动方法,用于驱动上述所述的显示装置,包括:

将具有第一电压幅值的第一控制信号传输至第一控制信号端sw1,以使得第一子薄膜晶体管m1和第三子薄膜晶体管m3导通;将具有第二电压幅值的第二控制信号传输至第二控制信号端sw2,以使得第二子薄膜晶体管m2和第四子薄膜晶体管m4截止,以使得驱动器中第一输出端so的原始数据信号写入为奇数行奇数列的像素提供数据信号的数据线中;第二输出端se的原始数据信号写入为奇数行偶数列的像素提供数据信号的数据线中。

将具有第二电压幅值的第一控制信号传输至第一控制信号端sw1,以使得第一子薄膜晶体管m1和第三子薄膜晶体管m3截止;将具有第一电压幅值的第二控制信号传输至第二控制信号端sw2,以使得第二子薄膜晶体管m2和第四子薄膜晶体管m4导通,以使得驱动器中的第二输出端se的原始数据信号被写入为偶数行奇数列的像素提供数据信号的数据线中、第一输出端so的原始数据信号被写入为偶数行偶数列的像素提供数据信号的数据线中。

本发明实施例,驱动器中的第一输出端so的原始数据信号被写入为奇数行奇数列、偶数行偶数列像素提供数据信号的信号线中,且同时使得驱动器中的第二输出端se的原始数据信号被写入向偶数行奇数列、奇数行偶数列像素提供数据信号的信号线中,从而使得,当像素被点亮时,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光,奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示屏出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

为了使得更好的理解上述像显示装置,下面接合更为具体的实施例对上述所述显示装置的工作过程进行详细的说明。

一帧周期内每行像素的扫描信号、的第一控制信号以及的第二控制信号的时序图如图5所示。

结合图2和图5,当对第一行像素进行扫描时,首先,第一控制信号具有低电压,使得导通,使得第一子薄膜晶体管m1的栅极电压为低电平,从而使得第一子薄膜晶体管m1导通,使得第三子薄膜晶体管m3的栅极电压为低电平,从而使得第三子薄膜晶体管m3导通。第二控制信号具有高电平,使得截止;使得数据驱动器中的第一输出端so的原始数据信号vdata写入向第一行奇数列的像素提供数据信号的数据线中,数据驱动器中的第二输出端se的原始数据信号vdata写入向第一行偶数列的像素提供数据信号的数据线中。此时,第一行的奇数列的像素具有第一亮度,第一行偶数列的像素具有第二亮度。

当对第二行像素进行扫描时,首先,第一控制信号具有高电平,使得截止,第二控制信号具有低电平,使得导通,使得第二子薄膜晶体管m2和第四子薄膜晶体管m4的栅极电压为低电平,从而使得第二子薄膜晶体管m2和第四子薄膜晶体管m4导通,使得数据驱动器中的第一输出端so原始数据信号vdata写入向第二行偶数列的像素提供数据信号的数据线中,数据驱动器中的第二输出端se原始数据信号vdata写入向第二行奇数列的像素提供数据信号的数据线中。此时,第二行的偶数列的像素具有第一亮度,第二行奇数列的像素具有第二亮度。

当对第三行像素进行扫描时,该行像素的工作过程如上述所述的对第一行像素进行扫描时第一行的像素的工作过程相同。第四行像素进行扫描时,该行像素的工作过程如上述所述的对第二行像素进行扫描时第二行像素的工作过程相同。

依次类推,奇数行的像素进行扫描时,该行像素的工作过程如上述所述的对第一行像素进行扫描时第一行的像素的工作过程相同。第偶数行像素进行扫描时,该行像素的工作过程如上述所述的对第二行像素进行扫描时第二行像素的工作过程相同。

当对显示装置中的n行像素扫描完毕时,并对每个像素进行点亮时,显示装置中的n行像素中,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光,从而使得奇数行和偶数行对应的像素的出现竖纹的规律相反,实现互补,宏观上改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

在一进一步的实施例中,相邻两帧周期内,第一帧周期内,对显示装置中的n行像素扫描完毕时,并对每个像素进行点亮时,显示装置中的n行像素中,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第一亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第二亮度的光。在第二帧周期内,对显示装置中的n行像素扫描完毕时,并对每个像素进行点亮时,显示装置中的n行像素中,位于奇数行奇数列的像素以及偶数行偶数列的像素发出第二亮度的光,奇数行偶数列的像素以及偶数行奇数列的像素发出第一亮度的光。从而实现了隔帧时每个像素发出的光的亮度相反,宏观上进一步改善了显示出现竖纹的问题,从而避免出现竖纹的问题,提高了显示的品质。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1