像素电路、驱动方法、显示基板、制作方法和显示装置与流程

文档序号:28640374发布日期:2022-01-26 17:47阅读:82来源:国知局
像素电路、驱动方法、显示基板、制作方法和显示装置与流程

1.本发明涉及显示技术领域,尤其涉及一种像素电路、驱动方法、显示基板、制作方法和显示装置。


背景技术:

2.现有的像素电路在工作时,在低灰阶显示时,由于驱动电路的控制端的电位比驱动电路的第一端高,补偿控制电路中的晶体管的漏电流由驱动电路的控制端流向驱动电路的第一端,使得所述驱动电路的控制端的电位降低;由于所述驱动电路的控制端的电位控制所述驱动电路产生的驱动电流,因此会使得所述发光元件发光不稳定,出现显示不良。


技术实现要素:

3.本发明的主要目的在于提供一种像素电路、驱动方法、显示基板、制作方法和显示装置,解决现有的像素电路在发光阶段由于驱动电路的控制端的电位降低而导致的显示不良现象。
4.为了达到上述目的,本发明实施例提供了一种像素电路,包括发光元件、驱动电路、补偿控制电路和单向导通电路;
5.所述补偿控制电路的第一端与所述驱动电路的第一端电连接,所述补偿控制电路的第二端与所述单向导通电路的第一端电连接,所述补偿控制电路的控制端与栅线电连接,所述补偿控制电路用于在所述栅线提供的栅极驱动信号的控制下,控制所述补偿控制电路的第一端与所述补偿控制电路的第二端之间连通;
6.所述单向导通电路的第二端与所述驱动电路的控制端电连接,所述单向导通电路用于当所述补偿控制电路的第二端的电位与所述驱动电路的控制端的电位之间的差值大于或等于导通电压时,控制所述补偿控制电路的第二端与所述驱动电路的控制端之间连通,并用于当所述补偿控制电路的第二端的电位与所述驱动电路的控制端的电位之间的差值小于导通电压时,控制所述补偿控制电路的第二端与所述驱动电路的控制端之间断开;
7.所述驱动电路用于在其控制端的电位的控制下,控制所述驱动电路的第一端与所述驱动电路的第二端之间连通,产生用于驱动所述发光元件的驱动电流。
8.可选的,所述单向导通电路包括控制二极管;
9.所述控制二极管的阳极与所述补偿控制电路的第二端电连接,所述控制二极管的阴极与所述驱动电路的控制端电连接。
10.可选的,本发明至少一实施例所述的像素电路还包括稳压电路;
11.所述稳压电路与所述单向导通电路的第一端电连接,用于对所述单向导通电路的第一端的电位进行稳压。
12.可选的,所述稳压电路包括稳压电容;
13.所述稳压电容的第一端与所述单向导通电路的第一端电连接,所述稳压电容的第二端与直流电压端电连接。
14.可选的,所述补偿控制电路包括第一晶体管,所述驱动电路包括驱动晶体管;
15.所述第一晶体管的控制极与所述栅线电连接,所述第一晶体管的第一极所述驱动晶体管的第一极电连接,所述第一晶体管的第二极与所述单向导通电路的第一端电连接;
16.所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
17.可选的,本发明至少一实施例所述的像素电路还包括数据写入电路、第一发光控制电路和第二发光控制电路;
18.所述数据写入电路分别与所述栅线、数据线和所述驱动电路的第二端电连接,用于在所述栅极驱动信号的控制下,将所述数据线提供的数据电压写入所述驱动电路的第二端;
19.所述第一发光控制电路分别与发光控制线、电源电压线和所述驱动电路的第二端电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述电源电压线与所述驱动电路的第二端之间连通;
20.所述第二发光控制电路分别与所述发光控制线、所述驱动电路的第一端与所述发光元件的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极电连接;
21.所述发光元件的第二极与第一电压线连接。
22.可选的,本发明至少一实施例所述的像素电路还包括储能电路;
23.所述储能电路与所述驱动电路的控制端电连接,用于储存电能。
24.可选的,本发明至少一实施例所述的像素电路还包括复位电路和初始化电路;
25.所述复位电路分别与复位控制线、第一初始电压端和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的控制端;
26.所述初始化电路分别与初始控制线、第二初始电压端和所述发光元件的第一极电连接,用于在所述初始控制线提供的初始控制信号的控制下,将所述第二初始电压端提供的第二初始电压写入所述发光元件的第一极。
27.可选的,所述数据写入电路包括第二晶体管,所述第一发光控制电路包括第三晶体管,所述第二发光控制电路包括第四晶体管;
28.所述第二晶体管的控制极与所述栅线电连接,所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述驱动电路的第二端电连接;
29.所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述电源电压线电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;
30.所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动电路的第一端电连接,所述第四晶体管的第二极与所述发光元件的第一极电连接。
31.可选的,所述储能电路包括存储电容;
32.所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与电源电压线电连接。
33.可选的,所述复位电路包括第五晶体管,所述初始化电路包括第六晶体管;
34.所述第五晶体管的控制极与复位控制线电连接,所述第五晶体管的第一极与所述第一初始电压端电连接,所述第五晶体管的第二极与所述驱动电路的控制端电连接;
35.所述第六晶体管的控制极与所述初始控制线电连接,所述第六晶体管的第一极与所述第二初始电压端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
36.本发明实施例还提供了一种驱动方法,应用于上述的像素电路,显示周期包括发光阶段;所述驱动方法包括:
37.在发光阶段,单向导通电路控制补偿控制电路的第二端与驱动电路的控制端之间断开,以控制所述驱动电路的控制端与所述驱动电路的第一端之间断开。
38.可选的,显示周期还包括设置于所述发光阶段之前的复位阶段和补偿阶段,所述像素电路还包括数据写入电路、第一发光控制电路、第二发光控制电路、复位电路和初始化电路;所述驱动方法还包括:
39.在所述复位阶段,复位电路在复位控制信号的控制下,将第一初始电压写入驱动电路的控制端,以使得在所述补偿阶段开始时,所述驱动电路能够导通其第一端与所述驱动电路的第二端之间的连接;
40.在所述补偿阶段,补偿控制电路在栅极驱动信号的控制下,控制所述驱动电路的第一端与所述单向导通电路的第一端之间连通,所述单向导通电路控制其第一端与所述驱动电路的控制端之间连通;数据线提供数据电压vdata,数据写入电路在所述栅极驱动信号的控制下,将所述数据电压vdata写入所述驱动电路的第二端;初始化电路在初始控制信号的控制下,将第二初始电压写入发光元件的第一极,以使得所述发光元件不发光;
41.在所述补偿阶段开始时,通过向所述储能电路充电而改变所述驱动电路的控制端的电位,直至所述驱动电路断开其第一端与所述驱动电路的第二端之间的连接;
42.在所述发光阶段,第一发光控制电路在发光控制信号的控制下,控制电源电压线与所述驱动电路的第二端之间连通,第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通,驱动电路产生驱动电流,以驱动所述发光元件发光。
43.本发明实施例还提供了一种显示基板,包括设置于基底上的上述的像素电路。
44.本发明实施例还提供了一种显示基板的制作方法,用于制作上述的显示基板,所述显示基板中的像素电路包括单向导通电路,所述单向导通电路包括控制二极管;所述控制二极管包括p型半导体材料部、n型半导体材料部,以及,设置于所述p型半导体材料部与所述n型半导体材料部之间的本征半导体材料部;所述显示基板的制作方法包括:
45.通过一次构图工艺,形成所述p型半导体材料部、所述n型半导体材料部、所述本征半导体材料部和所述像素电路中的晶体管的有源层。
46.本发明实施例还提供了一种显示装置,包括上述的显示基板。
47.本发明实施例所述的像素电路、驱动方法、显示基板、制作方法和显示装置采用单向导通电路,以在发光阶段,单向导通电路控制补偿控制电路的第二端与驱动电路的控制端之间断开,以控制所述驱动电路的控制端与所述驱动电路的第一端之间断开,以避免由于补偿控制电路中的晶体管的漏电流而导致驱动电路的控制端的电位降低而导致的显示不良现象,能够在发光阶段稳定所述驱动电路的控制端的电位。
附图说明
48.图1是本发明实施例所述的像素电路的结构图;
49.图2a是本发明至少一实施例所述的像素电路的结构图;
50.图2b是控制二极管的i-v曲线;
51.图2c是本发明至少一实施例所述的显示基板的截面图;
52.图3是本发明至少一实施例所述的像素电路的结构图;
53.图4是本发明至少一实施例所述的像素电路的结构图;
54.图5是本发明至少一实施例所述的像素电路的结构图;
55.图6是本发明至少一实施例所述的像素电路的结构图;
56.图7是本发明至少一实施例所述的像素电路的结构图;
57.图8是本发明至少一实施例所述的像素电路的电路图;
58.图9是本发明如图8所示的像素电路的至少一实施例的工作时序图;
59.图10是本发明至少一实施例所述的像素电路的电路图。
具体实施方式
60.下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
61.本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。
62.在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述第一极可以为漏极,所述第二极可以为源极;或者,所述第一极可以为源极,所述第二极可以为漏极。
63.如图1所示,本发明实施例所述的像素电路包括发光元件(图1中未示出)、驱动电路10、补偿控制电路11和单向导通电路12;
64.所述补偿控制电路11的第一端与所述驱动电路10的第一端电连接,所述补偿控制电路11的第二端与所述单向导通电路12的第一端电连接,所述补偿控制电路11的控制端与栅线gate电连接,所述补偿控制电路11用于在所述栅线gate提供的栅极驱动信号的控制下,控制所述补偿控制电路11的第一端与所述补偿控制电路11的第二端之间连通;
65.所述单向导通电路12的第二端与所述驱动电路10的控制端电连接,所述单向导通电路12用于当所述补偿控制电路11的第二端的电位与所述驱动电路10的控制端的电位之间的差值大于或等于导通电压时,控制所述补偿控制电路11的第二端与所述驱动电路10的控制端之间连通,并用于当所述补偿控制电路11的第二端的电位与所述驱动电路10的控制端的电位之间的差值小于导通电压时,控制所述补偿控制电路11的第二端与所述驱动电路10的控制端之间断开;
66.所述驱动电路10用于在其控制端的电位的控制下,控制所述驱动电路10的第一端与所述驱动电路10的第二端之间连通,产生用于驱动所述发光元件的驱动电流。
67.在图1中,标号为n1的为与所述驱动电路10的控制端电连接的第一节点,标号为n2
的为与所述驱动电路10的第二端电连接的第二节点,标号为n3的为与所述驱动电路的10的第一端电连接的第三节点。
68.本发明实施例采用单向导通电路12,以在发光阶段,单向导通电路12控制补偿控制电路11的第二端与驱动电路10的控制端之间断开,以控制所述驱动电路10的控制端与所述驱动电路的第一端10之间断开,以避免由于补偿控制电路11中的晶体管的漏电流而导致驱动电路10的控制端的电位降低而导致的显示不良现象,能够在发光阶段稳定所述驱动电路10的控制端的电位。
69.在本发明至少一实施例中,所述发光元件可以为有机发光二极管,但不以此为限。
70.可选的,所述单向导通电路包括控制二极管;
71.所述控制二极管的阳极与所述补偿控制电路的第二端电连接,所述控制二极管的阴极与所述驱动电路的控制端电连接。
72.如图2a所示,在图1所示的像素电路的实施例的基础上,所述单向导通电路12包括控制二极管d1;
73.所述控制二极管d1的阳极与所述补偿控制电路11的第二端电连接,所述控制二极管d1的阴极与所述驱动电路10的控制端电连接。
74.在相关技术中,在制作完tft(薄膜晶体管)之后,需要对tft进行aging(老化)处理;在制作完tft之后,由于tft的性能不稳定,需要对tft的三个电极(栅极、源极和漏极)给相应的电压,使得tft正常工作一段时间,使得tft的性能稳定。然而对tft进行老化处理会增加tft的漏电流。而在制作完控制二极管之后,不需要进行老化处理,控制二极管的漏电流较小且稳定,有效改善了tft aging后仍然出现的翘尾(漏电流ioff大)所引起的显示不良。
75.图2b是控制二极管d1的i-v曲线,在所述i-v曲线中,横轴是二极管的阳极与二极管的阴极之间的电压差u,单位为v,纵轴是流过二极管的电流i,单位为a。
76.在本发明至少一实施例中,可以在制作像素电路包括的晶体管的同时,制作所述控制二极管d1;
77.所述控制二极管d1包括p型半导体材料部、n型半导体材料部,以及,设置于所述p型半导体材料部与所述n型半导体材料部之间的本征半导体材料部;
78.在制作包括所述像素电路的显示基板时,可以通过一次构图工艺形成所述p型半导体材料部、所述n型半导体材料部、所述本征半导体材料部,以及,所述像素电路包括的晶体管的有源层,以简化工艺流程。
79.如图2c所示,所述显示基板可以包括衬底基板p0、缓冲层p1、半导体层、第一栅绝缘层p3、第二栅绝缘层p4、像素界定层p5和源漏金属层;
80.所述半导体层包括p型半导体材料部p21、本征半导体材料部p22和n型半导体材料部p23;
81.所述源漏金属层包括阳极p61和阴极p62;
82.所述阳极p61通过过孔与所述p型半导体材料部p21耦接,所述阴极p62通过过孔与所述n型半导体材料部p23耦接。
83.本发明至少一实施例所述的像素电路还可以包括稳压电路;
84.所述稳压电路与所述单向导通电路的第一端电连接,用于对所述单向导通电路的
第一端的电位进行稳压。
85.在具体实施时,本发明至少一实施例所述的像素电路还可以包括稳压电路,以稳定所述单向导通电路的第一端的电位,防止由于补偿控制电路包括的晶体管的控制极的电压变化引起的控制电压与补偿控制电路包括的晶体管之间电压的改变,导致的驱动电路的第一端的电位的变化。
86.如图3所示,在图1所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还可以包括稳压电路30;
87.所述稳压电路30与所述单向导通电路12的第一端电连接,用于对所述单向导通电路12的第一端的电位进行稳压。
88.可选的,所述稳压电路包括稳压电容;
89.所述稳压电容的第一端与所述单向导通电路的第一端电连接,所述稳压电容的第二端与直流电压端电连接。
90.在本发明至少一实施例中,所述直流电压端可以为地端或低电压端,但不以此为限。
91.可选的,所述补偿控制电路包括第一晶体管,所述驱动电路包括驱动晶体管;
92.所述第一晶体管的控制极与所述栅线电连接,所述第一晶体管的第一极所述驱动晶体管的第一极电连接,所述第一晶体管的第二极与所述单向导通电路的第一端电连接;
93.所述驱动晶体管的控制极为所述驱动电路的控制端,所述驱动晶体管的第一极为所述驱动电路的第一端,所述驱动晶体管的第二极为所述驱动电路的第二端。
94.如图4所示,在图1所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还可以包括数据写入电路41、第一发光控制电路42和第二发光控制电路43;
95.所述数据写入电路41分别与所述栅线gate、数据线data和所述驱动电路10的第二端电连接,用于在所述栅极驱动信号的控制下,将所述数据线data提供的数据电压vdata写入所述驱动电路10的第二端;
96.所述第一发光控制电路42分别与发光控制线em、电源电压线vdd和所述驱动电路10的第二端电连接,用于在所述发光控制线em提供的发光控制信号的控制下,控制所述电源电压线vdd与所述驱动电路10的第二端之间连通;
97.所述第二发光控制电路43分别与所述发光控制线em、所述驱动电路10的第一端与所述发光元件e的第一极电连接,用于在所述发光控制信号的控制下,控制所述驱动电路10的第一端与发光元件e1的第一极电连接;
98.所述发光元件e1的第二极与第一电压线v1电连接。
99.在本发明至少一实施例中,所述第一电压线v1可以为低电压线,但不以此为限。
100.在本发明至少一实施例中,所述发光元件e1可以为有机发光二极管,所述发光元件e1的第一极可以为阳极,所述发光元件e1的第二极可以为阴极,但不以此为限。
101.本发明如图4所示的像素电路的至少一实施例在工作时,所述数据写入电路41控制数据电压写入,第一发光控制电路42和第二发光控制电路43进行发光控制。
102.本发明如图5所示的像素电路的至少一实施例与本发明如图4所示的像素电路的至少一实施例的区别在于:本发明如图5所示的像素电路的至少一实施例还包括稳压电路
30;
103.所述稳压电路30与所述单向导通电路12的第一端电连接,用于对所述单向导通电路12的第一端的电位进行稳压。
104.在本发明至少一实施例中,所述的像素电路还可以包括储能电路;
105.所述储能电路与所述驱动电路的控制端电连接,用于储存电能,维持所述驱动电路的控制端的电位。
106.在具体实施时,本发明至少一实施例所述的像素电路还包括复位电路和初始化电路;
107.所述复位电路分别与复位控制线、第一初始电压端和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压写入所述驱动电路的控制端,以使得在补偿阶段开始时,所述驱动电路能够控制其第一端与所述驱动电路的第二端之间连通;
108.所述初始化电路分别与初始控制线、第二初始电压端和所述发光元件的第一极电连接,用于在所述初始控制线提供的初始控制信号的控制下,将所述第二初始电压端提供的第二初始电压写入所述发光元件的第一极,以控制所述发光元件不发光,清除所述发光元件的第一极残留的电荷。
109.本发明至少一实施例所述的像素电路还可以包括复位电路和初始化电路,复位电路控制对所述驱动电路的控制端的电位进行复位,初始化电路用于对发光元件的第一极的电位进行初始化。
110.如图6所示,在图4所示的像素电路的至少一实施例的基础上,本发明至少一实施例所述的像素电路还可以包括储能电路60、复位电路61和初始化电路62;
111.所述储能电路60与所述驱动电路10的控制端电连接,用于储存电能;
112.所述复位电路61分别与复位控制线reset、第一初始电压端和所述驱动电路10的控制端电连接,用于在所述复位控制线reset提供的复位控制信号的控制下,将所述第一初始电压端提供的第一初始电压vinit1写入所述驱动电路10的控制端;
113.所述初始化电路62分别与初始控制线i0、第二初始电压端和所述发光元件e1的第一极电连接,用于在所述初始控制线i0提供的初始控制信号的控制下,将所述第二初始电压端提供的第二初始电压vinit2写入所述发光元件e1的第一极。
114.在本发明至少一实施例中,所述初始控制线i0可以为栅线,所述第一初始电压vinit1可以与所述第二初始电压vinit2相同,但不以此为限。
115.本发明如图6所示的像素电路的至少一实施例在工作时,显示周期可以包括先后设置的复位阶段、补偿阶段和发光阶段;
116.在所述复位阶段,复位电路61在复位控制信号的控制下,将第一初始电压vinit1写入驱动电路10的控制端,以使得在所述补偿阶段开始时,所述驱动电路10能够导通其第一端与所述驱动电路的第二端之间的连接;
117.在所述补偿阶段,补偿控制电路11在栅极驱动信号的控制下,控制所述驱动电路10的第一端与所述单向导通电路12的第一端之间连通,所述单向导通电路12控制其第一端与所述驱动电路10的控制端之间连通;数据线data提供数据电压vdata,数据写入电路41在所述栅极驱动信号的控制下,将所述数据电压vdata写入所述驱动电路10的第二端;初始化
电路62在初始控制信号的控制下,将第二初始电压vinit2写入发光元件e1的第一极,以使得所述发光元件e1不发光;
118.在所述补偿阶段开始时,通过向所述储能电路60充电而改变所述驱动电路10的控制端的电位,直至所述驱动电路10断开其第一端与所述驱动电路10的第二端之间的连接;
119.在所述发光阶段,第一发光控制电路42在发光控制信号的控制下,控制电源电压线vdd与所述驱动电路10的第二端之间连通,第二发光控制电路43在所述发光控制信号的控制下,控制所述驱动电路10的第一端与所述发光元件e1的第一极之间连通,驱动电路10产生驱动电流,以驱动所述发光元件e1发光。
120.本发明如图7所示的像素电路的至少一实施例与本发明如图6所示的像素电路的至少一实施例的区别在于:本发明如图7所示的像素电路的至少一实施例还包括稳压电路30;
121.所述稳压电路30与所述单向导通电路12的第一端电连接,用于对所述单向导通电路12的第一端的电位进行稳压。
122.可选的,所述数据写入电路包括第二晶体管,所述第一发光控制电路包括第三晶体管,所述第二发光控制电路包括第四晶体管;
123.所述第二晶体管的控制极与所述栅线电连接,所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述驱动电路的第二端电连接;
124.所述第三晶体管的控制极与所述发光控制线电连接,所述第三晶体管的第一极与所述电源电压线电连接,所述第三晶体管的第二极与所述驱动电路的第二端电连接;
125.所述第四晶体管的控制极与所述发光控制线电连接,所述第四晶体管的第一极与所述驱动电路的第一端电连接,所述第四晶体管的第二极与所述发光元件的第一极电连接。
126.可选的,所述储能电路包括存储电容;
127.所述存储电容的第一端与所述驱动电路的控制端电连接,所述存储电容的第二端与电源电压线电连接。
128.可选的,所述复位电路包括第五晶体管,所述初始化电路包括第六晶体管;
129.所述第五晶体管的控制极与复位控制线电连接,所述第五晶体管的第一极与所述第一初始电压端电连接,所述第五晶体管的第二极与所述驱动电路的控制端电连接;
130.所述第六晶体管的控制极与所述初始控制线电连接,所述第六晶体管的第一极与所述第二初始电压端电连接,所述第六晶体管的第二极与所述发光元件的第一极电连接。
131.如图8所示,在图6所示的像素电路的至少一实施例的基础上,所述补偿控制电路11包括第一晶体管t1,所述驱动电路包括驱动晶体管t0;所述单向导通电路12包括控制二极管d1;所述发光元件为有机发光二极管o1;
132.所述第一晶体管t1的栅极与所述栅线gate电连接,所述第一晶体管t1的漏极所述驱动晶体管t1的漏极电连接,所述第一晶体管t1的源极与所述控制二极管d1的阳极电连接;
133.所述控制二极管d1的阴极与所述驱动晶体管t0的栅极电连接;
134.所述数据写入电路41包括第二晶体管t2,所述第一发光控制电路42包括第三晶体管t3,所述第二发光控制电路43包括第四晶体管t4;
135.所述第二晶体管t2的栅极与所述栅线gate电连接,所述第二晶体管t2的源极与所述数据线data电连接,所述第二晶体管t2的漏极与所述驱动晶体管t0的源极电连接;
136.所述第三晶体管t3的栅极与所述发光控制线em电连接,所述第三晶体管t3的源极与所述电源电压线vdd电连接,所述第三晶体管t3的漏极与所述驱动晶体管t0的源极电连接;
137.所述第四晶体管t4的栅极与所述发光控制线em电连接,所述第四晶体管t4的源极与所述驱动晶体管t0的漏极电连接,所述第四晶体管t4的漏极与所述有机发光二极管o1的阳极电连接;所述有机发光二极管o1的阴极与低电压线vss电连接;
138.所述储能电路60包括存储电容cst;
139.所述存储电容cst的第一端与所述驱动晶体管t0的栅极电连接,所述存储电容cst的第二端与电源电压线vdd电连接;
140.所述复位电路61包括第五晶体管t5,所述初始化电路62包括第六晶体管t6;
141.所述第五晶体管t5的栅极与复位控制线reset电连接,所述第五晶体管t5的源极与初始电压端电连接,所述第五晶体管t5的漏极与所述驱动晶体管t0的栅极电连接;所述初始电压端用于提供初始电压vinit;
142.所述第六晶体管t6的栅极与栅线gate电连接,所述第六晶体管t6的源极与所述初始电压端电连接,所述第六晶体管t6的漏极与所述有机发光二极管o1的阳极电连接。
143.在如图8所示的像素电路的至少一实施例中,所述第一初始电压端与所述第二初始电压端都为所述初始电压端,所述初始控制线为所述栅线gate,但不以此为限。
144.在图8所示的像素电路的至少一实施例中,所有的晶体管都为p型薄膜晶体管,但不以此为限。
145.在图8中,标号为n1的为第一节点,标号为n2的为第二节点,标号为n3的为第三节点,标号为n4的为第四节点。
146.如图9所示,本发明如图8所示的像素电路的至少一实施例在工作时,显示周期可以包括先后设置的复位阶段s1、补偿阶段s2和发光阶段s3;
147.在所述复位阶段s1,reset提供低电压信号,gate提供高电压信号,em提供高电压信号,t5打开,以将vinit写入n1,使得在补偿阶段开始时,t0能够打开;
148.在所述补偿阶段s2,reset提供高电压信号,gate提供低电压信号,em提供高电压信号,t5关断,t1打开,t2打开,t6打开,数据线data提供数据电压vdata,以将vdata写入n2,vinit写入o1的阳极,以使得o1不发光,并清除o1的阳极残留的电荷;d1导通,以控制n1和n3之间连通;
149.在所述补偿阶段s2开始时,t0导通,通过数据电压vdata为cst充电,以提升n1的电位,直至n1的电位变为vdata+vth,t0关断;其中,vth为t0的阈值电压;
150.在发光阶段s3,reset提供高电压信号,gate提供高电压信号,em提供低电压信号,t3和t4导通,d1关断,以防止t1的漏电流对n1的电位的影响;t0驱动o1发光,t0的栅源电压为vdata+vth-vd,vd为vdd提供的电源电压的电压值;t0驱动o1发光的驱动电流的电流值为k(vdata-vd)2;k为t0的电流系数,所述驱动电流的电流值与vth无关,以能够补偿驱动晶体管的阈值电压。
151.本发明如图8所示的像素电路的至少一实施例在工作时,在低灰阶显示时,vdata
例如可以为6v,在发光阶段,n1的电位vn1可以为(6+vth)v,此时n3的电位vn3小于4.6v,vdd提供的电源电压的电压值vd可以为4.6v,因此如若不采用d1,n1的电位vn1大于n3的电位vn3,则t1的漏电流会降低n1的电位;本发明至少一实施例采用控制晶体管d1,在发光阶段,d1关断,使得t1的漏电流不会影响n1的电位。
152.本发明如图10所示的像素电路的至少一实施例与本发明如图8所示的像素电路的至少一实施例的区别在于:本发明如图10所示的像素电路的至少一实施例还包括稳压电路30;所述稳压电路30包括稳压电容c0;
153.所述稳压电容c0的第一端与所述控制二极管d1的阳极电连接,所述稳压电容c0的第二端与直流电压端vs电连接。
154.本发明如图10所示的像素电路的至少一实施例在工作时,所述稳压电容c0可以维持所述控制二极管d1的阳极的电位,防止t1的栅极电压的变化引起d1与t1之间电压的改变对n1的电位的影响。
155.本发明实施例所述的驱动方法,应用于上述的像素电路,显示周期包括发光阶段;所述驱动方法包括:
156.在发光阶段,单向导通电路控制补偿控制电路的第二端与驱动电路的控制端之间断开,以控制所述驱动电路的控制端与所述驱动电路的第一端之间断开,以避免由于补偿控制电路中的晶体管的漏电流而导致驱动电路的控制端的电位降低而导致的发光不良现象,能够在发光阶段稳定所述驱动电路的控制端的电位。
157.在具体实施时,显示周期还可以包括设置于所述发光阶段之前的复位阶段和补偿阶段,所述像素电路还包括数据写入电路、第一发光控制电路、第二发光控制电路、复位电路和初始化电路;所述驱动方法还包括:
158.在所述复位阶段,复位电路在复位控制信号的控制下,将第一初始电压写入驱动电路的控制端,以使得在所述补偿阶段开始时,所述驱动电路能够导通其第一端与所述驱动电路的第二端之间的连接;
159.在所述补偿阶段,补偿控制电路在栅极驱动信号的控制下,控制所述驱动电路的第一端与所述单向导通电路的第一端之间连通,所述单向导通电路控制其第一端与所述驱动电路的控制端之间连通;数据线提供数据电压vdata,数据写入电路在所述栅极驱动信号的控制下,将所述数据电压vdata写入所述驱动电路的第二端;初始化电路在初始控制信号的控制下,将第二初始电压写入发光元件的第一极,以使得所述发光元件不发光;
160.在所述补偿阶段开始时,通过向所述储能电路充电而改变所述驱动电路的控制端的电位,直至所述驱动电路断开其第一端与所述驱动电路的第二端之间的连接;
161.在所述发光阶段,第一发光控制电路在发光控制信号的控制下,控制电源电压线与所述驱动电路的第二端之间连通,第二发光控制电路在所述发光控制信号的控制下,控制所述驱动电路的第一端与所述发光元件的第一极之间连通,驱动电路产生驱动电流,以驱动所述发光元件发光。
162.本发明实施例所述的显示基板包括设置于基底上的上述的像素电路。
163.在制作本发明实施例所述的显示基板时,可以在制作所述像素电路包括的晶体管的同时,制作所述控制二极管,以简化工艺流程。
164.本发明实施例所述的显示基板的制作方法,用于制作上述的显示基板,所述显示
基板中的像素电路包括单向导通电路,所述单向导通电路包括控制二极管;所述控制二极管包括p型半导体材料部、n型半导体材料部,以及,设置于所述p型半导体材料部与所述n型半导体材料部之间的本征半导体材料部;所述显示基板的制作方法包括:
165.通过一次构图工艺,形成所述p型半导体材料部、所述n型半导体材料部、所述本征半导体材料部和所述像素电路中的晶体管的有源层,以简化工艺流程。
166.本发明实施例所述的显示装置包括上述的显示基板。
167.本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
168.以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1