像素电路、像素电路的控制方法和显示面板与流程

文档序号:31050338发布日期:2022-08-06 06:53阅读:来源:国知局

技术特征:
1.一种像素电路,其特征在于,包括:初始化控制单元(10)、数据写入控制单元(20)、驱动三极管(30)、发光单元(40)、阈值电压补偿单元(50)和第二开关元件(60),其中:所述初始化控制单元(10)连接所述驱动三极管(30)的漏极;所述驱动三极管(30)的源极连接数据写入控制单元(20)和所述第二开关元件(60)的第一端;所述第二开关元件(60)的第二端连接第一电路节点(n1);所述发光单元(40)连接所述第一电路节点(n1);所述阈值电压补偿单元(50)包括开关元件(51)和电容(52),其中:所述电容(52)的第一端连接所述第一电路节点(n1);所述电容(52)的第二端连接第二电路节点(n2);所述开关元件(51)的第一端连接所述第二电路节点(n2);所述开关元件(51)的第二端连接所述初始化控制单元(10);以及,所述驱动三极管(30)的栅极连接所述第二电路节点(n2)。2.如权利要求1所示的像素电路,其特征在于,所述数据写入控制单元(20)具体包括第一p型晶体管,其中:所述第一p型晶体管的源极连接数据电压;所述第一p型晶体管的漏极连接所述驱动三极管(30)的源极;以及,所述第一p型晶体管的栅极连接模拟电压。3.如权利要求1所示的像素电路,其特征在于,所述第二开关元件(60)具体包括第二p型晶体管,其中:所述第二p型晶体管的栅极连接扫描电压;所述第二p型晶体管的源极连接所述驱动三极管(30)的源极;所述第二p型晶体管的漏极连接所述第一电路节点(n1)。4.如权利要求3所示的像素电路,其特征在于,所述开关元件(51)具体包括第一n型晶体管,其中:所述第一n型晶体管的栅极连接扫描电压;所述第一n型晶体管的漏极连接所述初始化控制单元(10);以及,所述第一n型晶体管的源极连接所述第二电路节点(n2)。5.如权利要求1所示的像素电路,其特征在于,所述像素电路还包括第三开关元件(70),其中:所述第三开关元件(70)的第一端连接所述第一电路节点(n1);所述第三开关元件(70)的第二端连接标准电压。6.如权利要求4所示的像素电路,其特征在于,所述第三开关元件(70)具体包括第二n型晶体管,其中:所述第二n型晶体管的源极连接所述第一电路节点(n1);所述第二n型晶体管的漏极连接所述标准电压;以及,所述第二n型晶体管的栅极连接扫描电压。7.如权利要求1所示的像素电路,其特征在于,所述初始化控制单元(10)具体包括第三n型晶体管,其中:所述第三n型晶体管的栅极连接模拟电压;
所述第三n型晶体管的源极连接所述驱动三极管(30)的漏极和所述开关元件(51)的第二端;以及,所述第三n型晶体管的漏极连接阳极电压。8.如权利要求1所示的像素电路,其特征在于,所述驱动三极管(30)具体包括n型晶体管。9.一种像素电路的控制方法,其特征在于,所述像素电路为权利要求1-8任一项所述的像素电路,所述方法包括:在初始化阶段,导通所述开关元件(51),并通过所述初始化控制单元控制对所述第二电路节点(n2)的电压进行初始化;在数据写入阶段,断开所述初始化控制单元,并通过所述数据写入控制单元(20)控制向所述驱动三极管(30)写入数据电压;在发光阶段,断开所述开关元件(51),并导通所述第二开关元件(60),以利用阳极电压生成的驱动电流驱动所述发光单元(40)。10.一种显示面板,其特征在于,包括如上述权利要求1-8任一项所述的像素电路。

技术总结
本申请提供像素电路、像素电路的控制方法和显示面板。像素电路包括:初始化控制单元、数据写入控制单元、驱动三极管、发光单元、阈值电压补偿单元和第二开关元件,初始化控制单元连接驱动三极管的漏极;驱动三极管的源极连接数据写入控制单元和第二开关元件的第一端;第二开关元件的第二端连接第一电路节点;发光单元连接第一电路节点;阈值电压补偿单元包括开关元件和电容,电容的第一端连接第一电路节点;电容的第二端连接第二电路节点;开关元件的第一端连接第二电路节点;开关元件的第二端连接初始化控制单元;以及,驱动三极管的栅极连接第二电路节点。能够通过该阈值电压补偿单元对阈值电压进行补偿,从而降低显示面板的亮度不均的情况。均的情况。均的情况。


技术研发人员:高雪岭 谭仲齐
受保护的技术使用者:北京欧铼德微电子技术有限公司
技术研发日:2022.04.25
技术公布日:2022/8/5
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1