显示装置的制作方法

文档序号:32525869发布日期:2022-12-13 21:00阅读:25来源:国知局
1.本发明涉及一种显示装置。
背景技术
::2.随着信息化社会的发展,对用于显示图像的显示装置的需求以多样的形态增加。例如,显示装置应用于诸如智能电话、数码相机、笔记本计算机、导航仪以及智能电视之类的多样的电子设备。由于显示装置包括使显示面板的像素能够自发光的发光元件,从而可以在没有向显示面板提供光的背光单元的情况下显示图像。3.显示装置在进行快速画面转换时可以以可变频率方式接收数字视频数据。显示装置可能根据频率而发生空白时段的差异。例如,频率越低,显示装置的空白时段越长。由此,在借由低频而显示的图像的亮度与借由高频而显示的图像的亮度之间可能发生差异。技术实现要素:4.本发明所要解决的技术问题在于提供一种在执行频率可变驱动的情况下能够改善驱动频率之间的亮度差的显示装置。5.本发明的技术问题并不限于以上提及的技术问题,本领域技术人员可以从以下记载明确理解未提及的其他技术问题。6.用于解决上述技术问题的一实施例的一种显示装置包括:显示面板,包括配备有发出光的发光元件且连接到数据线及感测线的像素;时序控制部,基于数字视频数据的输入频率改变所述显示面板的驱动频率;以及数据驱动部,在帧时段的数据寻址时段期间基于所述数字视频数据向所述数据线供应数据电压,并且在感测时段期间从所述感测线接收感测信号,其中,在所述数字视频数据改变的情况下,所述数据驱动部在所述数据寻址时段期间将所述感测线连接到初始化电压线,在所述数字视频数据不改变的情况下,所述数据驱动部在所述数据寻址时段期间将所述感测线连接到高阻抗。7.所述像素可以在紧接所述帧时段的数据寻址时段之后的空白时段期间发出光,并且在所述驱动频率改变的情况下,所述数据寻址时段的长度可以被保持且所述空白时段的长度可以被改变。8.所述数据驱动部可以在以第一驱动频率驱动的第一帧时段及以小于所述第一驱动频率的第二驱动频率驱动的第二帧时段期间驱动所述像素,并且所述第一帧时段的空白时段的长度可以短于所述第二帧时段的空白时段的长度。9.所述像素可以包括:第一晶体管,布置于驱动电压线与所述发光元件之间,以向所述发光元件供应驱动电流;第二晶体管,基于第一栅极信号而连接所述数据线与作为所述第一晶体管的栅极电极的第一节点;以及第三晶体管,基于第二栅极信号而连接所述感测线与作为所述第一晶体管的源极电极的第二节点。10.所述数据驱动部可以在所述数据寻址时段期间向所述第二晶体管供应数据电压。11.在所述数字视频数据不改变的情况下,所述第三晶体管可以在所述数据寻址时段期间截止。12.在所述数字视频数据不改变的情况下,所述第三晶体管的栅极电极可以在所述数据寻址时段期间接收栅极导通电压的所述第二栅极信号,并且所述第三晶体管的源极电极可以通过所述感测线电连接于所述高阻抗。13.所述数据驱动部可以包括:模数转换器,将所述感测信号转换为数字数据;第一开关元件,基于第一开关信号而将所述感测线连接到所述高阻抗或所述初始化电压线;以及第二开关元件,基于第二开关信号而将所述感测线连接到所述模数转换器。14.在所述数字视频数据改变的情况下,所述时序控制部可以在所述数据寻址时段期间向所述第一开关元件供应具有将所述感测线连接到所述初始化电压线的位值的第一开关信号。15.在所述数字视频数据不改变的情况下,所述时序控制部可以在所述数据寻址时段期间向所述第一开关元件供应具有将所述感测线连接到所述高阻抗的位值的第一开关信号。16.所述数据驱动部可以包括:模数转换器,将所述感测信号转换为数字数据;第一开关元件,基于第一开关信号而将所述感测线连接到所述高阻抗;第二开关元件,基于第二开关信号而将所述感测线连接到所述初始化电压线;以及第三开关元件,基于第三开关信号而将所述感测线连接到所述模数转换器。17.在所述数字视频数据不改变的情况下,所述时序控制部可以在所述数据寻址时段期间将高电平的第一开关信号供应到所述第一开关元件。18.在所述数字视频数据改变的情况下,所述时序控制部可以在所述数据寻址时段期间将高电平的第二开关信号供应到所述第二开关元件。19.用于解决上述技术问题的一实施例的一种显示装置包括:显示面板,包括配备有发出光的发光元件且连接到数据线及感测线的像素;时序控制部,基于数字视频数据的输入频率改变所述显示面板的驱动频率;以及数据驱动部,基于所述数字视频数据向所述数据线供应数据电压,并且从所述感测线接收感测信号,其中,所述像素包括:第一晶体管,布置于驱动电压线与所述发光元件之间,以向所述发光元件供应驱动电流;第二晶体管,基于第一栅极信号而连接所述数据线与作为所述第一晶体管的栅极电极的第一节点;以及第三晶体管,基于第二栅极信号而连接作为所述第一晶体管的源极电极的第二节点与作为所述感测线的第三节点,在所述数字视频数据改变的情况下,所述数据驱动部将所述感测线连接到初始化电压线,在所述数字视频数据不改变的情况下,所述数据驱动部将高阻抗连接到所述第三节点。20.所述数据驱动部可以在帧时段的数据寻址时段期间向所述第二晶体管供应所述数据电压,并且在所述数字视频数据不改变的情况下,所述第三晶体管可以在所述数据寻址时段期间截止。21.在所述数字视频数据不改变的情况下,所述第三晶体管的栅极电极可以在所述数据寻址时段期间接收栅极导通电压的第二栅极信号,并且所述第三晶体管的源极电极可以通过所述感测线电连接于所述高阻抗。22.所述数据驱动部可以包括:模数转换器,将所述感测信号转换为数字数据;第一开关元件,基于第一开关信号而将所述感测线连接到所述高阻抗或所述初始化电压线;以及第二开关元件,基于第二开关信号而将所述感测线连接到所述模数转换器。23.在所述数字视频数据改变的情况下,所述时序控制部可以向所述第一开关元件供应具有将所述感测线连接到所述初始化电压线的位值的第一开关信号,在所述数字视频数据不改变的情况下,所述时序控制部可以向所述第一开关元件供应具有将所述感测线连接到所述高阻抗的位值的第一开关信号。24.所述数据驱动部可以包括:模数转换器,将所述感测信号转换为数字数据;第一开关元件,基于第一开关信号而将所述感测线连接到所述高阻抗;第二开关元件,基于第二开关信号而将所述感测线连接到所述初始化电压线;以及第三开关元件,基于第三开关信号而将所述感测线连接到所述模数转换器。25.在所述数字视频数据不改变的情况下,所述时序控制部可以将高电平的第一开关信号供应到所述第一开关元件,在所述数字视频数据改变的情况下,所述时序控制部可以将高电平的第二开关信号供应到所述第二开关元件。26.其他实施例的具体事项包括于详细的说明及附图。27.根据实施例的显示装置,可以在数字视频数据不改变的情况下在数据寻址时段期间将感测线连接到高阻抗。在此情况下,发光元件的第一电极与感测线之间的晶体管的栅极电极可以接收高电平的栅极信号,但是晶体管的源极电极连接到高阻抗而晶体管可以截止,并可以稳定地保持发光元件的第一电极的电压。因此,在不改变数字视频数据且执行频率可变驱动的情况下,显示装置可以省略数据寻址时段的亮度重置,并可以改善驱动频率之间的亮度差。28.根据实施例的效果不限于以上例示的内容,在本说明书内包括有更加多样的效果。附图说明29.图1是示出根据一实施例的显示装置的立体图。30.图2是示出根据一实施例的显示装置的框图。31.图3是示出根据一实施例的显示装置的数据驱动部及像素的电路图。32.图4是示出根据一实施例的显示装置的信号及电压的时序图。33.图5是示出根据一实施例的显示装置中在图4的第一时段期间的像素的操作的电路图。34.图6是示出根据一实施例的显示装置中在图4的第二时段期间的像素的操作的电路图。35.图7是示出根据一实施例的显示装置中在感测时段的信号及电压的时序图。36.图8是示出根据一实施例的显示装置中在图7的第三时段期间的像素的操作的电路图。37.图9是示出根据一实施例的显示装置中在图7的第四时段期间的像素的操作的电路图。38.图10是示出根据另一实施例的显示装置的数据驱动部及像素的电路图。39.图11是示出根据另一实施例的显示装置的信号及电压的时序图。40.图12是示出根据另一实施例的显示装置中在图11的第一时段期间的像素的操作的电路图。41.图13是示出根据另一实施例的显示装置中在图11的第二时段期间的像素的操作的电路图。42.图14是示出根据另一实施例的显示装置中在图11的第三时段期间的像素的操作的电路图。43.图15是示出根据另一实施例的显示装置中在图11的第四时段期间的像素的操作的电路图。44.图16是示出根据另一实施例的显示装置中在图11的第五时段期间的像素的操作的电路图。45.图17是示出根据又一实施例的显示装置的数据驱动部及像素的电路图。46.图18是示出根据又一实施例的显示装置的信号及电压的时序图。47.图19是示出根据又一实施例的显示装置中在图18的第一时段期间的像素的操作的电路图。48.图20是示出根据又一实施例的显示装置中在图18的第二时段期间的像素的操作的电路图。49.图21是示出根据又一实施例的显示装置中在图18的第三时段期间的像素的操作的电路图。50.图22是示出根据又一实施例的显示装置中在图18的第四时段期间的像素的操作的电路图。51.图23是示出根据另一实施例的显示装置中在图18的第五时段期间的像素的操作的电路图。52.附图标记说明53.10:显示装置ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ100:显示面板54.200:数据驱动部ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ210:栅极驱动部55.300:时序控制部ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ400:电源供应部56.500:数据电路板ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ600:控制电路板57.700:图形装置ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀsp:像素58.gwl:第一栅极线ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀgsl:第二栅极线59.dl:数据线ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀsel:感测线60.vddl:驱动电压线ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀvssl:低电位线61.vil:初始化电压线ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀhiz:高阻抗62.adc:模数转换器ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀdac:数模转换器63.st1、st2、st3:第一晶体管、第二晶体管、第三晶体管64.sw1、sw2、sw3:第一开关元件、第二开关元件、第三开关元件具体实施方式65.参照与附图一起详细后述的实施例,可以明确本发明的优点和特征以及达成这些的方法。然而本发明可以实现为彼此不同的多样的形态,而不限于以下公开的实施例,并且提供本实施例的目的仅在于使本发明的公开完整并向本发明所属
技术领域
:中具有普通知识的人员完整地告知本发明的范围,本发明仅由权利要求的范围所定义。66.当元件(elements)或层被描述为位于其他元件或层“之上(on)”时,包括元件(elements)或层在其他元件或层的紧邻的上方或中间夹设有其他元件或其他层的情况。在整个说明书中,相同的附图标记指代相同的构成要素。用于说明实施例的附图中公开的形状、尺寸、比率、角度、数量等是示例性的,本发明不限于所示出的事项。67.虽然“第一”、“第二”等用于叙述多样的构成要素,但这些构成要素显然不受限于这些术语。这些术语仅用于将一个构成要素与其他构成要素进行区分。因此,以下提及的第一构成要素在本发明的技术思想内,显然也可以是第二构成要素。68.本发明的多个实施例的各个特征可以局部或整体地彼此结合或组合,技术上可以进行多样的联动及驱动,各个实施例可以彼此独立地实施,也可以通过相关关系一起实施。69.以下,参照附图对本发明的具体实施例进行说明。70.图1是示出根据一实施例的显示装置的立体图。71.参照图1,显示装置10是显示运动图像或静止图像的装置,不仅可以用作诸如移动电话(mobilephone)、智能电话(smartphone)、平板pc(tabletpersonalcomputer)、智能手表(smartwatch)、手表电话(watchphone)、移动通信终端、电子记事本、电子书、便携式多媒体播放器(pmp:portablemultimediaplayer)、导航仪以及超移动pc(umpc:ultramobilepc)等的便携式电子设备的显示画面,还可以用作诸如电视、笔记本计算机、监视器、广告牌、物联网(iot:internetofthings)装置等的多样的产品的显示画面。72.显示装置10可以包括显示面板100、数据驱动部200、时序控制部300、电源供应部400、数据电路板500及控制电路板600。73.显示面板100可以形成为具有第一方向(x轴方向)上的长边和与第一方向(x轴方向)交叉的第二方向(y轴方向)上的短边的矩形形态的平面。第一方向(x轴方向)上的长边与第二方向(y轴方向)上的短边相遇的边角(corner)可以以具有预定曲率的方式圆滑地形成,或者可以形成为直角。显示面板100的平面形态不限于四边形,可以形成为其他多边形、圆形或椭圆形。显示面板100可以平坦地形成,但不限于此。例如,显示面板100可以包括形成在左右侧末端并具有恒定曲率或变化曲率的曲面部。显示面板100可以形成为具有柔性,使得显示面板100可以弯曲、翘曲、弯折、折叠或卷曲。74.显示面板100可以包括显示图像的显示区域da和布置于显示区域da周围的非显示区域nda。显示区域da可以占据显示面板100的大部分区域。显示区域da可以布置于显示面板100的中心。显示区域da可以包括显示图像的多个像素sp(参照图2)。75.多个像素sp中的每一个可以包括发出光的发光元件ed(参照图3)。发光元件ed可以包括包含有机发光层的有机发光二极管(organiclightemittingdiode)、包含量子点发光层的量子点发光二极管(quantumdotlightemittingdiode)、包含无机半导体的无机发光二极管(inorganiclightemittingdiode)以及微型发光二极管(microled)中的至少一种,但不限于此。76.非显示区域nda可以布置为与显示区域da相邻。非显示区域nda可以是显示区域da的外侧区域。非显示区域nda可以布置为围绕显示区域da。非显示区域nda可以是显示面板100的边缘区域。77.非显示区域nda可以包括栅极驱动部210(参照图2)、扇出线及垫部。栅极驱动部210可以向显示区域da的栅极线供应栅极信号。扇出线可以将数据驱动部200与显示区域da的数据线dl(参照图2)电连接。垫部可以与数据电路板500电连接。例如,垫部可以布置于显示面板100的一侧边缘,并且栅极驱动部210可以布置于与显示面板100的一侧边缘相邻的另一侧边缘,但不限于此。78.数据驱动部200可以输出驱动显示面板100的信号和电压。数据驱动部200可以向数据线dl供应数据电压vdata(参照图4)。数据驱动部200可以向电源线供应电源电压,并可以向栅极驱动部210供应栅极控制信号。数据驱动部200可以形成为集成电路(ic:integratedcircuit)且以覆晶薄膜(cof:chiponfilm)方式安装于数据电路板500上。又例如,数据驱动部200可以通过玻璃上芯片(cog:chiponglass)方式、塑料上芯片(cop:chiponplastic)方式或超声波接合方式安装于显示面板100的非显示区域nda。79.时序控制部300可以安装于控制电路板600上,并可以通过配备于控制电路板600上的用户连接器来接收从显示驱动系统或图形装置700(参照图2)供应的数字视频数据data(参照图2)和时序同步信号。时序控制部300可以基于时序同步信号将数字视频数据data对齐以适合于像素布置结构,并可以将对齐的数字视频数据data供应到数据驱动部200。时序控制部300可以基于时序同步信号生成数据控制信号dcs(参照图2)和栅极控制信号。时序控制部300可以基于数据控制信号dcs控制数据驱动部200的数据电压vdata的供应时序,并可以基于栅极控制信号控制栅极驱动部210的栅极信号的供应时序。80.电源供应部400可以安装于控制电路板600上,并可以向显示面板100和数据驱动部200供应电源电压。例如,电源供应部400可以生成驱动显示面板100的多个像素sp和数据驱动部200的驱动电压vdd(参照图2)或高电位电压。81.数据电路板500可以布置于在显示面板100的一侧边缘布置的垫部上。数据电路板500可以利用诸如各向异性导电膜(anisotropicconductivefilm)之类的导电粘合部件而附着于垫部。数据电路板500可以通过各向异性导电膜而电连接于显示面板100的信号线。显示面板100可以从数据电路板500接收数据电压vdata及驱动电压vdd。例如,数据电路板500可以是诸如柔性印刷电路板(flexibleprintedcircuitboard)之类的柔性膜(flexiblefilm)、印刷电路板(printedcircuitboard)或覆晶薄膜(chiponfilm)。82.控制电路板600可以利用诸如各向异性导电膜、自组装各向异性导电膏(sap:self-assemblyanisotropicconductivepaste)之类的低电阻且高可靠性材料等而附着于数据电路板500。控制电路板600可以电连接于数据电路板500。控制电路板600可以是柔性印刷电路板(flexibleprintedcircuitboard)或印刷电路板(printedcircuitboard)。83.图2是示出根据一实施例的显示装置的框图。84.参照图2,显示装置10可以包括显示面板100、数据驱动部200、栅极驱动部210、时序控制部300、电源供应部400及图形装置700。85.显示面板100的显示区域da可以包括多个像素sp,并且多个像素sp中的每一个可以连接到第一栅极线gwl、第二栅极线gsl、数据线dl及感测线sel。86.第一栅极线gwl及第二栅极线gsl可以沿第一方向(x轴方向)延伸,并可以沿第二方向(y轴方向)彼此隔开。第一栅极线gwl及第二栅极线gsl可以连接在栅极驱动部210与像素sp之间。第一栅极线gwl及第二栅极线gsl可以分别向像素sp供应栅极信号。87.数据线dl及感测线sel可以沿第二方向(y轴方向)延伸,并可以沿第一方向(x轴方向)彼此隔开。数据线dl及感测线sel可以连接在数据驱动部200与像素sp之间。数据线dl可以向像素sp供应数据电压vdata。感测线sel可以向像素sp供应初始化电压vint,并可以从像素sp接收感测信号。88.数据驱动部200可以从时序控制部300接收数字视频数据data及数据控制信号dcs。数据驱动部200可以基于数字视频数据data生成数据电压vdata,并可以根据数据控制信号dcs将数据电压vdata供应到数据线dl。例如,数据电压vdata可以与第一栅极信号同步且供应到多个像素sp中选定的像素sp。数据电压vdata可以确定像素sp的亮度。数据驱动部200可以将从感测线sel接收的感测数据sd供应到时序控制部300。89.栅极驱动部210可以布置于显示面板100的非显示区域nda。例如,栅极驱动部210可以布置于显示面板100的一侧边缘,但不限于此。又例如,栅极驱动部210可以布置于显示面板100的两侧边缘。栅极驱动部210可以从时序控制部300接收第一栅极控制信号gcs及第二栅极控制信号scs。栅极驱动部210可以基于第一栅极控制信号gcs生成第一栅极信号并将第一栅极信号供应到第一栅极线gwl。栅极驱动部210可以基于第二栅极控制信号scs生成第二栅极信号并将第二栅极信号供应到第二栅极线gsl。栅极驱动部210可以根据预设定的顺序将第一栅极信号依次供应到多条第一栅极线gwl。栅极驱动部210可以根据预设定的顺序将第二栅极信号依次供应到多条第二栅极线gsl。90.时序控制部300可以从图形装置700接收数字视频数据data及时序同步信号。例如,图形装置700可以是显示装置10的图形卡,但不限于此。时序控制部300可以基于时序同步信号生成数据控制信号dcs和第一栅极控制信号gcs及第二栅极控制信号scs。时序控制部300可以利用数据控制信号dcs来控制数据驱动部200的驱动时序,并可以利用第一栅极控制信号gcs及第二栅极控制信号scs来控制栅极驱动部210的驱动时序。时序控制部300可以基于图形装置700的数字视频数据data的输入频率来改变显示面板100的驱动频率。91.时序控制部300可以从数据驱动部200接收感测数据sd。感测数据sd可以是感测多个像素sp中的每一个的晶体管的诸如电子迁移率或阈值电压之类的晶体管的特性的数据。时序控制部300可以将感测数据sd应用于数字视频数据data。时序控制部300可以将反映感测数据sd的数字视频数据data供应到数据驱动部200,从而补偿多个像素sp中的每一个的晶体管的特性。例如,感测数据sd可以存储在布置于控制电路板600的单独的存储器,但不限于此。92.电源供应部400可以生成驱动电压vdd、低电位电压vss及初始化电压vint。电源供应部400可以通过驱动电压线vddl(参照图3)将驱动电压vdd供应到排列在显示面板100中的多个像素sp。电源供应部400可以通过低电位线vssl(参照图3)将低电位电压vss供应到排列在显示面板100中的多个像素sp。例如,驱动电压vdd可以对应于可驱动多个像素sp的高电位电压,驱动电压vdd及低电位电压vss可以共同地供应到多个像素sp。电源供应部400可以将初始化电压vint供应到数据驱动部200。初始化电压vint可以通过感测线sel供应到多个像素sp中的每一个,并可以初始化像素sp的晶体管的第一电极或发光元件ed的第一电极。93.图3是示出根据一实施例的显示装置的数据驱动部及像素的电路图。94.参照图3,多个像素sp中的每一个可以连接到第一栅极线gwl、第二栅极线gsl、数据线dl、感测线sel、驱动电压线vddl及低电位线vssl。95.像素sp可以包括第一晶体管st1、第二晶体管st2及第三晶体管st3、第一电容器c1及多个发光元件ed。96.第一晶体管st1可以包括栅极电极、漏极电极及源极电极。第一晶体管st1的栅极电极可以连接到第一节点n1,第一晶体管st1的漏极电极可以连接到驱动电压线vddl,并且第一晶体管st1的源极电极可以连接到第二节点n2。第一晶体管st1可以是根据栅极电极与源极电极之间的电压差来调节从驱动电压线vddl流到发光元件ed的电流的驱动晶体管。第一晶体管st1可以基于施加到栅极电极的数据电压vdata来控制漏极-源极之间电流(或者,驱动电流)。97.多个发光元件ed可以接收驱动电流来发光。多个发光元件ed可以并联连接,但不限于此。发光元件ed的发光量或亮度可以与驱动电流的大小成比例。发光元件ed可以包括包含有机发光层的有机发光二极管(organiclightemittingdiode)、包含量子点发光层的量子点发光二极管(quantumdotlightemittingdiode)、包含无机半导体的无机发光二极管(inorganiclightemittingdiode)及微型发光二极管(microled)中的至少一种,但不限于此。98.发光元件ed的第一电极可以连接到第二节点n2。发光元件ed的第一电极可以通过第二节点n2连接到第一晶体管st1的源极电极、第三晶体管st3的漏极电极及第一电容器c1的第二电容电极连接。发光元件ed的第二电极可以连接到低电位线vssl。99.第二晶体管st2可以借由第一栅极线gwl的第一栅极信号而导通,以连接数据线dl与作为第一晶体管st1的栅极电极的第一节点n1。第二晶体管st2基于第一栅极信号而导通,从而可以将数据电压vdata供应到第一节点n1。第二晶体管st2的栅极电极可以连接到第一栅极线gwl,第二晶体管st2的漏极电极可以连接到数据线dl,并且第二晶体管st2的源极电极可以连接到第一节点n1。第二晶体管st2的源极电极可以通过第一节点n1连接到第一晶体管st1的栅极电极及第一电容器c1的第一电容电极。100.第三晶体管st3可以借由第二栅极线gsl的第二栅极信号而导通,以连接作为感测线sel的第三节点n3与作为第一晶体管st1的源极电极的第二节点n2。第三晶体管st3基于第二栅极信号而导通,从而可以将初始化电压vint供应到第二节点n2。第三晶体管st3的栅极电极可以连接到第二栅极线gsl,第三晶体管st3的漏极电极可以连接到第二节点n2,并且第三晶体管st3的源极电极可以连接到作为感测线sel的第三节点n3。第三晶体管st3的漏极电极可以通过第二节点n2连接到第一晶体管st1的源极电极、第一电容器c1的第二电容电极及发光元件ed的第一电极。101.例如,第一晶体管st1、第二晶体管st2及第三晶体管st3中的每一个的漏极电极及源极电极不限于上述的记载,并可以彼此相反地形成。第一晶体管st1、第二晶体管st2及第三晶体管st3中的每一个可以是n型金属氧化物半导体场效应晶体管(mosfet:metaloxidesemiconductorfieldeffecttransistor),但不限于此。102.数据驱动部200可以包括开关元件sw、模数转换器adc及数模转换器dac。103.开关元件sw可以基于开关信号sws将感测线sel连接到初始化电压线vil或模数转换器adc。当初始化电压线vil连接到感测线sel时,初始化电压线vil可以向感测线sel供应初始化电压vint。当模数转换器adc连接到感测线sel时,感测线sel可以将感测信号供应到模数转换器adc,且模数转换器adc可以将感测信号转换为数字数据而生成感测数据sd。模数转换器adc可以将感测数据sd供应到时序控制部300的补偿电路(未图示)。104.数模转换器dac可以从时序控制部300的补偿电路接收反映感测数据sd的数字视频数据data。数模转换器dac可以将数字视频数据data转换为模拟数据而生成数据电压vdata。数模转换器dac可以将数据电压vdata供应到数据线dl。105.图4是示出根据一实施例的显示装置的信号及电压的时序图。106.参照图4,显示装置10可以以第一驱动频率以及小于第一驱动频率的第二驱动频率驱动。第一驱动频率可以是第二驱动频率的整数倍,但不限于此。例如,第一驱动频率可以是120hz,第二驱动频率可以是60hz,但不限于此。107.显示装置10可以在第一帧时段fr1及第二帧时段fr2期间以120hz的驱动频率驱动,可以在第三帧时段fr3期间改变为60hz的驱动频率,并且可以在第四帧时段fr4期间再次改变为120hz的驱动频率。例如,第三帧时段fr3的长度可以是第一帧时段fr1、第二帧时段fr2及第四帧时段fr4中的每一个的长度的2倍。108.时序控制部300可以基于垂直同步信号vsync控制数据驱动部200及栅极驱动部210。垂直同步信号vsync可以在一个帧时段期间具有一次低电平及一次高电平。垂直同步信号vsync可以在休止时段vbp期间具有低电平,并可以在有效时段act期间具有高电平。多个像素sp可以在有效时段act期间发出光。多个像素sp中布置于一部分行的像素sp可以在感测时段sen期间被数据驱动部200所感测,并且多个像素sp中布置于另一部分行的像素sp可以在休止时段vbp期间保持在先前的有效时段act所具有的亮度。因此,感测时段sen可以在休止时段vbp中应用于一部分行的像素sp。109.数据驱动部200可以从图形装置700接收第一数字视频数据data1及第二数字视频数据data2。数据驱动部200可以在第一驱动频率的第一帧时段fr1期间输出基于第一数字视频数据data1生成的数据电压vdata。数据驱动部200可以在第一驱动频率的第二帧时段fr2、第二驱动频率的第三帧时段fr3及第一驱动频率的第四帧时段fr4期间输出基于第二数字视频数据data2生成的数据电压vdata。因此,基于数字视频数据data的数据电压vdata可以在第二帧时段fr2改变,并且第三帧时段fr3及第四帧时段fr4可以在保持数据电压vdata的同时改变驱动频率。110.第一帧时段fr1及第二帧时段fr2的第一时段t1及第三帧时段fr3的第五时段t5可以是向多个像素sp供应数据电压vdata的数据寻址时段。第一帧时段fr1及第二帧时段fr2的第二时段t2及第三帧时段fr3的第六时段t6可以是不向多个像素sp供应数据电压vdata的空白时段。111.第三帧时段fr3的长度可以是第一帧时段fr1、第二帧时段fr2及第四帧时段fr4中的每一个的长度的2倍。第一帧时段fr1及第二帧时段fr2的长度之和可以与第三帧时段fr3的长度相同。第一帧时段fr1及第三帧时段fr3的休止时段vbp的长度可以相同,并且第一帧时段fr1的第一时段t1可以与第三帧时段fr3的第五时段t5相同。第三帧时段fr3的第六时段t6的长度可以是第一帧时段fr1的第二时段t2的长度的2倍以上。第二驱动频率越小,第六时段t6的长度可以越大。因此,显示装置10可以通过调节多个帧时段的空白时段来使数据驱动部200的驱动频率与图形装置700的输入频率一致,并可以执行频率可变驱动来防止图像质量的下降。112.显示装置10可以在数据寻址时段向多个像素sp的第二晶体管st2供应数据电压vdata,并可以向多个像素sp的第三晶体管st3供应初始化电压vint。显示装置10可以在第一帧时段fr1、第二帧时段fr2中的每一个的第一时段t1及第三帧时段fr3的第五时段t5期间向多个像素sp供应数据电压vdata及初始化电压vint。当向多个像素sp供应初始化电压vint时,多个像素sp可以具有亮度谷lv。亮度谷lv表示由于多个像素sp的发光元件ed的第一电极接收初始化电压vint而不发光而发生的亮度降低或亮度重置。第一帧时段fr1及第二帧时段fr2可以具有两次亮度谷lv,并且第三帧时段fr3可以具有一次亮度谷lv。显示装置10可以在120hz下具有两次亮度谷lv的期间在60hz下具有一次亮度谷lv。因此,图3及图4的显示装置10在驱动频率被改变的情况下可能发生图像的亮度差。113.图5是示出根据一实施例的显示装置中在图4的第一时段期间的像素的操作的电路图。在此,除了数据电压vdata的差异之外,图5的像素sp的操作可以与第三帧时段fr3的第五时段t5的操作相同。114.将图5结合到图4,像素sp可以在有效时段act的第一时段t1期间接收高电平(或栅极导通电压)的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第一帧时段fr1的第一时段t1期间将基于第一数字视频数据data1生成的数据电压vdata供应到像素sp。第二晶体管st2可以在第一时段t1期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。开关元件sw可以在第一时段t1期间将初始化电压线vil连接到作为感测线sel的第三节点n3。初始化电压线vil可以在第一时段t1期间向第三节点n3供应初始化电压vint。第三晶体管st3可以在第一时段t1期间导通,以将初始化电压vint供应到作为第一晶体管st1的源极电极的第二节点n2。115.图6是示出根据一实施例的显示装置中在图4的第二时段期间的像素的操作的电路图。在此,除了数据电压vdata的差异及时段的长度之外,图6的像素sp的操作可以与第三帧时段fr3的第六时段t6的操作相同。116.将图6结合到图4,像素sp可以在有效时段act的第二时段t2期间接收低电平(或栅极截止电压)的第一栅极信号gw及低电平的第二栅极信号gs。第二晶体管st2及第三晶体管st3可以在第二时段t2期间截止。117.第一晶体管st1可以在第二时段t2期间借由栅极电极与源极电极的电压差或第一节点n1与第二节点n2的电压差而导通。第一晶体管st1的漏极-源极电流ids(或者,驱动电流)可以基于第一晶体管st1的栅极-源极电压供应到多个发光元件ed。因此,多个发光元件ed可以在第二时段t2期间发出光。118.图7是示出根据一实施例的显示装置中在感测时段的信号及电压的时序图,图8是示出根据一实施例的显示装置中在图7的第三时段期间的像素的操作的电路图。119.参照图7至图8,多个像素sp中布置于一部分行的像素sp可以在感测时段sen期间借由数据驱动部200而被感测。多个像素sp中布置于另一部分行的像素sp可以在休止时段vbp期间保持在先前的有效时段act所具有的亮度。因此,感测时段sen可以在休止时段vbp中应用于一部分行的像素sp。数据驱动部200可以在感测时段sen期间感测像素sp的第一晶体管st1的诸如电子迁移率或阈值电压之类的特性。120.像素sp可以在感测时段sen的第三时段t3期间接收高电平(或栅极导通电压)的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第三时段t3期间向像素sp供应对应于感测用数据sdata的数据电压vdata。第二晶体管st2可以在第三时段t3期间导通以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。开关元件sw可以在第三时段t3期间将初始化电压线vil连接到作为感测线sel的第三节点n3。初始化电压线vil可以在第三时段t3期间向第三节点n3供应初始化电压vint。第三晶体管st3可以在第三时段t3期间导通以将初始化电压vint供应到作为第一晶体管st1的源极电极的第二节点n2。121.图9是示出根据一实施例的显示装置中在图7的第四时段期间的像素的操作的电路图。122.将图9结合到图7,像素sp可以在感测时段sen的第四时段t4期间接收低电平(或栅极截止电压)的第一栅极信号gw及高电平(或栅极导通电压)的第二栅极信号gs。第二晶体管st2可以在第四时段t4期间截止。开关元件sw可以在第四时段t4期间将模数转换器adc连接到作为感测线sel的第三节点n3。在第四时段t4期间,第一晶体管st1的栅极-源极电压(vgs=vdata-vint)可以大于第一晶体管st1的阈值电压(vth)(vgs》vth),并且第一晶体管st1可以导通直到第一晶体管st1的栅极-源极电压(vgs)达到第一晶体管st1的阈值电压(vth)为止。因此,作为第一晶体管st1的源极电极的第二节点n2的电压可以上升至“vdata-vth”,并且第一晶体管st1的阈值电压(vth)可以在第二节点n2被采样。第三晶体管st3可以在第四时段t4期间导通,并且第二节点n2的电压可以作为感测信号而通过感测线sel被感测。123.图10是示出根据另一实施例的显示装置的数据驱动部及像素的电路图。图10的显示装置从图3的显示装置中改变数据驱动部200的构成,将简要说明或省略与上述的构成相同的构成。124.参照图10,多个像素sp中的每一个可以连接到第一栅极线gwl、第二栅极线gsl、数据线dl、感测线sel、驱动电压线vddl及低电位线vssl。125.像素sp可以包括第一晶体管st1、第二晶体管st2及第三晶体管st3、第一电容器c1以及多个发光元件ed。126.第一晶体管st1的栅极电极可以连接到第一节点n1,第一晶体管st1的漏极电极可以连接到驱动电压线vddl,第一晶体管st1的源极电极可以连接到第二节点n2。第一晶体管st1可以基于施加到栅极电极的数据电压vdata来控制漏极-源极之间电流(或者,驱动电流)。127.多个发光元件ed可以接收驱动电流而发光。多个发光元件ed可以并联连接,但不限于此。发光元件ed的第一电极可以连接到第二节点n2,发光元件ed的第二电极可以连接到低电位线vssl。128.第二晶体管st2可以基于第一栅极线gwl的第一栅极信号而导通,从而可以将数据电压vdata供应到第一节点n1。第二晶体管st2的栅极电极可以连接到第一栅极线gwl,第二晶体管st2的漏极电极可以连接到数据线dl,第二晶体管st2的源极电极可以连接到第一节点n1。129.第三晶体管st3可以基于第二栅极线gsl的第二栅极信号而导通,从而可以将初始化电压vint供应到第二节点n2。第三晶体管st3的栅极电极可以连接到第二栅极线gsl,第三晶体管st3的漏极电极可以连接到第二节点n2,第三晶体管st3的源极电极可以连接到作为感测线sel的第三节点n3。130.第一电容器c1可以连接在第一节点n1与第二节点n2之间。第一电容器c1可以保持第一节点n1与第二节点n2之间的电位差。131.数据驱动部200可以包括第一开关元件sw1、第二开关元件sw2、模数转换器adc及数模转换器dac。132.第一开关元件sw1可以基于第一开关信号sws1而将感测线sel连接到初始化电压线vil或高阻抗hiz。当初始化电压线vil连接到感测线sel时,初始化电压线vil可以向感测线sel供应初始化电压vint。当感测线sel连接到高阻抗hiz而浮置时,即使在高电平的第二栅极信号施加到第三晶体管st3的情况下也可以防止第二节点n2的电压下降。133.时序控制部300可以将2位的第一开关信号sws1供应到第一开关元件sw1来控制第一开关元件sw1的连接状态。例如,第一开关元件sw1可以借由下面的表1所示的第一开关信号sws1而被控制。134.[表1][0135]sws1[1]sws1[0]sw1ll关闭lhvilhlhizhh不适用[0136]其中,“sws1[1]”可以是第一开关信号sws1的第一位,“sws1[0]”可以是第一开关信号sws1的第二位。“l”可以是低电平、栅极截止电压或0,“h”可以是高电平、栅极导通电压或1。因此,在第一开关信号sws1具有[ll]的位值的情况下,第一开关元件sw1可以截止而未连接到初始化电压线vil及高阻抗hiz。在第一开关信号sws1具有[lh]的位值的情况下,第一开关元件sw1可以将初始化电压线vil连接到感测线sel。在第一开关信号sws1具有[hl]的位值的情况下,第一开关元件sw1可以将高阻抗hiz连接到感测线sel。第一开关信号sws1可以不具有[hh]的位值。[0137]第二开关元件sw2可以基于第二开关信号sws2将感测线sel连接到模数转换器adc。当模数转换器adc连接到感测线sel时,感测线sel可以将感测信号供应到模数转换器adc,并且模数转换器adc可以将感测信号转换为数字数据以生成感测数据sd。模数转换器adc可以将感测数据sd供应到时序控制部300的补偿电路(未图示)。[0138]数模转换器dac可以从时序控制部300的补偿电路接收反映感测数据sd的数字视频数据data。数模转换器dac可以将数字视频数据data转换为模拟数据以生成数据电压vdata。数模转换器dac可以将数据电压vdata供应到数据线dl。[0139]图11是示出根据另一实施例的显示装置的信号及电压的时序图。图11的时序图从图4的时序图中改变第三节点n3的状态、第三晶体管st3的状态以及第一开关信号sws1及第二开关信号sws2的构成,将简要说明或省略与上述的构成相同的构成。[0140]参照图11,显示装置10可以以第一驱动频率及小于第一驱动频率的第二驱动频率被驱动。第一驱动频率可以是第二驱动频率的整数倍,但不限于此。例如,第一驱动频率可以是120hz,第二驱动频率可以是60hz,但不限于此。[0141]显示装置10可以在第一帧时段fr1及第二帧时段fr2期间以120hz的驱动频率被驱动,可以在第三帧时段fr3期间改变为60hz的驱动频率,并且可以在第四帧时段fr4期间再次改变为120hz的驱动频率。例如,第三帧时段fr3的长度可以是第一帧时段fr1、第二帧时段fr2及第四帧时段fr4中的每一个的长度的2倍。[0142]数据驱动部200可以从图形装置700接收第一数字视频数据data1及第二数字视频数据data2。数据驱动部200可以在第一驱动频率的第一帧时段fr1期间输出基于第一数字视频数据data1生成的数据电压vdata。数据驱动部200可以在第一驱动频率的第二帧时段fr2、第二驱动频率的第三帧时段fr3及第一驱动频率的第四帧时段fr4期间输出基于第二数字视频数据data2生成的数据电压vdata。因此,数据电压vdata可以在第二帧时段fr2改变,并且第三帧时段fr3及第四帧时段fr4可以在保持数据电压vdata的同时改变驱动频率。[0143]第一帧时段fr1及第二帧时段fr2的第一时段t1及第三帧时段fr3的第五时段t5可以是向多个像素sp供应数据电压vdata的数据寻址时段。第一帧时段fr1及第二帧时段fr2的第二时段t2及第三帧时段fr3的第六时段t6可以是不向多个像素sp供应数据电压vdata的空白时段。[0144]第三帧时段fr3的长度可以是第一帧时段fr1、第二帧时段fr2及第四帧时段fr4中的每一个的长度的2倍。第一帧时段fr1及第二帧时段fr2的长度之和可以与第三帧时段fr3的长度相同。第一帧时段fr1及第三帧时段fr3的休止时段vbp的长度可以相同,并且第一帧时段fr1的第一时段t1可以与第三帧时段fr3的第五时段t5相同。第三帧时段fr3的第六时段t6的长度可以是第一帧时段fr1的第二时段t2的长度的2倍以上。第二驱动频率越小,第六时段t6的长度可以越大。因此,显示装置10可以通过调节多个帧时段的空白时段来使数据驱动部200的驱动频率与图形装置700的输入频率一致,并可以执行频率可变驱动来防止图像质量的下降。[0145]在数字视频数据data改变的情况下,显示装置10可以在数据寻址时段向多个像素sp的第二晶体管st2供应数据电压vdata,并可以向多个像素sp的第三晶体管st3供应初始化电压vint。显示装置10可以在第一帧时段fr1及第二帧时段fr2中的每一个的第一时段t1期间向多个像素sp供应数据电压vdata及初始化电压vint。当向多个像素sp供应初始化电压vint时,多个像素sp可以具有亮度谷lv。[0146]在数字视频数据data不改变的情况下,显示装置10可以在数据寻址时段向多个像素sp的第二晶体管st2供应数据电压vdata,并可以将作为感测线sel的第三节点n3连接到高阻抗hiz。显示装置10可以在第三帧时段fr3的第五时段t5及第四帧时段fr4的第五时段t5期间将作为感测线sel的第三节点n3连接到高阻抗hiz。在此情况下,虽然第三晶体管st3的栅极电极可以接收高电平的第二栅极信号gs,但是由于第三晶体管st3的源极电极可以连接到高阻抗hiz,因此第三晶体管st3的栅极-源极电压(vgs)可以小于第三晶体管st3的阈值电压(vth)(vgs《vth)。第三晶体管st3可以在第三帧时段fr3及第四帧时段fr4中的每一个的第五时段t5或数据寻址时段期间截止,并且第二节点n2的电压可以保持稳定。发光元件ed的第一电极可以在数字视频数据data不改变的情况下在数据寻址时段期间不接收初始化电压vint,从而显示装置10可以不具有亮度谷lv且亮度可以不重置。因此,由于显示装置10在不改变数字视频数据data而执行频率可变驱动的情况下不具有亮度谷lv,因此可以最小化数据寻址时段的亮度降低,并可以改善驱动频率之间的亮度差。结果,显示装置10可以在可变刷新率(vrr:variablerefreshrate)驱动中提高图像的质量。[0147]图12是示出根据另一实施例的显示装置中在图11的第一时段期间的像素的操作的电路图。[0148]将图12结合到图11,像素sp可以在有效时段act的第一时段t1期间接收高电平(或栅极导通电压)的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第一帧时段fr1的第一时段t1期间将基于第一数字视频数据data1生成的数据电压vdata供应到像素sp。第二晶体管st2可以在第一时段t1期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。第一开关元件sw1可以在第一时段t1期间接收具有[lh]的位值的第一开关信号sws1,并可以将初始化电压线vil连接到作为感测线sel的第三节点n3。初始化电压线vil可以在第一时段t1期间向第三节点n3供应初始化电压vint。第三晶体管st3可以在第一时段t1期间导通,以将初始化电压vint供应到作为第一晶体管st1的源极电极的第二节点n2。[0149]图13是示出根据另一实施例的显示装置中在图11的第二时段期间的像素的操作的电路图。[0150]将图13结合到图11,像素sp可以在有效时段act的第二时段t2期间接收低电平(或栅极截止电压)的第一栅极信号gw及低电平的第二栅极信号gs。第二晶体管st2及第三晶体管st3可以在第二时段t2期间截止。[0151]第一晶体管st1可以在第二时段t2期间借由栅极电极与源极电极的电压差或第一节点n1与第二节点n2之间的电压差而导通。第一开关元件sw1可以在第二时段t2期间接收具有[ll]的位值的第一开关信号sws1,并可以截止。第一晶体管st1的漏极-源极电流ids(或者,驱动电流)可以基于第一晶体管st1的栅极-源极电压供应到多个发光元件ed。因此,多个发光元件ed可以在第二时段t2期间发出光。[0152]图14是示出根据另一实施例的显示装置中在图11的第三时段期间的像素的操作的电路图。[0153]将图14结合到图11,多个像素sp中布置于一部分行的像素sp可以在感测时段sen期间借由数据驱动部200而被感测。多个像素sp中布置于另一部分行的像素sp可以在休止时段vbp期间保持在先前的有效时段act所具有的亮度。因此,感测时段sen可以在休止时段vbp中应用于一部分行的像素sp。数据驱动部200可以在感测时段sen期间感测像素sp的第一晶体管st1的诸如电子迁移率或阈值电压之类的特性。[0154]像素sp可以在感测时段sen的第三时段t3期间接收高电平(或栅极导通电压)的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第三时段t3期间将对应于感测用数据sdata的数据电压vdata供应到像素sp。第二晶体管st2可以在第三时段t3期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。第一开关元件sw1可以在第三时段t3期间接收具有[lh]的位值的第一开关信号sws1,并可以将初始化电压线vil连接到作为感测线sel的第三节点n3。初始化电压线vil可以在第三时段t3期间向第三节点n3供应初始化电压vint。第三晶体管st3可以在第三时段t3期间导通,以将初始化电压vint供应到作为第一晶体管st1的源极电极的第二节点n2。[0155]图15是示出根据另一实施例的显示装置中在图11的第四时段期间的像素的操作的电路图。[0156]将图15结合到图11,像素sp可以在感测时段sen的第四时段t4期间接收低电平(或栅极截止电压)的第一栅极信号gw及高电平(或栅极导通电压)的第二栅极信号gs。第二晶体管st2可以在第四时段t4期间截止。第一开关元件sw1可以在第四时段t4期间接收具有[ll]的位值的第一开关信号sws1而截止。第二开关元件sw2可以在第四时段t4期间接收高电平的第二开关信号sws2,以将模数转换器adc连接到作为感测线sel的第三节点n3。在第四时段t4期间,第一晶体管st1的栅极-源极电压(vgs=vdata-vint)可以大于第一晶体管st1的阈值电压(vth)(vgs》vth),并且第一晶体管st1可以导通直到第一晶体管st1的栅极-源极电压(vgs)达到第一晶体管st1的阈值电压(vth)为止。因此,作为第一晶体管st1的源极电极的第二节点n2的电压可以上升至“vdata-vth”,并且第一晶体管st1的阈值电压(vth)可以在第二节点n2被采样。第三晶体管st3可以在第四时段t4期间导通,并且第二节点n2的电压可以作为感测信号而通过感测线sel被感测。[0157]图16是示出根据另一实施例的显示装置中在图11的第五时段期间的像素的操作的电路图。[0158]将图16结合到图11,像素sp可以在有效时段act的第五时段t5期间接收高电平(或栅极导通电压)的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第五时段t5期间将基于第二数字视频数据data2生成的数据电压vdata供应到像素sp。第二晶体管st2可以在第五时段t5期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。第一开关元件sw1可以在第五时段t5期间接收具有[hl]的位值的第一开关信号sws1,并可以将高阻抗hiz连接到作为感测线sel的第三节点n3。虽然第三晶体管st3的栅极电极可以接收高电平的第二栅极信号gs,但是由于第三晶体管st3的源极电极连接到高阻抗hiz,因此第三晶体管st3的栅极-源极电压(vgs)可以小于第三晶体管st3的阈值电压(vth)(vgs《vth)。第三晶体管st3可以在第三帧时段fr3及第四帧时段fr4中的每一个的第五时段t5或数据寻址时段期间截止,并且第二节点n2的电压可以保持稳定。发光元件ed的第一电极可以在数字视频数据data不改变的情况下在数据寻址时段期间不接收初始化电压vint,从而显示装置10可以不具有亮度谷lv且亮度可以不重置。因此,由于显示装置10在不改变数字视频数据data而执行频率可变驱动的情况下不具有亮度谷lv,因此可以最小化数据寻址时段的亮度降低,并可以改善驱动频率之间的亮度差。结果,显示装置10可以在可变刷新率(vrr:variablerefreshrate)驱动中提高图像的质量。[0159]像素sp可以在有效时段act的第六时段t6期间接收低电平的第一栅极信号gw及低电平的第二栅极信号gs。第二晶体管st2及第三晶体管st3可以在第六时段t6期间截止。[0160]第一晶体管st1可以在第六时段t6期间借由栅极电极与源极电极的电压差或第一节点n1与第二节点n2的电压差而导通。第一晶体管st1的漏极-源极电流ids(或驱动电流)可以基于第一晶体管st1的栅极-源极电压供应到多个发光元件ed。因此,多个发光元件ed可以在第六时段t6期间发出光。[0161]图17是示出根据又一实施例的显示装置的数据驱动部及像素的电路图。图17的显示装置从图10的显示装置中改变第一开关元件sw1、第二开关元件sw2及第三开关元件sw3的构成,将简要说明或省略与上述的构成相同的构成。[0162]参照图17,多个像素sp中的每一个可以连接到第一栅极线gwl、第二栅极线gsl、数据线dl、感测线sel、驱动电压线vddl及低电位线vssl。像素sp可以包括第一晶体管st1、第二晶体管st2及第三晶体管st3、第一电容器c1以及多个发光元件ed。[0163]数据驱动部200可以包括第一开关元件sw1、第二开关元件sw2、第三开关元件sw3、模数转换器adc及数模转换器dac。[0164]第一开关元件sw1可以基于第一开关信号sws1将感测线sel连接到高阻抗hiz。当感测线sel连接到高阻抗hiz而浮置时,即使在高电平的第二栅极信号施加到第三晶体管st3的情况下也可以防止第二节点n2的电压下降。[0165]第二开关元件sw2可以基于第二开关信号sws2将感测线sel连接到初始化电压线vil。当初始化电压线vil连接到感测线sel时,初始化电压线vil可以向感测线sel供应初始化电压vint。[0166]第三开关元件sw3可以基于第三开关信号sws3将感测线sel连接到模数转换器adc。当模数转换器adc连接到感测线sel时,感测线sel可将感测信号供应到模数转换器adc,且模数转换器adc可以将感测信号转换为数字数据以生成感测数据sd。模数转换器adc可以将感测数据sd供应到时序控制部300的补偿电路(未图示)。[0167]数模转换器dac可以从时序控制部300的补偿电路接收反映感测数据sd的数字视频数据data。数模转换器dac可以将数字视频数据data转换为模拟数据以生成数据电压vdata。数模转换器dac可以将数据电压vdata供应到数据线dl。[0168]图18是示出根据又一实施例的显示装置的信号及电压的时序图。图18的时序图从图11的时序图中改变第一开关元件sw1、第二开关元件sw2及第三开关元件sw3的构成,将简要说明或省略与上述的构成相同的构成。[0169]参照图18,显示装置10可以在第一帧时段fr1及第二帧时段fr2期间以120hz的驱动频率驱动,可以在第三帧时段fr3期间改变为60hz的驱动频率,并且可以在第四帧时段fr4期间再次改变为120hz的驱动频率。例如,第三帧时段fr3的长度可以是第一帧时段fr1、第二帧时段fr2及第四帧时段fr4中的每一个的长度的两倍。[0170]第一帧时段fr1及第二帧时段fr2的第一时段t1以及第三帧时段fr3的第五时段t5可以是向多个像素sp供应数据电压vdata的数据寻址时段。第一帧时段fr1及第二帧时段fr2的第二时段t2以及第三帧时段fr3的第六时段t6可以是不向多个像素sp供应数据电压vdata的空白时段。[0171]在数字视频数据data改变的情况下,显示装置10可以在数据寻址时段向多个像素sp的第二晶体管st2供应数据电压vdata,并可以向多个像素sp的第三晶体管st3供应初始化电压vint。显示装置10可以在第一帧时段fr1及第二帧时段fr2中的每一个的第一时段t1期间向多个像素sp供应数据电压vdata及初始化电压vint。当向多个像素sp供应初始化电压vint时,多个像素sp可以具有亮度谷lv。[0172]在数字视频数据data不改变的情况下,显示装置10可以在数据寻址时段向多个像素sp的第二晶体管st2供应数据电压vdata,并可以将作为感测线sel的第三节点n3连接到高阻抗hiz。显示装置10可以在第三帧时段fr3的第五时段t5及第四帧时段fr4的第五时段t5期间将作为感测线sel的第三节点n3连接到高阻抗hiz。在此情况下,虽然第三晶体管st3的栅极电极可以接收高电平的第二栅极信号gs,但是由于第三晶体管st3的源极电极可以连接到高阻抗hiz,因此第三晶体管st3的栅极-源极电压(vgs)可以小于第三晶体管st3的阈值电压(vth)(vgs《vth)。第三晶体管st3可以在第三帧时段fr3及第四帧时段fr4中的每一个的第五时段t5或数据寻址时段期间截止,并且第二节点n2的电压可以保持稳定。发光元件ed的第一电极可以在数字视频数据data不改变的情况下在数据寻址时段期间不接收初始化电压vint,从而显示装置10可以不具有亮度谷lv且亮度可以不重置。因此,由于显示装置10在不改变数字视频数据data而执行频率可变驱动的情况下不具有亮度谷lv,因此可以最小化数据寻址时段的亮度降低,并可以改善驱动频率之间的亮度差。结果,显示装置10可以在可变刷新率(vrr:variablerefreshrate)驱动中提高图像的质量。[0173]图19是示出根据又一实施例的显示装置中在图18的第一时段期间的像素的操作的电路图。[0174]将图19结合到图18,像素sp可以在有效时段act的第一时段t1期间接收高电平的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第一帧时段fr1的第一时段t1期间将基于第一数字视频数据data1生成的数据电压vdata供应到像素sp。第二晶体管st2可以在第一时段t1期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。第二开关元件sw2可以在第一时段t1期间接收高电平的第二开关信号sws2,并可以将初始化电压线vil连接到作为感测线sel的第三节点n3。初始化电压线vil可以在第一时段t1期间向第三节点n3供应初始化电压vint。第三晶体管st3可以在第一时段t1期间导通,以将初始化电压vint供应到作为第一晶体管st1的源极电极的第二节点n2。[0175]图20是示出根据又一实施例的显示装置中在图18的第二时段期间的像素的操作的电路图。[0176]将图20结合到图18,像素sp可以在有效时段act的第二时段t2期间接收低电平的第一栅极信号gw及低电平的第二栅极信号gs。第二晶体管st2及第三晶体管st3可以在第二时段t2期间截止。[0177]第一晶体管st1可以在第二时段t2期间借由栅极电极与源极电极的电压差或第一节点n1与第二节点n2之间的电压差而导通。第一开关元件sw1、第二开关元件sw2及第三开关元件sw3可以在第二时段t2期间截止。第一晶体管st1的漏极-源极电流ids(或驱动电流)可以基于第一晶体管st1的栅极-源极电压供应到多个发光元件ed。因此,多个发光元件ed可以在第二时段t2期间发出光。[0178]图21是示出根据又一实施例的显示装置中在图18的第三时段期间的像素的操作的电路图。[0179]将图21结合到图18,多个像素sp中布置于一部分行的像素sp可以在感测时段sen期间借由数据驱动部200而被感测。[0180]像素sp可以在感测时段sen的第三时段t3期间接收高电平的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可以在第三时段t3期间将对应于感测用数据sdata的数据电压vdata供应到像素sp。第二晶体管st2可以在第三时段t3期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。第二开关元件sw2可以在第一时段t1期间接收高电平的第二开关信号sws2,并可以将初始化电压线vil连接到作为感测线sel的第三节点n3。初始化电压线vil可以在第三时段t3期间向第三节点n3供应初始化电压vint。第三晶体管st3可以在第三时段t3期间导通,以将初始化电压vint供应到作为第一晶体管st1的源极电极的第二节点n2。[0181]图22是示出根据又一实施例的显示装置中在图18的第四时段期间的像素的操作的电路图。[0182]将图22结合到图18,像素sp可以在感测时段sen的第四时段t4期间接收低电平的第一栅极信号gw及高电平的第二栅极信号gs。第二晶体管st2可以在第四时段t4期间截止。第三开关元件sw3可以在第四时段t4期间接收高电平的第三开关信号sws3,并可以将模数转换器adc连接到作为感测线sel的第三节点n3。第三晶体管st3可以在第四时段t4期间导通,并且第二节点n2的电压可以作为感测信号而通过感测线sel被感测。[0183]图23是示出根据另一实施例的显示装置中在图18的第五时段期间的像素的操作的电路图。[0184]将图23结合到图18,像素sp可以在有效时段act的第五时段t5期间接收高电平的第一栅极信号gw及高电平的第二栅极信号gs。数据线dl可在第五时段t5期间将基于第二数字视频数据data2生成的数据电压vdata供应到像素sp。第二晶体管st2可以在第五时段t5期间导通,以将数据电压vdata供应到作为第一晶体管st1的栅极电极的第一节点n1。第一开关元件sw1可以在第五时段t5期间接收高电平的第一开关信号sws1,并可以将高阻抗hiz连接到作为感测线sel的第三节点n3。虽然第三晶体管st3的栅极电极可以接收高电平的第二栅极信号gs,但是由于第三晶体管st3的源极电极连接到高阻抗hiz,因此第三晶体管st3的栅极-源极电压(vgs)可以小于第三晶体管st3的阈值电压(vth)(vgs《vth)。第三晶体管st3可以在第三帧时段fr3及第四帧时段fr4中的每一个的第五时段t5或数据寻址时段期间截止,并且第二节点n2的电压可以保持稳定。发光元件ed的第一电极可以在数字视频数据data不改变的情况下在数据寻址时段期间不接收初始化电压vint,从而显示装置10可以不具有亮度谷lv且亮度可以不重置。因此,由于显示装置10在不改变数字视频数据data而执行频率可变驱动的情况下不具有亮度谷lv,因此可以最小化数据寻址时段的亮度降低,并可以改善驱动频率之间的亮度差。结果,显示装置10可以在可变刷新率(vrr:variablerefreshrate)驱动中提高图像的质量。[0185]以上,参照附图对本发明的实施例进行了说明,但只要是在本发明所属
技术领域
:中具有普通知识的人员,便可以理解在不改变本发明的其技术思想或必要特征的情况下能够以其他具体形态实施。因此,应当理解,以上记述的实施例在所有方面均为示例性的,而不是限定性的。当前第1页12当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1