显示面板的制作方法

文档序号:31043865发布日期:2022-08-06 04:56阅读:99来源:国知局
显示面板的制作方法

1.本发明是有关于一种显示技术,且特别是有关于一种显示面板。


背景技术:

2.为了实现超窄边框或无边框设计,一种将现行由左右两侧进入显示区的栅极信号走线,改配置在与源极信号走线同一侧进入显示区的技术被提出。也因此,这类显示面板所使用的电路软板同时具备源极信号和栅极信号的传输能力。此外,采用此技术的显示面板大都采用栅极多驱(例如三驱或四驱)的电路设计,例如:在水平方向上延伸并横越显示区的扫描线可经由显示区的多个区域接收栅极驱动信号。
3.由于大尺寸显示器的应用越来越广泛,对于不同像素解析度的使用需求也不断地增加。在电路软板的制式规格(例如传输通道数)有限而大尺寸显示面板又要满足任意像素解析度的情况下,具有上述多驱架构的显示面板,容易出现电路软板数量无法均分的情况,造成单一面板所接合的电路软板种类增加,且对应的周边走线的电路布局也更加困难。


技术实现要素:

4.本发明提供一种生产成本较低的显示面板,其不同显示区及相对应的周边区内的线路设计的可重复性较佳,且接合的电路软板的选用也较弹性。
5.本发明的显示面板具有r1
×
r2的像素解析度,且包括像素阵列基板和m个电路软板。像素阵列基板具有第一显示区和n个第二显示区,且包括多个像素、多条数据线和多条扫描线。这些像素设置在第一显示区和n个第二显示区内,并且排成r1个像素列和r2个像素行。这些像素列沿着第一方向排列。这些像素行沿着第二方向排列。第一方向与第二方向彼此相交。这些数据线沿着第一方向排列于第一显示区和n个第二显示区内,并且在第二方向上延伸。这些数据线分别电性连接r1个像素列。这些扫描线沿着第二方向排列于第一显示区和n个第二显示区内,并且在第一方向上延伸。这些扫描线分别电性连接r2个像素行。m个电路软板电性接合至像素阵列基板,且包括对应第一显示区设置的a个第一电路软板以及对应各个第二显示区设置的(m-a)/n个第二电路软板。m为n的非整数倍,且m和n为大于1的正整数。a和(m-a)/n为正整数。这些数据线电性连接a个第一电路软板和对应n个第二显示区设置的(m-a)个第二电路软板。这些扫描线电性连接(m-a)个第二电路软板,且电性独立于a个第一电路软板。
6.基于上述,在本发明的一实施例的显示面板中,其显示区可切分出一个第一显示区和多个第二显示区。这些第二显示区内都具有相同的驱动电路设计,且第一显示区和第二显示区内的驱动电路设计并不相同。据此,除了可满足大尺寸或任意像素解析度的显示面板基于制造成本考量的电路设计需求,还能增加显示面板对于电路软板的选用弹性。
附图说明
7.图1是本发明的第一实施例的显示面板的正视示意图。
8.图2是图1的显示面板的局部的剖视示意图。
9.图3是图1的显示面板的局部的放大示意图。
10.图4是本发明的第二实施例的显示面板的正视示意图。
11.图5是本发明的第三实施例的显示面板的正视示意图。
12.图6是图5的显示面板的局部的剖视示意图。
13.图7是图5的显示面板的局部的放大示意图。
14.图8是本发明的第四实施例的显示面板的正视示意图。
15.其中,附图标记:
16.10、10a、10b、20:显示面板
17.100、100a、100b:像素阵列基板
18.101:基板
19.110:绝缘层
20.120:平坦层
21.bp:接合垫
22.ch1、ch2:通道
23.cof1、cof1(1)、cof1(a)、cof1”、cof1”(1)、cof1”(a):第一电路软板
24.cof2、cof2(1)、cof2(b)、cof2”(1)、cof2”(b):第二电路软板
25.cw、cw”:连接导线
26.da:显示区
27.da1:第一显示区
28.da2-1、da2-2、da2-3:第二显示区
29.d1、d2:方向
30.dl、dl1、dl2:数据线
31.lp:接合引脚
32.pa:周边区
33.px:像素
34.pxc、pxc(1)、pxc(i)、pxc(i+1)、pxc(2i)、pxc(2i+1)、pxc(3i)、pxc(3i+1)、pxc(r1)、pxc(r1-i)、pxc(r1-i+1):像素列
35.pxr、pxr(1)、pxr(2)、pxr(3)、pxr(r2):像素行
36.sb:软性基板
37.sl:扫描线
38.th:通孔
具体实施方式
39.本文使用的“约”、“近似”、“本质上”、或“实质上”包括所述值和在本领域普通技术人员确定的特定值的可接受的偏差范围内的平均值,考虑到所讨论的测量和与测量相关的误差的特定数量(即,测量系统的限制)。例如,“约”可以表示在所述值的一个或多个标准偏差内,或例如
±
30%、
±
20%、
±
15%、
±
10%、
±
5%内。再者,本文使用的“约”、“近似”、“本质上”、或“实质上”可依量测性质、切割性质或其它性质,来选择较可接受的偏差范围或标
准偏差,而可不用一个标准偏差适用全部性质。
40.在附图中,为了清楚起见,放大了层、膜、面板、区域等的厚度。应当理解,当诸如层、膜、区域或基板的元件被称为在另一元件“上”或“连接到”另一元件时,其可以直接在另一元件上或与另一元件连接,或者中间元件可以也存在。相反,当元件被称为“直接在另一元件上”或“直接连接到”另一元件时,不存在中间元件。如本文所使用的,“连接”可以指物理及/或电性连接。再者,“电性连接”可为二元件间存在其它元件。
41.此外,诸如“下”或“底部”和“上”或“顶部”的相对术语可在本文中用于描述一个元件与另一元件的关系,如图所示。应当理解,相对术语旨在包括除了图中所示的方位之外的装置的不同方位。例如,如果一个附图中的装置翻转,则被描述为在其它元件的“下”侧的元件将被定向在其它元件的“上”侧。因此,示例性术语“下”可以包括“下”和“上”的取向,取决于附图的特定取向。类似地,如果一个附图中的装置翻转,则被描述为在其它元件“下方”或“下方”的元件将被定向为在其它元件“上方”。因此,示例性术语“上面”或“下面”可以包括上方和下方的取向。
42.本文参考作为理想化实施例的示意图的截面图来描述示例性实施例。因此,可以预期到作为例如制造技术及/或(and/or)公差的结果的图示的形状变化。因此,本文所述的实施例不应被解释为限于如本文所示的区域的特定形状,而是包括例如由制造导致的形状偏差。例如,示出或描述为平坦的区域通常可以具有粗糙及/或非线性特征。此外,所示的锐角可以是圆的。因此,图中所示的区域本质上是示意性的,并且它们的形状不是旨在示出区域的精确形状,并且不是旨在限制权利要求的范围。
43.现将详细地参考本发明的示范性实施方式,示范性实施方式的实例说明于所附图式中。只要有可能,相同元件符号在图式和描述中用来表示相同或相似部分。
44.图1是本发明的第一实施例的显示面板的正视示意图。图2是图1的显示面板的局部的剖视示意图。图3是图1的显示面板的局部的放大示意图。图4是本发明的第二实施例的显示面板的正视示意图。
45.请参照图1,显示面板10包括像素阵列基板100和m个电路软板。像素阵列基板100具有显示区da以及显示区以外的周边区pa。这m个电路软板可分别电性接合至像素阵列基板100位在天侧(即图1中的上侧)的周边区pa内。
46.详细而言,显示区da可区分为一个第一显示区da1和n个第二显示区。在本实施例中,第二显示区的个数n例如是三个,分别为第二显示区da2-1、第二显示区da2-2和第二显示区da2-3。第一显示区da1和这些第二显示区可沿着方向d1排列。
47.在这些显示区内,像素阵列基板100的基板101上设有多条数据线dl、多条扫描线sl和多个像素px。这些数据线dl沿着方向d1排列,并且在方向d2上延伸。这些扫描线sl沿着方向d2排列,并且在方向d1上延伸。方向d1相交于(例如可垂直于)方向d2。亦即,这些数据线dl相交于这些扫描线sl。
48.这些像素px在不同方向上可排成r1个像素列pxc(例如像素列pxc(1)~像素列pxc(r1))和r2个像素行pxr(例如像素行pxr(1)~像素行pxr(r2))。更具体地说,r1个像素列pxc是沿着方向d1排列,而r2个像素行pxr是沿着方向d2排列。r1个像素列pxc分别电性连接前述的多条数据线dl。r2个像素行pxr分别电性连接前述的多条扫描线sl。亦即,本实施例的显示面板10具有r1
×
r2的像素解析度,其中r1和r2分别为显示面板10在水平方向和垂直
方向上的像素解析度。
49.在本实施例中,前述的m个电路软板可包括对应第一显示区da1设置的a个第一电路软板cof1(例如第一电路软板cof1(1)~第一电路软板cof1(a))以及对应各个第二显示区设置b个第二电路软板cof2(例如第二电路软板cof2(1)~第二电路软板cof2(b))。特别说明的是,每一个第二显示区所对应的第二电路软板cof2的数量b可以满足以下关系式:b=(m-a)/n,其中m为n的非整数倍,m和n都为大于1的正整数,且a和(m-a)/n都为正整数。
50.具体来说,前述的多条数据线dl可包括设置在第一显示区da1内的多条第一数据线dl1以及设置在各个第二显示区内的多条第二数据线dl2。这些第一数据线dl1电性连接前述a个第一电路软板cof1,而这些第二数据线dl2电性连接前述b个第二电路软板cof2。在本实施例中,第一显示区da1内的第一数据线dl1的数量小于各个第二显示区内的第二数据线dl2的数量。也就是说,第一显示区da1内所设置的像素列pxc的数量小于各个第二显示区内所设置的像素列pxc的数量,例如:各第二显示区内的像素列pxc数量为i,其中i为大于1且小于r1/3的正整数。
51.举例来说,在本实施例中,第二显示区da2-1内设有像素列pxc(1)~pxc(i),第二显示区da2-2内设有像素列pxc(i+1)~pxc(2i),第三显示区da2-3内设有像素列pxc(2i+1)~pxc(3i),且第一显示区da1内设有像素列pxc(3i+1)~pxc(r1),但不以此为限。
52.特别说明的是,前述的多条扫描线sl电性连接对应n个第二显示区设置的(m-a)个第二电路软板cof2,但电性独立(或电性绝缘)于对应第一显示区da1设置的a个第一电路软板cof1。详细而言,在本实施例中,像素阵列基板100上还可设有平行于数据线dl设置的多条连接导线cw,而这些连接导线cw用于电性连接多条扫描线sl和(m-a)个第二电路软板cof2。也就是说,本实施例的栅极驱动信号是从显示区da的上侧(或天侧)经由连接导线cw进入第二显示区内垂直传递,再经由水平延伸的扫描线sl横向传递,但不以此为限。在其他实施例中。栅极驱动信号也可以由显示区da的下侧(或地侧)进入显示区da。
53.举例来说,这些连接导线cw可分别设置在n个第二显示区内,且未设置在第一显示区da1内,但不以此为限。在本实施例中,每一个第二显示区内所设置的连接导线cw数量可等于多条扫描线sl的数量,而这些扫描线sl可分别经由设置在n个第二显示区的每一者内的多条连接导线cw与对应同一个第二显示区设置的(m-a)/n个第二电路软板cof2电性连接。也就是说,同一条扫描线sl可经由分别位在三个第二显示区内的三条连接导线cw接收来自相对应的第二电路软板cof2的栅极驱动信号。亦即,显示面板10为栅极多驱的架构(例如本实施例的三驱架构)。
54.请同时参照图2,进一步来说,像素阵列基板100的连接导线cw与扫描线sl可形成在不同的导电膜层,而这两个导电膜层间可设有绝缘层110。举例来说,连接导线cw与数据线dl可选择性地为同一膜层,并且被一平坦层120所覆盖,但不以此为限。连接导线cw设置在覆盖多条扫描线sl的绝缘层110上,并且经由绝缘层110的通孔th与对应的扫描线sl电性连接。应可理解的是,像素阵列基板100还可设有显示介质层(未绘示)以及相对应的驱动电极(未绘示),其中显示介质层例如是具备自发光特性的有机发光二极管元件层、微型发光二极管元件层、次毫米发光二极管元件层、或具备调光能力的液晶层,本发明并不加以限制。
55.请参照图3,电路软板可包括软性基板sb以及设置在软性基板sb上的传输线路(例
如通道ch1或通道ch2)和接合引脚lp。举例来说,电路软板还可设有驱动晶片(未绘示),而驱动晶片可利用覆晶接合技术电性连接至传输线路,而电路软板可以是覆晶薄膜封装(chip on film,cof)结构。然而,本发明不限于此。驱动晶片也可以利用卷带式接合(tape automated bonding,tab)技术电性连接至传输线路,而电路软板也可以是卷带式封装(tape carrier package,tcp)结构。需说明的是,本发明并不限制电路软板一定要包括驱动晶片,根据其它实施例,电路软板也可以是不具驱动晶片的软性电路板。
56.在本实施例中,对应第一显示区da1设置的第一电路软板cof1的通道ch1数量可不同于对应第二显示区设置的第二电路软板cof2的通道ch2数量,但不以此为限。举例来说,为了经由连接导线cw提供栅极驱动信号至扫描线sl,第二电路软板cof2相较于第一电路软板cof1还额外设置了用来传输栅极驱动信号的通道ch2以及相对应的接合引脚lp。因此,在本实施例中,第二电路软板cof2的通道ch2数量可多于第一电路软板cof1的通道ch1数量。
57.为了接合第一电路软板cof1和第二电路软板cof2,像素阵列基板100的周边区pa内靠近基板101的上侧(或天侧)设有多个接合垫bp。举例来说,每一个电路软板的多个接合引脚lp(lead pin)可采用热压制程或其他已知且合适的接合制程与相同数量的多个接合垫bp相接合。
58.特别说明的是,电路软板的数量m是取决于显示面板10在水平方向上的像素解析度r1以及选用的电路软板的通道数量。为了满足栅极信号多驱(例如本实施例的三驱)的架构,当电路软板的数量m为第二显示区的数量n的非整数倍时,通过前述第一显示区da1内的驱动电路设计不同于第二显示区内的驱动电路设计,并且尽可能地将显示区da能切分出的第二显示区数量最大化,除了能降低制程中所使用的接曝光罩的多样性,还可增加显示面板10对于电路软板的选用弹性。
59.另一方面,在本实施例中,第一显示区da1可选择性地设置在这些第二显示区的一侧,例如图1的左侧,但不以此为限。在另一实施例中,如图4所示,显示面板10a的第一显示区da1也可改设置在n个第二显示区的任两相邻者之间,例如在第二显示区da2-2与第二显示区da2-3之间,但不以此为限。
60.以下将列举另一些实施例以详细说明本揭露,其中相同的构件将标示相同的符号,并且省略相同技术内容的说明,省略部分请参考前述实施例,以下不再赘述。
61.图5是本发明的第三实施例的显示面板的正视示意图。图6是图5的显示面板的局部的剖视示意图。图7是图5的显示面板的局部的放大示意图。请参照图5,本实施例的显示面板10b与图1的显示面板10的差异在于:显示面板10b的像素阵列基板100a更包括设置在第一显示区da1内的多条连接导线cw”。相似于第二显示区内的连接导线cw的配置方式,连接导线cw”也是平行于数据线dl1设置,并且电性连接对应第一显示区da1设置的第一电路软板cof1”。
62.特别注意的是,第一显示区da1内的连接导线cw”并未电性连接任何一条扫描线sl,如图6所示。也就是说,对应第一显示区da1设置的第一电路软板cof1”电性独立于显示面板10b的任何一条扫描线sl。显示面板10b的栅极驱动信号仍是经由设置在第二显示区内的连接导线cw传递给扫描线sl。
63.请参照图7,由于第一显示区da1设置了未电性连接扫描线sl的连接导线cw”,在周边区pa内且对应第一显示区da1设置的多个接合垫bp,其设计可相同于对应第二显示区设
置的多个接合垫bp。因此,第一电路软板cof1”和第二电路软板cof2的线路设计可选择性地相同,例如:第一电路软板cof1”的通道ch1数量可相同于第二电路软板cof2的通道ch2数量。据此,可进一步降低制程的复杂度以及电路软板的多样性。
64.图8是本发明的第四实施例的显示面板的正视示意图。请参照图8,本实施例的显示面板20与图1的显示面板10的差异在于:栅极驱动的架构不同。具体而言,显示面板20的像素阵列基板100b还可包括设置在周边区pa的n个(例如三个)栅极驱动电路gc,且这些栅极驱动电路gc分别对应n个第二显示区设置。每一个栅极驱动电路gc经由设置在对应的第二显示区内的多条连接导线cw与多条扫描线sl电性连接。
65.换句话说,本实施例的第二电路软板cof2”可不设有如图3中用来传输栅极驱动信号的通道。因此,本实施例的第一电路软板cof1和第二电路软板cof2”可选用相同的设计规格。
66.然而,本发明不限于此。在另一未绘示的实施例中,显示面板也可采用相似于图5的设计原理,在对应第一显示区的周边区内设置虚设的栅极驱动电路,并且在第一显示区内设置电性连接此虚设的栅极驱动电路但未电性连接任一扫描线的连接导线。
67.综上所述,在本发明的一实施例的显示面板中,其显示区可切分出一个第一显示区和多个第二显示区。这些第二显示区内都具有相同的驱动电路设计,且第一显示区和第二显示区内的驱动电路设计并不相同。据此,除了可满足大尺寸或任意像素解析度的显示面板基于制造成本考量的电路设计需求,还能增加显示面板对于电路软板的选用弹性。
68.当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明做出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1