显示器模组及计算机设备的制作方法

文档序号:31343176发布日期:2022-08-31 11:01阅读:52来源:国知局
显示器模组及计算机设备的制作方法

1.本技术涉及显示器技术领域,特别涉及一种显示器模组及计算机设备。


背景技术:

2.随着显示器技术领域的快速发展,各种各样的计算机设备中都通过显示器来实现显示功能。其中,显示器有发光二极管(light emitting diode,led)显示器和液晶显示器等种类。
3.其中,led显示器是基于发光二极管(light emitting diode,led)进行显示的,主要通过控制半导体发光二极管的显示方式来控制显示器显示。目前,显示器的像素电路可以设计在玻璃基板或者印制电路板(printed circuit board,pcb)上,并通过驱动电路来对显示器的各个像素电路进行控制。在采用玻璃基板作为载体的显示器中,由于玻璃基板不能像pcb一样在表面焊接驱动电路,也不能采用传统的脉冲宽度调制(pulse width modulation,pwm)驱动方式进行驱动,在驱动过程中通过控制显示器中各个像素电路中发光二极管的电压来控制亮度,当不同像素电路中需要不同的电压时,往往会对其他像素电路中的亮度造成影响,导致了显示器的发光稳定性低的问题。


技术实现要素:

4.本技术实施例提供了一种显示器模组及计算机设备,能够减少各个像素电路之间的电压影响,提高显示器工作时显示的稳定性。
5.一个方面,本技术实施例提供了一种显示器模组,所述显示器模组包括驱动电路以及显示灯板,所述显示灯板包括中包含至少一个像素电路,所述像素电路包括第一传输端,第二传输端以及第三传输端;
6.所述驱动电路包括扫描线端口,电压数据线端口以及发光时长控制线端口;
7.所述第一传输端与所述扫描线端口电性相连,所述第二传输端与所述电压数据线端口电性相连,所述第三传输端与所述发光时长控制线端口电性相连;
8.所述驱动电路用于通过所述扫描线端口向所述第一传输端传输扫描信号,通过所述电压数据线端口向所述第二传输端传输电压信号,以及通过所述发光时长控制线端口向所述第三传输端传输时长信号;其中,所述时长信号中每个显示帧对应n个子帧,且下一个子帧的显示时间是上一个子帧的一倍,n是大于等于2的整数。
9.可选的,所述像素电路包括:第一tft,第二tft,第三tft,第一电容以及发光二极管;
10.所述第一tft的漏极与所述发光二极管的正极电性相连,所述发光二极管的负极与公共接地端电性相连;所述第一tft的源极与电源电性相连,所述第一tft的源极与电源之间包括第一节点,所述第一电容的第一端与所述第一节点电性相连;
11.所述第一tft的栅极与所述第三tft的源极电性相连,所述第三tft的漏极与所述第二tft的漏极电性相连,所述第三tft的漏极与所述第二tft的漏极之间包括第二节点,所
述第一电容的第二端与所述第二节点电性相连;
12.所述第二tft的栅极是所述像素电路的第一传输端,所述第二tft的源极是是所述像素电路的第二传输端,所述第三tft的栅极是所述像素电路的第三传输端。
13.可选的,所述驱动电路还用于通过所述扫描线端口向所述第一传输端传输的扫描信号是高电平信号;通过所述发光时长控制线端口向所述第三传输端传输的时长信号是低电平信号;以使得所述第二tft处于工作状态时,所述第一tft和所述第三tft处于关闭状态;
14.所述第一电容还用于保存所述像素电路在每个子帧显示时所述电压数据线端口向所述像素电路传输的电压信号。
15.可选的,所述驱动电路还用于通过所述扫描线端口向所述第一传输端传输的扫描信号是低电平信号,通过所述发光时长控制线端口向所述第三传输端传输时长信号是高电平信号,以使得所述第一tft和所述第三tft处于工作状态时,所述第二tft处于关闭状态。
16.可选的,所述驱动电路还包括复位线端口,所述第一tft的栅极与所述第三tft的源极之间还包含第三节点;
17.所述复位线端口与所述第三节点电性相连;
18.所述复位线端口用于传输复位信号,以使得对所述像素电路在所述第一tft的栅极处等效的寄生电容的电压进行释放。
19.可选的,所述像素电路还包括:第四tft;
20.所述第四tft的源极与所述第三节点电性相连,所述第四tft的栅极与复位线端口电性相连,所述第四tft的漏极与所述公共接地端电性相连。
21.可选的,所述驱动电路还用于通过所述扫描线端口向所述第一传输端传输的扫描信号是高电平信号;通过所述发光时长控制线端口向所述第三传输端传输的时长信号是低电平信号;通过所述复位线端口传输的复位信号是高电平信号,以使得所述第二tft和所述第四tft处于工作状态时,所述第一tft和所述第三tft处于关闭状态。
22.可选的,所述驱动电路还用于通过所述扫描线端口向所述第一传输端传输的扫描信号是低电平信号;所述发光时长控制线端口向所述第三传输端传输的时长信号是高电平信号;所述复位线端口传输的复位信号是低电平信号,以使得所述第一tft和所述第三tft处于工作状态时,所述第二tft和所述第四tft处于关闭状态。
23.可选的,所述复位线端口传输的复位信号的信号电压与所述发光时长控制线端口传输的时长信号的信号电压相反。
24.另一个方面,本技术实施例提供了一种计算机设备,所述计算机设备包括至少一个如上述一个方面所述的显示器模组。
25.本技术实施例提供的技术方案可以至少包含如下有益效果:
26.本技术的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路,驱动电路通过扫描线端口向像素电路的第一传输端传输扫描信号,通过电压数据线端口向像素电路的第二传输端传输电压信号,以及通过发光时长控制线端口向像素电路的第三传输端传输时长信号。本方案利用时长信号控制每个像素电路的显示时长,通过显示时长改变显示灯板的灰阶亮度,避免了像素电路之间的电压串扰,且时长信号中每个显示帧对应n个子帧,下一个子帧的显示时间是上一个子帧的一倍的特性,可以更好的控
制像素电路灰阶亮度的调整,使得显示灯板中像素电路的亮度更加稳定可控,提高了显示灯板工作时亮度显示的稳定性。
附图说明
27.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
28.图1是本技术一示例性实施例提供的一种显示器模组的结构示意图;
29.图2是本技术一示例性实施例提供的一种显示器模组的结构示意图;
30.图3是本技术一示例性实施例涉及的一种像素电路的结构示意图;
31.图4是本技术一示例性实施例涉及的一种显示帧内扫描线端口和发光时长控制线端口信号的结构示意图;
32.图5是本技术一示例性实施例涉及图3的另一种像素电路的结构示意图;
33.图6是本技术一示例性实施例提供的一种计算机设备的结构示意图。
具体实施方式
34.这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本技术相一致的所有实施方式。相反,它们仅是与如所附权利要求书中所详述的、本技术的一些方面相一致的装置和方法的例子。
35.在本文中提及的“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。字符“/”一般表示前后关联对象是一种“或”的关系。
36.需要说明的是,本技术的说明书和权利要求书中的术语“第一”、“第二”、“第三”和“第四”等是用于区别不同的对象,而不是用于描述特定顺序。本技术实施例的术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
37.随着科技的不断进步,计算机设备在日常生活中的使用越来越频繁,人们可以使用这些计算机设备在日常生活中学习、娱乐、工作等。其中,显示器已经成为计算机设备中不可或缺的硬件组件之一。
38.目前,显示器中的显示灯板通常采用玻璃基板材质或者pcb板材质,这两种材料各自有各自的优缺点。其中,玻璃基板主要在液晶显示器中使用,通常用于面板工艺中。而pcb板用于大多数具有集成电路的电子设备中。与玻璃基板相比,pcb板的应用范围越来越广。但是,随着显示技术的进步,玻璃基板和pcb板已经显示出相互渗透的趋势,特别是在诸如mini/micro led之类的新显示技术领域,这些显示器将面临选择玻璃基板还是选择pcb板作为载体的问题。
39.对于玻璃基板来说,玻璃基板具有高的热导率并且可以更好地散热。它也可以满
足更高密度焊接产品上更复杂的布线要求,另外,玻璃基板的平整度也更高,可以在玻璃基板上应用芯片转移技术。与玻璃基板相比,pcb板由于材料本身的限制,pcb板的散热性较差,并且在大尺寸应用中容易翘曲和变形。另外,相对于pcb板,玻璃基板的成本也更低,因此,大多数micro led显示器中均采用玻璃基板来作为载体。
40.在上述技术中,在micro led显示器中如果采用玻璃基板作为led的载体,由于玻璃基板不能像pcb一样在表面焊接驱动电路,也不能采用传统的pwm驱动方式进行驱动,因此在驱动时往往通过电压来控制led的亮度,即,在驱动过程中通过控制显示器中各个像素电路中发光二极管的电压来控制亮度,当不同像素电路中需要不同的电压时,往往会对其他像素电路中的亮度造成影响,导致了显示器的发光稳定性低的问题。
41.为了减少各个像素电路之间的电压影响,提高显示器工作时显示的稳定性,本技术提出了一种解决方案,可以通过将每个显示帧分为n个子帧,并且下一个子帧的显示时间是上一个子帧的一倍,实现通过控制显示时长来达到亮度控制的效果,从而提高亮度显示的稳定性。
42.请参考图1,其示出了本技术一示例性实施例提供的一种显示器模组的结构示意图。如图1所示,该显示器模组100包括:驱动电路101以及显示灯板102。
43.其中,显示灯板102包括中包含至少一个像素电路,像素电路包括第一传输端,第二传输端以及第三传输端,驱动电路101包括扫描线端口,电压数据线端口以及发光时长控制线端口。显示灯板102采用玻璃基板作为像素电路的载体。
44.本方案中,通过第一传输端与扫描线端口电性相连,第二传输端与电压数据线端口电性相连,第三传输端与发光时长控制线端口电性相连。
45.驱动电路101用于通过扫描线端口向第一传输端传输扫描信号,通过电压数据线端口向第二传输端传输电压信号,以及通过发光时长控制线端口向第三传输端传输时长信号;其中,时长信号中每个显示帧对应n个子帧,且下一个子帧的显示时间是上一个子帧的一倍,n是大于等于2的整数。
46.其中,本技术通过驱动电路输入扫描信号、电压信号以及时长信号,时长信号中每个显示帧对应n个子帧,且下一个子帧的显示时间是上一个子帧的一倍,可以基于不同显示时长调整显示器模组中像素电路的显示亮度,且亮度与时间呈线性递增的关系,从而在显示过程中与电压信号通常无关,避免了像素电路之间的干扰,亮度显示的更加稳定。
47.综上所述,本技术的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路,驱动电路通过扫描线端口向像素电路的第一传输端传输扫描信号,通过电压数据线端口向像素电路的第二传输端传输电压信号,以及通过发光时长控制线端口向像素电路的第三传输端传输时长信号。本方案利用时长信号控制每个像素电路的显示时长,通过显示时长改变显示灯板的灰阶亮度,避免了像素电路之间的电压串扰,且时长信号中每个显示帧对应n个子帧,下一个子帧的显示时间是上一个子帧的一倍的特性,可以更好的控制像素电路灰阶亮度的调整,使得显示灯板中像素电路的亮度更加稳定可控,提高了显示灯板工作时亮度显示的稳定性。
48.在一种可能实现的方式中,本技术提供的显示器模组中的像素电路基于薄膜晶体管(thin film transistor,tft)以及发光二极管组合形成,形成的像素电路简单,可以减少电路的复杂程度。
49.以像素电路包含tft以及发光二极管为例,请参考图2,其示出了本技术一示例性实施例提供的一种显示器模组的结构示意图。如图2所示,该显示器模组200包括:驱动电路201以及显示灯板202。
50.其中,显示灯板202包括中包含至少一个像素电路202a,像素电路包括第一传输端,第二传输端以及第三传输端,驱动电路201包括扫描线端口,电压数据线端口以及发光时长控制线端口。
51.可选的,像素电路202a的结构可以参照如下图3的结构。请参考图3,其示出了本技术一示例性实施例涉及的一种像素电路的结构示意图。如图3所示,在像素电路300中,包含了:第一tft 301,第二tft 302,第三tft 303,第一电容304以及发光二极管305。
52.其中,第一tft 301的漏极与发光二极管305的正极电性相连,发光二极管305的负极与公共接地端vss电性相连;第一tft 301的源极与电源vdd电性相连,第一tft 301的源极与电源vdd之间包括第一节点,第一电容304的第一端与第一节点电性相连;第一tft 301的栅极与第三tft 303的源极电性相连,第三tft 303的漏极与第二tft 302的漏极电性相连,第三tft 303的漏极与第二tft 302的漏极之间包括第二节点,第一电容304的第二端与第二节点电性相连;第二tft 302的栅极是像素电路的第一传输端,第二tft 302的源极是是像素电路的第二传输端,第三tft 303的栅极是像素电路的第三传输端。
53.其中,第一传输端与扫描线端口(scan)电性相连,第二传输端与电压数据线端口(data)电性相连,第三传输端与发光时长控制线端口(emiting)电性相连。
54.可选的,上述像素电路300在工作过程中,当第二tft 302处于工作状态时,第一tft 301和第三tft 303处于关闭状态;扫描线端口向第一传输端传输的扫描信号是高电平信号;发光时长控制线端口向第三传输端传输的时长信号是低电平信号;第一电容304还用于保存像素电路在每个子帧显示时电压数据线端口向像素电路传输的电压信号。
55.可选的,当第一tft 301和第三tft 303处于工作状态时,第二tft 302处于关闭状态;扫描线端口向第一传输端传输的扫描信号是低电平信号;发光时长控制线端口向第三传输端传输时长信号是高电平信号。
56.比如,对于任意一个像素电路来说,其工作过程可以分为两个阶段,在第一个阶段内,驱动电路通过扫描线端口向第一传输端传输的扫描信号是高电平信号;通过发光时长控制线端口向第三传输端传输的时长信号是低电平信号;可以实现第二tft处于工作状态,其余tft(第一tft和第三tft)处于关闭状态,驱动电路通过扫描线端口依次开启对显示灯板中每一行的像素电路进行扫描,并在第1子帧点亮的像素电路中将电压数据线端口传输的data电压给到该像素电路的第一节点处,且由第一电容保存。
57.在第二个阶段内,驱动电路通过扫描线端口向第一传输端传输的扫描信号是低电平信号;通过发光时长控制线端口向第三传输端传输的时长信号是高电平信号;可以实现第一tft和第三tft处于工作状态,其余tft(第二tft)处于关闭状态,第一节点处的电压可以给到第一tft的栅极,此时第一tft导通led,使得led发光。
58.其中,上述一帧内的每个子帧的发光时长可以由发光时长控制线端口(emiting)控制。以n=8为例,即,每个显示帧被分为8个子帧为例,本技术可以基于pwm驱动方式驱动显示,在分成的8个子帧内,每个子帧都需要对显示灯板扫描一次,不同的是,下一个子帧的显示时间是上一个子帧的一倍,流过像素电路中led的电流可以通过电压数据线端口输入
的电压进行调节。由于光在人眼内是累积的,因此,像素电路的显示亮度是8个子帧亮度的累积,基于8个子帧可以形成0至255灰阶的亮度。比如,如需要某个像素电路显示15灰阶,驱动电路可以控制像素电路在第1个子帧,第2个子帧,第3个子帧以及第4个子帧所在的子帧进行点亮,像素电路的显示亮度是这几个子帧亮度的累积,从而形成15灰阶的亮度。即,驱动电路通过发光时长控制线端口对该像素电路的第三传输端在第1个子帧,第2个子帧,第3个子帧以及第4个子帧分别传输高电平信号,使得像素电路的显示亮度是这几个子帧亮度的累积,由于下一个子帧的显示时间是上一个子帧的一倍,因此,最终积累得到的控制显示时长t
显示
=t*(1+2+4+8),完成亮度累积实现15灰阶亮度的显示,其中,t是像素电路的单位发光时间,该t可以由开发人员预先在驱动电路中设定。
59.上述将1帧分为8个子帧,驱动电路传输的信号可以如下。请参考图4,其示出了本技术一示例性实施例涉及的一种显示帧内扫描线端口和发光时长控制线端口信号的结构示意图。如图4所示,将1帧分为了8个子帧,scan(0)至scan(n)指的是从第一行像素电路的扫描线端口和第n行像素电路的扫描线端口,emiting是发光时长控制线端口,下一个子帧的显示时间是上一个子帧的一倍,以第1个子帧的显示时间是t为例,以此类推,第2个子帧至第8个子帧的显示时间分别t*2,t*4,t*8,t*16,t*32,t*64,t*132。也就是说,在本方案中显示灯板按照每行每列对每个像素电路进行排列,每一行的各个像素电路的第一传输端与该行对应的扫描线端口相连,每一列的各个像素电路的第二传输端与该列对应的电压数据线端口电性相连,每个像素电路与自身对应的发光时长控制线端口电性相连。由图4可知,对于后面一个子帧来说,其显示时长都是上一个子帧的一倍。仍以图4中的第一个子帧为例,每个子帧中包含第一阶段和第二阶段,驱动电路在第一阶段和第二阶段的工作过程可以参照上述内容,此处不再赘述。
60.在一种可能实现的方式中,驱动电路还包括复位线端口,第一tft的栅极与第三tft的源极之间还包含第三节点;复位线端口与第三节点电性相连;复位线端口用于传输复位信号,以使得对像素电路在第一tft的栅极处等效的寄生电容的电压进行释放。其中,由于显示灯板涉及中无法避免寄生电容的存在,对于每个像素电路来说,像素电路中会存在寄生电容的影响,本方案通过将复位线端口连接在第一tft的栅极与第三tft的源极之间的第三节点处,在传输复位信号后,可以对像素电路在第一tft的栅极处等效的寄生电容的电压进行释放,避免像素电路出现关闭延迟的现象。
61.可选的,在像素电路的设计过程中,可以在像素电路中设计第四tft,通过第四tft连接复位线端口(reset)。即,像素电路还包括:第四tft;第四tft的源极与第三节点电性相连,第四tft的栅极与复位线端口电性相连,第四tft的漏极与公共接地端电性相连。请参考图5,其示出了本技术一示例性实施例涉及图3的另一种像素电路的结构示意图。如图5所示,在像素电路500中,包含了:第一tft 501,第二tft 502,第三tft 503,第一电容504,发光二极管505,第四tft 506以及第二电容507。
62.其中,第一tft 501,第二tft 502,第三tft 503,第一电容504以及发光二极管505之间的连接方式可以参照上述图3中的描述,此处不再赘述。如图5所示,第二电容507可以看做是像素电路在第一tft 501的栅极处等效的寄生电容,第四tft 506的源极与第三节点s电性相连,第四tft 506的漏极与公共接地端vss电性相连,第四tft 506的栅极可以作为像素电路的第四传输端,与驱动电路的复位线端口电性相连。
63.可选的,增加有第四tft的像素电路的工作方式可以如下:像素电路的工作过程也可以分为两个阶段,在第一阶段内,第二tft和第四tft处于工作状态时,第一tft和第三tft处于关闭状态;扫描线端口向第一传输端传输的扫描信号是高电平信号;发光时长控制线端口向第三传输端传输的时长信号是低电平信号;复位线端口传输的复位信号是高电平信号。在第二阶段内,第一tft和第三tft处于工作状态时,第二tft和第四tft处于关闭状态;扫描线端口向第一传输端传输的扫描信号是低电平信号;发光时长控制线端口向第三传输端传输的时长信号是高电平信号;复位线端口传输的复位信号是低电平信号。
64.比如,对于任意一个像素电路来说,在第一个阶段内,驱动电路通过扫描线端口向第一传输端传输的扫描信号是高电平信号;通过发光时长控制线端口向第三传输端传输的时长信号是低电平信号,通过复位线端口传输的复位信号是高电平信号,可以实现第二tft和第四tft处于工作状态,其余tft(第一tft和第三tft)处于关闭状态,驱动电路通过扫描线端口依次开启对显示灯板中每一行的像素电路进行扫描,并在第1子帧点亮的像素电路中将电压数据线端口传输的data电压给到该像素电路的第一节点处,且由第一电容保存,通过第四tft将s点的电压清零,从而达到释放的效果。其中,工作过程中的阶段对应的时间可以参考上述图4中的第一阶段和第二阶段,其他子帧也类似,此处不再赘述。
65.在第二个阶段内,驱动电路通过扫描线端口向第一传输端传输的扫描信号是低电平信号;通过发光时长控制线端口向第三传输端传输的时长信号是高电平信号,通过复位线端口传输的复位信号是低电平信号,可以实现第一tft和第三tft处于工作状态,其余tft(第二tft和第四tft)处于关闭状态,发光时长控制线端口(emiting)为高电平,第三tft打开,复位线端口(reset)为低电平,第四tft关闭,第一节点处的电压可以给到第一tft的栅极,此时第一tft导通led,使得led发光。
66.在本方案中,复位线端口传输的复位信号的信号电压与发光时长控制线端口传输的时长信号的信号电压相反。即,当复位线端口传输的复位信号是高电平信号时,发光时长控制线端口传输的时长信号是低电平信号;当复位线端口传输的复位信号是低电平信号时,发光时长控制线端口传输的时长信号是高电平信号。
67.综上所述,本技术的显示器模组包括:驱动电路以及显示灯板,显示灯板包括中包含至少一个像素电路,驱动电路通过扫描线端口向像素电路的第一传输端传输扫描信号,通过电压数据线端口向像素电路的第二传输端传输电压信号,以及通过发光时长控制线端口向像素电路的第三传输端传输时长信号。本方案利用时长信号控制每个像素电路的显示时长,通过显示时长改变显示灯板的灰阶亮度,避免了像素电路之间的电压串扰,且时长信号中每个显示帧对应n个子帧,下一个子帧的显示时间是上一个子帧的一倍的特性,可以更好的控制像素电路灰阶亮度的调整,使得显示灯板中像素电路的亮度更加稳定可控,提高了显示灯板工作时亮度显示的稳定性。
68.另外,像素电路采用本方案中图3或者图5中的结构相对于现有的像素电路,结构更加简单,使得在显示器模组的设计过程中减少材料的使用,减少电路复杂程度。
69.另外,通过pwm的驱动方式在采用玻璃基板的micro led显示器模组中实现0-255灰阶的显示,其显示效果与时长控制呈线性相关,使得led在0-255阶灰阶下工作更加稳定,颜色显示与驱动电路的控制相关,不受其他像素电路电压的影响。
70.图6是本技术一示例性实施例提供的一种计算机设备的结构示意图。如图6所示,
计算机设备600包括中央处理单元(central processing unit,cpu)601、包括随机存取存储器(random access memory,ram)602和只读存储器(read only memory,rom)603的系统存储器604,以及连接系统存储器604和中央处理单元601的系统总线605。所述计算机设备600还包括帮助计算机内的各个器件之间传输信息的基本传输/输出系统(input/output system,i/o系统)606,和用于存储操作系统612、应用程序613和其他程序模块614的大容量存储设备607。
71.所述基本传输/输出系统606包括有用于显示信息的显示器606和用于用户传输信息的诸如鼠标、键盘之类的传输设备609。其中所述显示器606和传输设备609都通过连接到系统总线605的传输输出控制器610连接到中央处理单元601。所述基本传输/输出系统606还可以包括传输输出控制器610以用于接收和处理来自键盘、鼠标、或电子触控笔等多个其他设备的传输。类似地,传输输出控制器610还提供输出到显示屏、打印机或其他类型的输出设备。
72.所述大容量存储设备607通过连接到系统总线605的大容量存储控制器(未示出)连接到中央处理单元601。所述大容量存储设备607及其相关联的计算机可读介质为计算机设备600提供非易失性存储。也就是说,所述大容量存储设备607可以包括诸如硬盘或者cd-rom(compact disc read-only memory,只读光盘)驱动器之类的计算机可读介质(未示出)。
73.所述计算机可读介质可以包括计算机存储介质和通信介质。计算机存储介质包括以用于存储诸如计算机可读指令、数据结构、程序模块或其他数据等信息的任何方法或技术实现的易失性和非易失性、可移动和不可移动介质。计算机存储介质包括ram、rom、eprom(erasable programmable read only memory,可擦除可编程只读存储器)、eeprom(electrically erasable programmable read-only memory,带电可擦可编程只读存储器)、闪存或其他固态存储其技术,cd-rom、dvd(digital video disc,高密度数字视频光盘)或其他光学存储、磁带盒、磁带、磁盘存储或其他磁性存储设备。当然,本领域技术人员可知所述计算机存储介质不局限于上述几种。上述的系统存储器604和大容量存储设备607可以统称为存储器。
74.计算机设备600可以通过连接在所述系统总线605上的网络接口单元611连接到互联网或者其它网络设备。所述存储器还包括一个或者一个以上的程序,所述一个或者一个以上程序存储于存储器中。
75.可选的,本技术提供的上述计算机设备中的显示器606可以包括至少一个如上述图1或者图2实施例所示的显示器模组。
76.可选的,在本技术中,显示器模组中的驱动电路可以设置在柔性电路板fpc上,并与pcb结合,各个像素电路在micro led灯板中,显示过程可以参考图2或者图3中的工作原理,此处不再赘述。
77.以上对本技术实施例公开的一种显示器模组及计算机设备进行了举例介绍,本文中应用了个例对本技术的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本技术的方法及其核心思想;同时,对于本领域的一般技术人员,依据本技术的思想,在实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本技术的限制。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1