本申请涉及显示,尤其涉及一种像素电路、驱动方法、显示基板及显示装置。
背景技术:
1、当前像素电路为7t1c电路,在对像素进行初始化时,会存在漏电问题,并且由于漏电程度或者初始化程度不同导致显示亮度不同。
技术实现思路
1、有鉴于此,本申请的目的在于提出一种像素电路、驱动方法、显示基板及显示装置用以解决或部分解决上述技术问题。
2、基于上述目的,本申请的第一方面提出了一种像素电路,包括:补偿电路、数据写入电路、驱动电路、发光控制电路和存储电路;
3、所述补偿电路与所述存储电路电连接,用于对所述存储电路进行充电,得到补偿电压;
4、所述数据写入电路与所述存储电路电连接,用于将数据电压写入所述存储电路,以基于所述补偿电压和所述数据电压确定驱动电压;
5、所述驱动电路和所述发光控制电路电连接,用于基于所述驱动电压驱动发光器件发光。
6、在一些实施例中,所述补偿电路包括第一补偿电路和第二补偿电路;
7、所述第一补偿电路的第一端与所述驱动电路连接,所述第一补偿电路的第二端通过第一节点与所述存储电路的第一极电连接;
8、所述第二补偿电路通过第二节点与所述存储电路的第二极电连接。
9、在一些实施例中,所述数据写入电路的第一端用于接收所述数据电压,所述数据写入电路的第二端通过所述第二节点与所述存储电路的所述第二极电连接。
10、在一些实施例中,所述驱动电路的控制极与所述第一节点电连接,所述驱动电路的第一端用于接收电源电压,所述驱动电路的第二端与所述发光控制电路电连接;
11、所述驱动电路用于基于所述驱动电压控制驱动电流,以基于所述驱动电流控制所述发光器件发光。
12、在一些实施例中,还包括:复位电路;
13、所述复位电路与所述存储电路电连接,用于对所述存储电路进行复位。
14、在一些实施例中,所述第一补偿电路包括第一补偿晶体管;所述第二补偿电路包括第二补偿晶体管;所述第一补偿晶体管和所述第二补偿晶体管为共用控制极;所述存储电路包括存储电容;所述数据写入电路包括数据写入晶体管;所述复位电路包括复位晶体管;所述驱动电路包括驱动晶体管;所述发光控制电路包括发光控制晶体管;
15、所述复位晶体管的第一极、所述第二补偿晶体管的第二极以及所述存储电容的第二极与所述第二节点电连接,所述复位晶体管的第二极、所述第一补偿晶体管的第一极以及所述存储电容的第一极与所述第一节点电连接;所述复位晶体管用于基于所述第二补偿晶体管接收到的参考电压对所述存储电容进行复位,得到初始电压;
16、所述驱动晶体管的控制极与所述第一节点电连接,所述驱动晶体管的第一极与电源线连接;所述第一补偿晶体管用于基于所述驱动晶体管接收的电源电压和所述驱动晶体管的阈值电压对所述存储电容进行充电,以根据所述电源电压、所述阈值电压和所述初始电压确定补偿电压;
17、所述数据写入晶体管的第一极用于接收所述数据电压,第二极与所述第二节点电连接;所述数据写入晶体管用于将所述数据电压写入所述存储电容,以基于所述补偿电压和所述数据电压确定所述驱动电压;
18、所述驱动晶体管的第二极与所述发光控制晶体管的第一极电连接,所述驱动晶体管用于基于所述驱动电压控制驱动电流;所述发光控制晶体管的第二极与所述发光器件电连接,所述发光控制晶体管用于基于所述驱动电流控制所述发光器件发光。
19、在一些实施例中,还包括:控制极连接线;
20、所述控制极连接线用于连接所述第一补偿晶体管的控制极和所述第二补偿晶体管的控制极。
21、基于同一个发明构思,本申请的第二方面提出了一种驱动方法,应用于第一方面所述的像素电路,所述方法包括:
22、对存储电路进行复位,得到初始电压;
23、通过补偿电路对所述存储电路进行充电,基于所述初始电压确定补偿电压;
24、通过数据写入电路将数据电压写入所述存储电路,基于所述补偿电压和得到数据电压确定驱动电压;
25、基于所述驱动电压控制驱动电流,通过所述驱动电流驱动发光器件发光。
26、基于同一个发明构思,本申请的第三方面提出了一种显示基板,包括第一方面的像素电路。
27、基于同一个发明构思,本申请的第四方面提出了一种显示装置,包括第三方面的显示基板。
28、从上面所述可以看出,本申请提供的像素电路、驱动方法、显示基板及显示装置。所述像素电路包括:补偿电路、数据写入电路、驱动电路、发光控制电路和存储电路。所述补偿电路与所述存储电路电连接,用于对所述存储电路进行充电,得到补偿电压。通过对存储电路进行充电得到补偿电压,可以提升补偿的均一性,避免出现发光器件亮度不同的现象。所述数据写入电路与所述存储电路电连接,用于将数据电压写入所述存储电路,以基于所述补偿电压和所述数据电压确定驱动电压。所述驱动电路和所述发光控制电路电连接,用于基于所述驱动电压驱动发光器件发光。同时,本申请提出的像素电路相对于现有技术中的7t1c像素电路,减少了电路元件数量,可以减少电路尺寸和电路空间,提升面内利用率,在提升像素密度设计上限的同时,也可以降低像素电路功能层的密度。同时由于电路元件数量减少,可以降低不良率。并且可以减少工艺面积,从而降低功耗。
1.一种像素电路,其特征在于,包括:补偿电路、数据写入电路、驱动电路、发光控制电路和存储电路;
2.根据权利要求1所述的像素电路,其特征在于,
3.根据权利要求2所述的像素电路,其特征在于,
4.根据权利要求2所述的像素电路,其特征在于,
5.根据权利要求1所述的像素电路,其特征在于,还包括:复位电路;
6.根据权利要求2所述的像素电路,其特征在于,所述第一补偿电路包括第一补偿晶体管;所述第二补偿电路包括第二补偿晶体管;所述第一补偿晶体管和所述第二补偿晶体管为共用控制极;所述存储电路包括存储电容;所述数据写入电路包括数据写入晶体管;所述复位电路包括复位晶体管;所述驱动电路包括驱动晶体管;所述发光控制电路包括发光控制晶体管;
7.根据权利要求6所述的像素电路,其特征在于,还包括:控制极连接线;
8.一种驱动方法,其特征在于,应用于权利要求1至7任意一项所述的像素电路,所述方法包括:
9.一种显示基板,其特征在于,包括如权利要求1-7任一项所述的像素电路。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示基板。