一种显示接口dpi复用及解复用装置的制造方法

文档序号:10804264阅读:316来源:国知局
一种显示接口dpi复用及解复用装置的制造方法
【专利摘要】本实用新型提供了显示接口DPI复用及解复用装置,DPI复用装置包括:接口选择模块;接口选择模块的第一输入端与DPI?24位接口的高12位接口顺序连接;第二输入端与DPI?24位接口的低12位接口顺序连接;输出端与DPI?12位接口的12位接口顺序连接;触发端与DPI?24位接口的像素时钟连接。DPI解复用装置包括:锁存模块,包括输入端、输出端、锁存端;DPI?12位接口分别与DPI?24位接口的高12位接口和输入端顺序连接;输出端与DPI?24位接口的低12位接口顺序连接;DPI?12位接口的像素时钟分别与锁存端和DPI?24位接口的像素时钟连接。本实用新型能够低成本实现不同DPI接口之间的复用。
【专利说明】
_种显不接口 DPI复用及解复用装置
技术领域
[0001]本实用新型涉及液晶显示技术应用领域,尤其涉及一种显示接口(Display PixelInterface,DPI)复用及解复用装置。
【背景技术】
[0002]DPI是液晶显示(Liquid Crystal Display,LCD)的显示标准接口,能够直接对液晶的各像素点进行操作,利用(H,V)这两个行场信号进行各像素点进行颜色填充操作,填充速度快、可用于动画显示,最大分辨率可达1080pixel。
[0003]目前LCD所用的接口均为DPI接口,DPI接口又称为RGB接口,其数据线和控制线相互分离,数据线一般包括8位、10位、12位、16位、20位及24位等多种数据宽度的格式,其中,12位和24位数据宽度的DPI接口应用较为普遍,为了表述方便,12位数据宽度的DPI接口记为DP1-12,24位数据宽度的DPI接口记为DP1-24。
[0004]12位数据宽度的数据线采用像素时钟PCLK的上升沿和下降沿的双边沿数据读取(DUAL EDGE DATA READ,DDR)接口方式,并且一个像素是由上升沿的12位数据和下降沿的12位数据共同组成。
[0005]24位数据宽度的数据线采用像素时钟PCLK的上升沿或下降沿的单边沿数据读取(SINGLE EDGE DATA READ,SDR)接口方式,并且一个像素是由上升沿的24位数据或者下降沿的24位数据组成。
[0006]不同处理器芯片的DPI位数不同,不同显示器的DPI位数也不相同,可以为12位DDR,也可以为24位SDR。12位DDR和24位SDR的接口需要通过桥接转换芯片进行转换才能互相通信,该种方式虽然可以实现12位DDR和24位SDR显示接口的复用,但是实现成本较高,且时延较大。
【实用新型内容】
[0007]有鉴于此,本实用新型的主要目的在于提供一种显示接口复用及解复用装置,能够低成本实现不同DPI接口之间的复用。
[0008]为达到上述目的,本实用新型的技术方案是这样实现的:
[0009]一种显示接口(DPI)复用装置,所述DPI复用装置为DP1-24位接口到DP1-12位接口的复用装置,包括:接口选择模块;所述接口选择模块包括第一输入端、第二输入端、输出端及触发端;其中,
[0010]所述第一输入端的12位输入端口与所述DP1-24位接口的高12位接口顺序连接;[0011 ]所述第二输入端的12位输入端口与所述DP1-24位接口的低12位接口顺序连接;
[0012]所述输出端与所述DP1-12位接口的12位接口顺序连接;
[0013]所述触发端与所述DP1-24位接口的像素时钟连接。
[0014]一种显示接口 DPI解复用装置,所述DPI解复用装置为DP1-12位接口到DP1-24位接口的解复用装置,包括:锁存模块;所述锁存模块包括输入端、输出端、锁存端;其中,
[0015]所述DP1-12位接口的12位接口分别与所述DP1-24位接口的高12位接口和所述输入端顺序连接;
[0016]所述输出端与所述DP1-24位接口的低12位接口顺序连接;
[0017]所述DP1-12位接口的像素时钟分别与所述锁存端和所述DP1-24位接口的像素时钟连接。
[0018]本实用新型实施例公开一种显示接口复用及解复用装置,其中显示接口复用装置通过接口选择模块,对DP1-24位接口的24位数据按照像素时钟的触发信号选择性输出至DP1-12位接口,实现了DP1-24位接口到DP1-12位接口的复用;显示接口解复用装置通过锁存模块,对DP1-12位接口的数据按照像素时钟的锁存端锁定输出至DP1-24位接口,实现了DP1-12位接口到DP1-24位接口的解复用,电路简单、成本较低,且延时性较低。
【附图说明】
[0019]图1为本实用新型实施例提供的显示接口复用装置的结构示意图;
[0020]图2为本实用新型实施例提供的显示接口解复用装置的优选结构示意图。
【具体实施方式】
[0021]为使本实用新型的目的、技术方案和优点更加清楚明白,以下举实施例并参照附图,对本实用新型进一步详细说明。
[0022]图1示出了本实用新型实施例提供的DPI复用装置的结构,该DPI复用装置为DP1-24 位接口 11 到DP1-12位接口 12 的复用装置 ,包括: 接口选择模块13;所述接口选择模块13包括第一输入端131、第二输入端132、输出端133及触发端134;其中,
[0023]所述第一输入端131的12位输入端口与所述DP1-24位接口11的高12位接口 111顺序连接;
[0024]所述第二输入端132的12位输入端口与所述DP1-24位接口11的低12位接口 112顺序连接;
[0025 ]所述输出端133与所述DP1-12位接口 12的12位接口 121顺序连接;
[0026]所述触发端134与所述DP1-24位接口11的像素时钟113连接,这里,所述触发端134在像素时钟113上升沿时,触发接口选择模块13与低12位接口 112的数据同步;所述触发端134在像素时钟113下降沿,触发接口选择模块13与高12位接口 111的数据同步。
[0027]可选地,所述接口选择模块13为12位二选一开关。
[0028]可选地,这里,由于12位二选一开关的切换会引入时延,该时延通常在8ns以内,为了满足2ns的像素时钟信号采样数据建立所需时间,以及增大像素时钟信号的驱动能力,所述装置还包括:延时驱动模块14,所述延时驱动模块14的输入端与所述DP1-24位接口 11的像素时钟113连接,输出端与所述DP1-12位接口 12的像素时钟122连接。
[0029]可选地,所述延时驱动模块14为延时驱动同相门。所述延时驱动同相门对像素时钟信号延时大约为10ns。
[0030]图2示出了本实用新型提供的DPI解复用装置的结构,如图2所示,所述DPI解复用装置为DP1-12位接口 12到DP1-24位接口 11的解复用装置,包括:锁存模块14;所述锁存模块14包括输入端141、输出端142、锁存端143;其中,
[0031]所述DP1-12位接口 12的12位接口 121分别与所述DP1-24位接口 11的高12位接口112和所述输入端141顺序连接;
[0032]所述输出端142与所述DP1-24位接口11的低12位接口 111顺序连接;
[0033]所述DP1-12位接口 12的像素时钟122分别与所述锁存端143和所述DP1-24位接口11的像素时钟113连接。
[0034]所述锁存端143要确保在像素时钟信号的高电平时,锁存DP1-12位接口12的12位接口 121输出的数据以作为DP1-24位接口 11的低12位接口 111的输入;在像素时钟信号下降沿,锁存端143使能锁存模块14不工作,此时,DP1-12位接口 12的12位接口直接输出至作为0卩1-24位接口11高12位接口112;
[0035]对于DP1-24位接口 11,在像素时钟113下降沿则将低12位接口 111和高12位接口112的数据输入,达到解复用的目的。
[0036]可选地,所述锁存模块14为12位锁存器。
[0037]本实用新型实施例公开一种显示接口复用及解复用装置,其中显示接口复用装置通过接口选择模块,对DP1-24位接口的24位数据按照像素时钟的触发信号选择性输出至DP1-12位接口,实现了DP1-24位接口到DP1-12位接口的复用;显示接口解复用装置通过锁存模块,对DP1-12位接口的数据按照像素时钟的锁存端锁定输出至DP1-24位接口,实现了DP1-12位接口到DP1-24位接口的解复用,电路简单、成本较低,且延时性较低。
[0038]最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。
【主权项】
1.一种显示接口DPI复用装置,其特征在于,所述DPI复用装置为DP1-24位接口到DP1-12位接口的复用装置,包括:接口选择模块;所述接口选择模块包括第一输入端、第二输入端、输出端及触发端;其中, 所述第一输入端的12位输入端口与所述DP1-24位接口的高12位接口顺序连接; 所述第二输入端的12位输入端口与所述DP1-24位接口的低12位接口顺序连接; 所述输出端与所述DP1-12位接口的12位接口顺序连接; 所述触发端与所述DP1-24位接口的像素时钟连接。2.根据权利要求1所述的DPI复用装置,其特征在于,所述接口选择模块为12位二选一开关。3.根据权利要求1或2所述的DPI复用装置,其特征在于,所述装置还包括:延时驱动模块,所述延时驱动模块的输入端与所述DP1-24位接口的像素时钟连接,输出端与所述DP1-12 位接 口的像素时钟连接。4.根据权利要求3所述的DPI复用装置,其特征在于,所述延时驱动模块为延时驱动同相门。5.—种显示接口DPI解复用装置,其特征在于,所述DPI解复用装置为DP1-12位接口到DP1-24位接口的解复用装置,包括:锁存模块;所述锁存模块包括输入端、输出端、锁存端;其中, 所述DP1-12位接口的12位接口分别与所述DP1-24位接口的高12位接口和所述锁存模块的输入端顺序连接; 所述锁存模块的输出端与所述DP1-24位接口的低12位接口顺序连接; 所述DP1-12位接口的像素时钟分别与所述锁存端和所述DP1-24位接口的像素时钟连接。6.根据权利要求5所述的DPI解复用装置,其特征在于,所述锁存模块为12位锁存器。
【文档编号】G09G3/20GK205487268SQ201520971461
【公开日】2016年8月17日
【申请日】2015年11月30日
【发明人】李英博, 郑勇
【申请人】深圳市沃特沃德股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1