多普勒雷达多接收站同步设备的制作方法

文档序号:6030268阅读:241来源:国知局

专利名称::多普勒雷达多接收站同步设备的制作方法
技术领域
:本发明涉及一种基于GPS的多接收站雷达时间同步器,尤其涉及一种多普勒雷达多接收站同步设备。
背景技术
:在现有技术中没有多接收站多普勒雷达在不同地点、同步时间,在不同站产生同频率同相位的PRF同步信号。
发明内容1、所要解决的技术问题针对以上所述的问题,本发明所提供一套采用GPS同步技术,以计算机插卡的形式实现功能的时间同步系统,为雷达的单接收站提供和主站频率相同、相位同步的PRF信号。2、技术方案本发明包括一块主站时间同步卡、两块单收站时间同步卡和三台GPS时间码及频率发生器。在主站时间同步卡的FPGA芯片中预先把各种模式下每个仰角对应的PRF数据存储在相应的ROM里,根据体扫模式和主雷达提供的仰角信息调用ROM的数据,在每一个径向起始产生一个中断,且暂存此时刻的方位、仰角、GPS的时间码及雷达工作状态信息,以备中断处理程序读取。主站数据处理接收到中断时刻的信息后,通过网络传送给单收站的数据处理,然后根据模式、仰角、GPS时间码计算下一个径向脉冲起始的时刻,并把信息打包成与主站相同的格式写给单收站时间同步卡,单收站时间同步卡把从数据处理来的时间信息和GPS送来的时间信息比对,一旦相等"即下一个径向起始时刻到来"便产生一个START信号,再结合收到的模式、仰角及工作状态信息产生与主站同步的主脉冲信号。开机时由主站数据处理向主站时间同步卡置modell、mode21、mode31体扫工作模式中的一种。主站时间同步卡和单收站时间同步卡的核心处理器件采用了可编程逻辑阵列FPGA:XC2V1000-5FG256。3、有益效果本发明利用常用的GPS和计算机结合的计算机插卡完成多接收站的时间同步,成本小,精度高,加装方便。图l为本发明的原理框具体实施例方式多普勒雷达多接收站同步设备釆用一个有发射机的传统多普勒气象雷达,同时在该雷达的周围较远的地方配置一个或多个无源接收站,从而确保对空间的任一分辨单元,可以有多个接收站同时接收其多普勒信号,再通过一定的数学算法,即可在短时间内获取监视空域的三维风矢量。同步设备的主要作用就是为无源接收站提供与主站同步的PRF、10MHz基准信号。下面结合附图和具体实施方式对本发明作进一步详细地说明。表1为本发明系统组成表;表2至表5为本发明中主雷达体扫工作模式及每种仰角的工作方式;表6为本发明中本系统与数据处理的接口格式。表1发明系统组成<table>tableseeoriginaldocumentpage4</column></row><table>表2体扫模式mode31<table>tableseeoriginaldocumentpage5</column></row><table><table>tableseeoriginaldocumentpage6</column></row><table>表4体扫模式model1<table>tableseeoriginaldocumentpage7</column></row><table>注1.CS:ContiguousSurveillance(连续监视)2.CD:ContiguousDoppler(连续多普勒)表5PRF周期数据<table>tableseeoriginaldocumentpage8</column></row><table>表6送主站数据处理的数据格式<table>tableseeoriginaldocumentpage9</column></row><table>图l,多普勒雷达多接收站同步设备包括一块主站时间同步卡、两块单收站时间同步卡和三台GPS时间码及频率发生器(见表1)。开机时由主站数据处理向主站时间同步卡置modell、mode21、mode31体扫工作模式(见表2表5)中的一种。在主站时间同步卡的FPGA芯片中预先把各种模式下每个仰角对应的PRF数据存储在相应的R0M里,根据体扫模式和主雷达提供的仰角信息调用ROM的数据,在每一个径向起始产生一个中断,且暂存此时刻的方位、仰角、GPS的时间码及雷达工作状态等信息,以备中断处理程序读取。系统要求送给单收站的时间信息精确到纳秒(ns),而GPS送出的时间信息最小精度只能到亳秒(ms),所以主站同步卡必需自己产生纳秒的数据。主站数据处理接收到中断时刻的信息后,通过网络传送给单收站的数据处理,然后根据模式、仰角、GPS时间码计算下一个径向脉冲起始的时刻,并把信息打包成与主站相同的格式写给单收站时间同步卡,单收站时间同步卡把从数据处理来的时间信息和GPS送来的时间信息比对,一旦相等(即下一个径向起始时刻到来)便产生一个START信号,再结合收到的模式、仰角及工作状态信息产生与主站同步的主脉冲信号。多普勒雷达多接收站同步设备利用了GPS免费的资源和同步技术,主站时间同步卡和单收站时间同步卡的核心处理器件采用了Xilinx公司的可编程逻辑阵列FPGA:XC2V1000-5FG256,此器件体积小、集成度高、性能稳定、可靠性好。主站PRF与单收站PRF的同步误差在100ns之内。接口信号采用标准的差分形式,可以适应各种需要。驱动软件适合WindowsNT、Windows2000、WindowsXP环境下。权利要求1、一种多普勒雷达多接收站同步设备,其特征在于包括一块主站时间同步卡、两块单收站时间同步卡和三台GPS时间码及频率发生器。2、根据权利要求1所述的多普勒雷达多接收站同步设备,其特征在于在主站时间同步卡的FPGA芯片中预先把各种模式下每个仰角对应的PRF数据存储在相应的ROM里,根据体扫模式和主雷达提供的仰角信息调用ROM的数据,在每一个径向起始产生一个中断,且暂存此时刻的方位、仰角、GPS的时间码及雷达工作状态信息,以备中断处理程序读取。3、根据权利要求1所述的多普勒雷达多接收站同步设备,其特征在于主站数据处理接收到中断时刻的信息后,通过网络传送给单收站的数据处理,然后根据模式、仰角、GPS时间码计算下一个径向脉冲起始的时刻,并把信息打包成与主站相同的格式写给单收站时间同步卡,单收站时间同步卡把从数据处理来的时间信息和GPS送来的时间信息比对,一旦相等"即下一个径向起始时刻到来"便产生一个START信号,再结合收到的模式、仰角及工作状态信息产生与主站同步的主脉冲信号。4、根据权利要求3所述的多普勒雷达多接收站同步设备,其特征在于开机时由主站数据处理向主站时间同步卡置modell、mode21、mode31体扫工作模式中的一种。5、根据权利要求l所述的多普勒雷达多接收站同步设备,其特征在于主站时间同步卡和单收站时间同步卡的核心处理器件采用了可编程逻辑阵列FPGA:XC2V1000-5FG256。全文摘要本发明涉及一种多普勒雷达多接收站同步设备。包括一块主站时间同步卡、两块单收站时间同步卡和三台GPS时间码及频率发生器。多普勒雷达多接收站同步设备利用了GPS免费的资源和同步技术,主站时间同步卡和单收站时间同步卡的核心处理器件采用了可编程逻辑阵列FPGAXC2V1000-5FG256,此器件体积小、集成度高、性能稳定、可靠性好。主站PRF与单收站PRF的同步误差在100ns之内。接口信号采用标准的差分形式,可以适应各种需要。本发明利用常用的GPS和计算机结合的计算机插卡完成多接收站的时间同步,成本小,精度高,加装方便。文档编号G01S7/285GK101419279SQ20081023578公开日2009年4月29日申请日期2008年12月5日优先权日2008年12月5日发明者茜阚申请人:中国电子科技集团公司第十四研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1