一种sip芯片测试平台和方法

文档序号:6168381阅读:207来源:国知局
一种sip芯片测试平台和方法
【专利摘要】本发明的目的是提供一种SIP芯片测试平台,至少包括一个电源控制模块,一个辅助测试基带,一个辅助测试射频,待测SIP芯片和一个连通控制模块,所述待测SIP芯片至少包括一个射频和一个基带,所述电源控制模块给所述辅助测试基带、辅助测试射频和待测SIP芯片供电,所述连通控制模块控制所述待测SIP芯片的射频、基带、所述辅助测试基带、所述辅助测试射频之间的连通。采用本发明的技术方案后,解决了系统级测试芯片的性能和排查引起芯片性能变差的原因测试问题,能绕过操作繁琐、成本较高的芯片级测试,用简单的方式确定SIP芯片内部的具体引起问题的原因,且该测试平台具有结构简单、操作易行、且开发成本低,可灵活应用等特点。
【专利说明】一种SIP芯片测试平台和方法
【技术领域】
[0001]本发明涉及一种SIP芯片的测试平台和方法,尤其是涉及一种把射频和基带封装在同一个芯片中的SIP芯片的测试平台和测试方法。
【背景技术】
[0002]针对SIP芯片测试的问题,目前已有一些手段来测试,例如在基板上搭载半导体芯片、在基板上构成内部布线、使用半导体上的外部端子等方式来测试裸片的好坏。然而,这种方式需要各种精密的仪器设备做支持,操作复杂,而且只能测试其完好性和性能,不能完全保证在芯片封装好之后的性能,在封装好的芯片出现问题时,无法排查内部具体引起问题的原因,从而影响了对封装后芯片的测试效果。
[0003]因此,需要一种能够针对测试SIP芯片性能的测试平台和方法,尤其是把基带和射频封装在同一芯片中的SIP芯片的测试平台及方法,能够在SIP芯片的性能变差的情况下,查找到引起问题的原因,分析是SIP工艺带来的性能的差异、还是芯片的其他地方带来的影响。

【发明内容】

[0004]本发明的目的是提供一种SIP芯片测试平台,至少包括一个电源控制模块,一个辅助测试基带,一个辅助测试射频,待测SIP芯片和一个连通控制模块,所述待测SIP芯片至少包括一个射频和一个基带,所述电源控制模块给所述辅助测试基带、辅助测试射频和待测SIP芯片供电,所述连通控制模块控制所述待测SIP芯片的射频、基带、所述辅助测试基带、所述辅助测试射频之间的连通。
[0005]更进一步,所述电源控制模块通过控制所述辅助测试基带、所述辅助测试射频和所述待测SIP芯片的基带和射频的供电来控制其组合工作测试状态。
[0006]更进一步,所述连通控制模块控制连通待测SIP芯片的基带和射频。
[0007]更进一步,所述连通控制模块控制连通待测SIP芯片的基带和所述辅助测试射频。
[0008]更进一步,所述连通控制模块控制连通待测SIP芯片的射频和所述辅助测试基带。
[0009]更进一步,所述射频和基带为GNSS射频和基带。
[0010]本发明还提供一种SIP芯片测试方法,所述方法包括,
第一步,待测SIP芯片工作,判断性能是否正常,是,则结束测试,否,则进入下一步;第二步,将待测SIP芯片的射频与辅助测试基带组合工作,判断性能是否正常,否,则进入下一步,是,则将待测SIP芯片的基带通电工作,判断性能是否仍正常,是,则输出测试结果,结束测试,否,则进入下一步;
第三步,将待测SIP芯片的基带于辅助测试射频组合工作,判断性能是否正常,并输出测试结果,结束测试。[0011]更进一步,将单个基带、射频组合工作时的整体测试性能作为SIP芯片测试方法的测试基准,来判断SIP芯片测试时性能是否正常。
[0012]采用本发明的技术方案后,解决了系统级测试芯片的性能和排查引起芯片性能变差的原因测试问题,能绕过操作繁琐、成本较高的芯片级测试,用简单的方式确定SIP芯片内部的具体引起问题的原因,且该测试平台具有结构简单、操作易行、且开发成本低,可灵活应用等特点。
[0013]
【专利附图】

【附图说明】
[0014]图1是本发明实施例平台结构框图;
图2是本发明实施例方法流程图。
【具体实施方式】
[0015]为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
[0016]本测试平台的测试方法基本原理如下:首先对进行封装之前的基带和射频芯片的组合工作情况进行全面评估,测试单个基带和射频组合工作时的整体性能,对测试的性能进行详细记录,把此测试性能做为SIP封装后的性能测试基准。对SIP封装后的芯片进行测试时,使用本测试平台进行的测试都记录对应的性能参数,与SIP封装前的性能对比,考查其性能是否会比封装之前的性能差。
[0017]本发明提出一种SIP芯片测试平台,如图1所示,包括电源控制模块101,辅助测试基带102、辅助测试射频103、连通控制模块104、待测SIP芯片105,其中,待测SIP芯片105中包含一个射频106和一个基带107。辅助测试基带102、辅助测试射频103、待测SIP芯片105的工作电源都可以通过电源控制模块101单独控制,实现测试平台不同的工作状态需要,而连通控制模块104则可以通过自动或手动的方式进行控制,因此,连通控制模块104可以是不需要接通电源的,此结构表达的是一个不需要电源工作的连通控制模块。而图中的三个双向箭头表示可控制的连接,即,双向箭头的两端是可以实现通信的,而这种通信则是通过连通控制模块104来根据具体的测试需要控制连接状态。
[0018]在需要测试的时候,测试待测模块105时,电源控制模块101控制待测SIP芯片105中射频106和基带107的电源接通,连通控制模块104控制待测SIP芯片105中的基带和射频进行连通通信,使待测SIP芯片105正常工作,并在此状态下测试待测SIP芯片的性倉泛。
[0019]连通控制模块104可以根据情况,切断射频106和基带107的连通,并将辅助测试基带102与射频106的连通打开,形成辅助测试基带102和射频106组合,电源控制模块101控制辅助测试基带102和射频106的电源接通,使得辅助测试基带102和射频106组合工作,并进行测试。在必要的时候,可以进行测试的时候通过电源控制模块101对基带107进行供电,让其工作,但是连通控制模块104控制基带107不与其他部件连通,从而测试基带107对待测SIP芯片105的影响。[0020]连通控制模块104可以根据情况,切断射频106和基带107的连通,并将辅助测试射频103与基带107的连通打开,形成辅助测试射频103和基带107组合,电源控制模块101控制辅助测试射频103和基带107的电源接通,使得辅助测试射频103和基带107组合工作,并进行测试。在必要的时候,可以进行测试的时候通过电源控制模块101对射频106进行供电,让其工作,但是连通控制模块104控制射频106不与其他部件连通,从而测试射频106对待测SIP芯片105的影响。
[0021]如图2所示的工作流程图,其工作过程如下:
步骤201:首先把SIP芯片作为一个整体来测试,验证芯片性能是否完好。如果SIP芯片性能与单个基带和单个射频工作的性能一致,则SIP芯片性能完好,结束测试;如果芯片的性能相对变差,则进行步骤202。
[0022]步骤202:使用外部辅助测试基带配合SIP射频工作,验证其整体性能是否完好。
[0023]步骤203:使用外部辅助测试射频配合SIP基带工作,验证其整体性能是否完好。
[0024]步骤204:判断SIP封装对射频和基带都造成了影响,导致SIP芯片性能变差。
[0025]步骤205:使用外部辅助测试基带配合SIP射频工作,并且把SIP基带的电源接通,但是SIP芯片中射频和基带的内部没有连接,相当于SIP基带单独工作,考查外部辅助测试基带配合SIP射频工作的整体性能是否完好。
[0026]步骤206:判断SIP芯片内部基带工作的时候,影响到SIP芯片的性能。
[0027]步骤207:使用外部辅助测试射频配合SIP基带工作,并且把SIP射频的电源接通,但是SIP芯片中射频和基带的内部没有连接,相当于SIP射频单独工作,考查外部辅助测试射频配合SIP基带工作的整体性能是否完好。
[0028]步骤208:判断SIP芯片内部射频工作的时候,影响到SIP芯片的性能。
[0029]步骤209:判断SIP芯片基带与SIP芯片射频的外部连线对SIP芯片性能造成影响。
[0030]以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
【权利要求】
1.一种SIP芯片测试平台,其特征在于,至少包括一个电源控制模块,一个辅助测试基带,一个辅助测试射频,待测SIP芯片和一个连通控制模块,所述待测SIP芯片至少包括一个射频和一个基带,所述电源控制模块给所述辅助测试基带、辅助测试射频和待测SIP芯片供电,所述连通控制模块控制所述待测SIP芯片的射频、基带、所述辅助测试基带、所述辅助测试射频之间的连通。
2.根据权利要求1所述的SIP芯片测试平台,其特征在于,所述电源控制模块通过控制所述辅助测试基带、所述辅助测试射频和所述待测SIP芯片的基带和射频的供电来控制其组合工作测试状态。
3.根据权利要求1所述的SIP芯片测试平台,其特征在于,所述连通控制模块控制连通待测SIP芯片的基带和射频。
4.根据权利要求1所述的SIP芯片测试平台,其特征在于,所述连通控制模块控制连通待测SIP芯片的基带和所述辅助测试射频。
5.根据权利要求1所述的SIP芯片测试平台,其特征在于,所述连通控制模块控制连通待测SIP芯片的射频和所述辅助测试基带。
6.根据权利要求1至5中任一项所述的SIP芯片测试平台,其特征在于,所述射频和基带为GNSS射频和基带。
7.—种SIP芯片测试方法,其特征在于,所述方法包括, 第一步,待测SIP芯片工作,判断性能是否正常,是,则结束测试,否,则进入下一步; 第二步,将待测SIP芯片的射频与辅助测试基带组合工作,判断性能是否正常,否,则进入下一步,是,则将待测SIP芯片的基带通电工作,判断性能是否仍正常,是,则输出测试结果,结束测试,否,则进入下一步; 第三步,将待测SIP芯片的基带于辅助测试射频组合工作,判断性能是否正常,并输出测试结果,结束测试。
8.根据权利要求7中所述的SIP芯片测试方法,其特征在于,将单个基带、射频组合工作时的整体测试性能作为SIP芯片测试方法的测试基准,来判断SIP芯片测试时性能是否正常。
【文档编号】G01R31/28GK103969572SQ201310045045
【公开日】2014年8月6日 申请日期:2013年2月5日 优先权日:2013年2月5日
【发明者】陈永耀, 吴钊锋 申请人:东莞市泰斗微电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1