用于确定储罐中的物品的填充料位的雷达料位计的制作方法

文档序号:15314284发布日期:2018-08-31 22:36阅读:220来源:国知局

本实用新型涉及雷达料位计(RLG)。



背景技术:

最近一代的汽车雷达系统包括77GHz雷达收发器以及合适的处理电路系统。这样的系统被适配成从12V电池电源接收电力并且具有相对较高的测量更新速率,例如每秒10次或甚至100次测量的量级。为了获得足够快的处理,将软件代码以及数据存储在快速(但是易失性的)存储器、例如SRAM中。在每次启动系统时,使用由处理器执行的引导加载器(boot-loader)将软件代码从非易失性存储器(例如闪速存储器)加载到 SRAM中。典型的启动时间大约为1秒钟。

这样的雷达系统通常具有相对宽的带宽,例如至少1GHz。这使得这样的雷达系统在储罐或其他容器中的雷达料位测量的技术领域中可能有用,在雷达料位测量的技术领域中,通常需要1GHz或更大的带宽以获得足够的分辨率和准确度。由于这些系统旨在用于汽车产业,因此制造量非常大,由此可以保持较低的制造成本。因此,如果这样的系统可以用于雷达料位测量,例如用于监测储罐或其他容器中的液体或固体的料位,这会是有益的。

注意,大量生产的雷达系统例如对于汽车产业而言不是一个新概念。然而,先前可用的系统已经在其他频率范围、例如在24GHz区域内操作,其中,仅受限的带宽是公开可用的,即从监管的角度看是可以允许的。因此,尽管从成本的角度看,这样的先前可用的雷达系统是同样有益的,但对于高性能雷达料位测量而言,带宽不足。

然而,RLG雷达系统的要求与汽车系统的要求显著不同。特别地,能量消耗的不同方面至关重要。虽然汽车中的雷达系统通常具有来自12V 电源的或多或少不受限制的功率,但许多雷达料位计通过从双线式控制回路、例如4mA-20mA的控制回路提取的能量供电,在这种情况下,最坏情况下的可用功率被限制在几十mW。例如,在4mA的低控制电流和大约10V的可用电压下,仅40mW可用于对RLG供电。在RLG中,常规地使用能量储存装置来定期地在连续测量周期中的每一个周期的部分期间提供更高的功率,但是在每秒一次测量或更高的量级的典型更新速率的情况下,测量周期可用的总能量也很有限。另一类别的雷达料位计是电池供电的,在这种情况下,可用功率可能更大,但是必须使能量消耗最小化,以确保电池的令人满意的使用寿命。

如果在RLG中使用根据上文的雷达系统,则这些对能量消耗的限制引入一些特定的挑战:

1)雷达系统必须在每次测量之间关闭,以节省电力并积累能量。因此,必须针对每次测量重复其任何启动过程,例如将软件代码传递至快速存储器(SRAM),由此将更新速率降低到可接受的更新速率以下。

2)将软件代码从非易失性存储器传递至快速存储器所需的能量通常为100mWs(微瓦*秒)的量级,例如大约400mWs。即使可以从4mA-20 mA控制回路提取这样的量的能量(在足够的时间的情况下),仍需要大量的能量储存容量。这样的能量储存容量将与大的电路板面积和显著的成本相关联。



技术实现要素:

本实用新型的一般目的是解决这些挑战并且提供一种雷达料位计,该雷达料位计具有适于大规模生产并且还适于对功耗和能量消耗的特定要求的电路系统。

例如,如果旨在针对汽车市场大量生产的雷达系统可以适用于雷达料位计,这将在成本和空间方面表现出显著的优势。

根据本实用新型的第一方面,该目的和其他目的通过用于确定储罐中的物品的填充料位的雷达料位计来实现,该雷达料位计包括:收发器电路系统,其被配置成生成并发射电磁发射信号以及接收电磁返回信号;处理电路系统,其连接至收发器电路系统,并且被配置成基于发射信号与返回信号之间的关系来确定填充料位;临时能量储存装置,其用于储存来自能量源的能量,该能量源被选择为功率受限的电力接口和本地的能量受限的能量源中的至少一个;电力管理电路系统,其被配置成将来自能量储存装置的电力分配给收发器电路系统和处理电路系统;以及通信电路系统,其被连接以从处理电路系统接收测量数据并且将测量数据传送至雷达料位计的外部。处理电路系统包括:易失性高速工作存储器;第一处理单元,其连接至易失性高速工作存储器,第一处理单元具有激活模式和非激活模式,在激活模式下,第一处理单元接通并且访问工作存储器,并且在非激活模式下,第一处理单元关断;存储器加载电路系统,其与第一处理单元分离并且被配置成在第一处理单元处于非激活模式时将软件代码从非易失性存储器传递到易失性高速工作存储器中;以及辅助电力连接,其被配置成仅向易失性高速工作存储器和存储器加载电路系统提供电力。

通过这种设计,可以单独地对存储器加载电路系统和工作存储器供电,从而允许在不激活相对耗电的处理器的情况下将软件代码从非易失性存储器加载到易失性高速工作存储器中。

如上面所提及的,在用于汽车应用的集成电路中,通过由处理器 (CPU)实现的引导加载器将软件代码从非易失性存储器传递至工作存储器。换言之,相对耗电的处理器必须在整个存储器传递过程中处于激活状态。通过使用由单独的电源供电的单独的电路执行存储器传递,可以显著降低存储器传递期间的功耗。

例如,如上面所提及的,使用处理器运行的引导加载器传递所需软件代码所需要的总能量可能高达400mWs。通过实现根据本实用新型的具有显著更低的功耗的存储器加载电路系统,传递所需软件代码所需要的总能量可以减小到50mWs的量级。

应注意的是,如果可用功率处于10mW的量级(这是通过提取4 mA-20mA控制回路而被供电的RLG的典型的最坏情况),则与在处理器执行的引导加载器的情况下大于30秒相比,存储器传递所需的时间将减少到大约5秒。

在一些实施方式中,可以在测量周期之间保持工作存储器的内容。然而,例如RLG第一次通电或者在完全断电之后,代码的传递将仍然需要进行。因此,下述情况可以是有利的:处理电路系统进一步被配置成在每个测量周期开始时对工作存储器进行验证,并且在工作存储器的内容不完整或不完备的情况下,则开始将软件代码从非易失性存储器传递至所述工作存储器。这样的功能将使得处理电路系统能够始终遵循相同的启动过程。在确定需要传递代码的情况下,则将开始进行这样的传递。在未确定需要传递代码的情况下,测量周期将开始。

根据一个实施方式,工作存储器在第一处理单元处于非激活模式的时段期间具有存储器保持低功率模式,并且辅助电力连接被配置成在存储器保持低功率模式期间从电力管理电路系统向易失性高速工作存储器提供电力,并且处理电路系统被设计成减小在存储器保持低功率模式下从易失性高速存储器到处理电路系统的其他部件的任何泄露电流。

先前已知提供一种具有存储器保持低功率模式的易失性工作存储器,例如SRAM。通过向工作存储器提供辅助电力连接,在第一处理单元关断时也可以确保对工作存储器的连续电力供应。然而,如果工作存储器与第一处理单元集成在同一集成电路上,则这样的存储器保持低功率模式的功耗增大,并且可能太高而不适用于RLG应用。

这样的功耗的很大一部分可能是由从工作存储器到电路系统的其他部件、例如第一处理单元的泄露电流引起的。通过防止来自工作存储器的任何泄露电流,可以将存储器保持低功率模式下的功耗降低到最小,由此使得在RLG应用中可以在测量之间保持高速工作存储器的存储能力。

在一个实施方式中,RLG还包括存储器加载功能件(functionality),该存储器加载功能件被配置成将软件代码从非易失性存储器传递到易失性高速工作存储器中,其中,存储器加载功能件进一步被配置成将软件代码划分成多个较小部分,并且一次传递一个这样的较小部分,以及其中,临时能量储存装置在每次传递之间进行再充电。

通过将要传递的软件代码划分成多个较小部分,完成一个这样的较小部分的传递所需的能量可以足够小以允许具有可行的尺寸和成本的能量储存容量。

如上面所提及的,使用处理器运行的引导加载器传递所需软件代码所需要的总能量可能高达400mWs。通过将该软件代码划分成40个较小部分,10mWs的量级的能量储存将是足够的。

如果替代地实现能效更高的存储器传递,则实现可行的能量储存可能需要较小数量的部分。例如,如果RLG包括如上所讨论的可以在不激活处理器的情况下执行存储器传递的单独的存储器加载电路系统,则传递所需软件代码所需要的总能量可以是50mWs的量级。

根据一些实施方式,收发器电路系统被配置成提供多通道发射和接收。多个通道使得能够对连接至收发器的定向天线的发射波瓣和/或接收波瓣的方向进行控制。这样的方向性控制在许多汽车应用中是关键的并且在雷达料位测量方面也可以是有益的。

在一些实施方式中,收发器电路系统被配置成在75GHz以上、例如76GHz至77GHz、76GHz至79GHz或77GHz至81GHz的频率范围内进行操作。

注意,在这些提及的频率范围内进行操作不一定是对本实用新型的限制。然而,如上面所提及的,在频谱的该部分中,已对公众可用的频带在大多数地理区域中足以用于高性能雷达料位测量。

收发器电路系统和处理电路系统可以被实现为公共板上的单独的芯片。然而,为了减小尺寸并且改善环境影响,通常期望将收发器电路系统和处理电路系统集成在单个集成电路(IC)中,无论作为单片IC还是作为混合多芯片IC。这样的集成的另外的积极效果是可以快速高效地执行处理电路系统与收发器电路系统的数字侧之间的通信。注意,77GHz区域的这种高度集成的雷达系统的商业物品已经存在了一段时间。

附图说明

将参照附图更详细地描述本实用新型,附图示出了本实用新型的当前优选实施方式。

图1a示出了根据本实用新型的实施方式的连接至双线式控制回路的雷达料位计的示意性框图。

图1b示出了根据本实用新型的实施方式的电池供电的雷达料位计的示意性框图。

图2是示出根据本实用新型的实施方式的用于验证工作存储器的内容的方法的流程图。

图3是示出根据本实用新型的实施方式的用于存储器传递的方法的流程图。

图4是示出根据本实用新型的实施方式的用于存储器传递的另外的方法的流程图。

具体实施方式

图1a和图1b非常示意性地示出了可以安装在储罐2的顶部上以测量到储存在储罐中的物品4的表面3的距离的雷达料位计(RLG)1。该距离可以用于确定过程变量,例如储罐的填充料位L。

RLG 1具有信号传播装置,此处为定向天线5,其被布置成将发射信号ST发射到储罐2中并且从储罐接收反射信号SR。天线5连接至雷达单元10,雷达单元10包括收发器电路系统11和处理电路系统12。下面将进一步讨论雷达单元10的其他细节。雷达单元10连接至诸如闪速存储器 7的非易失性存储器并且连接至通信电路系统8。

为了将检测到的过程变量传送至RLG 1的外部,通信电路系统8可以经由双线式接口35(图1a)连接至双线式控制回路36,通常是双线式 4mA-20mA控制回路。这样的双线式接口可以适用于例如根据基金会现场总线(Foundation Fieldbus)或ProfiBus PA的其他通信方式和电力接收方式,其中,根据本实用新型可以获得类似的优点。可替选地,通信电路系统8可以连接至无线通信单元9(图1b)。

在图1a中,RLG 1由双线式接口35供电,双线式接口35被配置成从控制回路36提取能量。为了定期地允许比控制回路上可用的功率更大的功率,RLG 1还包括连接至双线式接口的能量储存装置33以及用于对来自能量储存装置33的电力进行适当分配的电力管理电路系统34。

在图1b中,RLG 1由连接至通信电路系统20和能量储存装置33的电池38供电。注意,原则上,电池可以被配置成提供足够的功率,使得可以省略能量储存装置33和电力管理电路系统34。然而,实际上,用于雷达料位计的长寿命电池通常具有峰值功率限制,其位于雷达单元10所需的峰值功率以下。

雷达单元10在功能上与可用于汽车产业的雷达系统类似,但也已经被适配为与雷达料位测量的特定电力需求兼容。下文中描述的雷达单元 10根据调频连续波(FMCW)原理进行操作,但是也可以考虑其他原理。

如已经提及的,雷达单元10包括收发器电路系统11和处理电路系统 12。电路系统11和12可以例如借助于共享通信总线13彼此通信。

收发器电路系统11的主要部件是发射器14和接收器15。这些部件是分别被配置成发射和接收通常在微波范围内的电磁波的模拟雷达电路。在所示的情况下,发射器14和接收器15两者均是多通道的,即,两者分别发射和接收多于一个的通道。多个发射通道允许改变天线波瓣的方向。类似地,多个接收器通道允许改变接收的主要方向。发射器和接收器两者均由压控振荡器(VCO)16或其他合适的振荡器进行控制。来自接收器 15的信号输入到包括用于提供数字信号的A/D转换器和滤波器的前端模块17。控制器18与通信总线13连接并且被配置成控制收发器电路系统 11的所有部件。

处理电路系统12包括第一处理单元(CPU)21和快速但易失性存储器(此处称为SRAM(静态随机存取存储器))22。注意,SRAM 22的数据存取时间通常在10ns的量级,其显著小于闪速存储器7的数据存取时间,闪速存储器7的数据存取时间通常在100ns的量级。

此外,电路系统包括存储用于引导(启动)CPU 21的指令的非易失性引导ROM 23。电路系统12还包括至少一个I/O端口。在所示的情况下,电路系统12包括两个串行端口24、25,一个串行端口旨在连接至非易失性存储器,例如闪速存储器,而另一个串行端口旨在用作数据通信端口。例如,I/O端口可以包括用于与通信电路系统8进行通信的串行外设接口(SPI)和用于与闪速存储器7进行通信的队列串行外设接口(QSPI)。 CPU 21、SRAM 22、ROM 23和I/O端口24、25有时被称为微控制器单元(MCU)。

可选地,电路系统12还包括存储器加载模块,此处称为直接存储器存取(DMA)模块26,该存储器加载模块被配置成使得能够将数据从第一I/O端口24直接传递至SRAM 22。下面将说明这样的存储器加载模块的操作。

收发器电路系统11和处理电路系统12两者均通过合适的电力调节和分配电路系统32由公共电力轨31供电。如上面简要提及的,为了向相对耗电的雷达系统10提供足够的功率,RLG 1包括能量储存装置33和电力管理电路系统34。能量储存装置33被配置成储存来自低功率能量源的能量,其可以在短时间段内由电力管理电路系统使用以临时提供较高的功率。如上面简要提及的,到能量储存装置33的能量可以来自连接至双线式控制回路36、例如4mA-20mA的电流控制回路的双线式控制回路接口35(图1a),或者来自电池38(图1b)。

在操作中,在基于FMCW原理的这种情况下,控制器18控制VCO 以生成跨系统的操作范围频率扫描。作为示例,操作范围可以是76GHz 至77GHz。发射器14将所生成的频率扫描作为发射信号ST发射至天线5,该天线5将发射信号发射到储罐2中。信号ST被表面3反射,并且反射被天线接收作为反射信号SR。反射信号在接收器15中被接收,在该接收器15中,反射信号与发射信号进行混频以获得中频(IF)信号。IF信号的频率与从收发器电路系统11到表面3的电距离成比例。IF信号被前端模块17进行滤波和A/D转换,并且然后经由总线13传送至处理电路系统12。

处理电路系统12确定相关过程变量,该相关过程变量通常是储罐的填充料位L,并且该测量值输出到通信电路系统8并进一步输出到双线式控制回路36(图1a)或无线通信单元9(图1b)。

为了实现非常快速的处理,处理电路系统12被配置成针对数据和软件代码使用快速(但易失性的)工作存储器22。然而,为了节省能量, RLG 1将需要在以例如1Hz(即,每秒进行一次测量)的更新频率执行的每次测量之间关闭雷达单元10或至少使雷达单元10的功耗最小化。最重要的是,CPU 21在测量之间处于非激活模式,在非激活模式下,CPU 21 的功耗小于激活操作的功耗的5%。在某些情况下,功耗降低至小于正常消耗的1%或甚至小于正常消耗的0.1%。

关闭雷达单元10的一种实际方式是中断主电力轨31上的电力供应。为了允许存储器22在雷达单元10关闭的测量之间的时段期间也保持其内容,此处,雷达单元10设置有辅助电力连接39。该辅助电力连接直接连接至工作存储器(此处为SRAM)22,以在主电力轨31断开的时段期间也提供电力。

工作存储器22被配置成具有两种模式。在第一正常操作模式下,由 CPU 21经由总线13访问工作存储器22以执行读取和写入操作。在第二存储器保持模式下,工作存储器22简单地保持其所有存储器单元的状态 (1/0)。在第二模式下,工作存储器汲取的电力显著较小,并且该电力是由辅助电力连接39提供的这种较低电力。

处于其第二模式下的工作存储器所汲取的电力基本上由存储器22本身中的泄露电流以及存储器22与总线13之间的泄漏电流确定。为了使该电力保持足够低,需要选择工作存储器22及其与总线13的连接的设计以尽可能减小泄露电流。

用于减小SRAM中的这样的泄露电流的技术在本领域本身中是已知的并且被不断改进以降低诸如移动电话的各种应用中的功耗。作为示例,参考D.S.Chauhan在于2016年3月16日至18日召开的第3届全球可持续发展计算国际会议(INDIACom)上发表的文章“Reliable techniques of leakage current reduction for SRAM-6T Cell:A review”。

此处,电力管理电路系统34被配置成在雷达单元10处于激活状态时的测量周期期间在主电力轨31上提供电力。注意,汲取的电力在该测量周期期间会变化,并且其通常在收发器电路系统处于激活状态时具有峰值,然后当仅处理电路系统处于激活状态时,其下降到稍低的水平。在测量周期之间,当雷达单元10处于非激活状态时,电力管理电路系统34 进一步被配置成使主电力轨31断电(即不向主电力轨31提供任何电力) 并且替代地向辅助电力连接39提供显著较低的电力。通过这种设计, SRAM 22能够以最小功耗在测量周期之间保持其内容。

即使因此可以在雷达单元10处于非激活状态的情况下保持工作存储器22的内容,在初始启动系统时仍需要将RLG 1的软件代码加载到工作存储器22中。为了在一系列测量周期中区分这种初始启动与仅另一个测量周期,RLG 1需要被配置成在每个测量周期开始时对工作存储器进行验证。

一种选择是在引导ROM 23中包括实现这样的存储器验证器的软件。另一种选择可以是在每次启动时对引导ROM 23进行编程以从闪速存储器7加载存储器验证器。参照图2,在每次启动CPU 21时(即,在初始启动时以及在测量之间的每个空闲时段之后),CPU 21将从引导ROM 23 (或从闪速存储器7)读取存储器验证器(步骤S1),并且CPU 21将通过执行该代码而验证SRAM 22的内容(步骤S2)。如果验证显示SRAM 的内容无论从任何角度而言均不完整,则CPU将开始进行存储器加载处理(步骤S3)。如果SRAM 22被完全加载,则存储器验证器指示CPU 21 继续运行存储在SRAM 22中的RLG软件,从而执行测量周期(步骤S4)。

当不需要加载SRAM 22(步骤S3)时,电力限制产生另外的问题。常规的引导加载器(即,存储在引导ROM中并被配置成将数据从闪速存储器7传递至SRAM 22的软件)需要比从双线式控制回路36或从电池 38可获得的电力更多的电力。尽管理论上能量储存装置33中可以储存足够的能量,但是这样的提高的能量储存将需要大量的储存容量,增加空间和成本。

因此,RLG 1可以设置有与CPU 21分离的专用存储器加载电路系统。在图1a和图1b中,这样的电路系统被示出为直接存储器存取(DMA) 26。DMA 26连接至辅助电力连接39,使得辅助电力连接39可以对DMA 26与SRAM 22供电。

DMA 26被配置成经由总线13访问闪速存储器7和SRAM 22,并且将软件代码(和其他数据)从闪速存储器7传递至SRAM 22。因此可以在不对雷达单元10的任何其他部件供电的情况下,特别是不对CPU 21 供电的情况下执行这样的存储器传递。

更具体地,参照图3,关闭CPU 21以使功耗最小化(步骤S31,其是图2中的步骤S3的第一步骤)。此处要注意,尽管CPU 21关闭,串行端口24和DMA 26仍然需要时钟信号以进行工作。然后,在步骤S32中,启动DMA 26以实现将代码(和任何其他数据)从闪速存储器7传递至 SRAM 22。

诸如DMA 26的单独的存储器加载电路系统的替代选择是将要从闪速存储器7传递至SRAM 22的代码(和其他数据)划分成多个较小部分。这可以通过对存储在引导ROM 23中的引导加载器软件进行重新编程来实现。另一种选择可以是使得“常规”引导加载器在每次应该发生代码传递时从闪速存储器7加载适配的引导加载器。

参照图4,公开了这种方法的实施方式。首先,在作为图2中的步骤 S3的第一步骤的步骤S41中,CPU 21访问并执行引导加载器软件。在步骤S42中,引导加载器然后经由总线13将闪速存储器7中的代码的一部分传递至SRAM。可以基于系统规格,特别是能量储存装置33中可用的能量储存量,来预定义该部分的大小。在步骤S43中,引导加载器检查闪速存储器7中是否剩余任何代码(或其他数据),并且如果剩余代码,则返回到步骤S42以加载另外的部分。然而,在返回到步骤S42之前,在步骤S45中,能量储存装置33必须被充电至满容量。当没有更多的数据要传递时,引导加载器指示CPU 21继续运行存储在SRAM 22中的RLG 软件,从而执行测量周期(步骤S44,等效于图2中的步骤4)。

注意,电力管理电路系统34以及通信电路系统8可以在始终可操作的第二微控制器单元(MCU)中实现。因此,该第二MCU用作RLG的中央“大脑”,并且控制本文中公开的电力控制和代码传递的各种处理。

本领域技术人员会认识到,本实用新型决不限于上述优选实施方式。相反,在所附权利要求的范围内,许多修改和变化是可能的。例如,电路系统的细节可以不同,同时仍实现本实用新型的方法。此外,本文中描述的在硬件中实现的一些功能可以在软件中实现,反之亦然。此外,顺序地和/或在一定程度上交叠地执行测量周期中的不同阶段可能是可以的并且有利的。可以持续地对测量值进行传送,并且测量值的任何更新可以不按测量周期的各个阶段的顺序进行。能量积累阶段的步骤可能可以不按各个阶段的顺序执行,并且可能可以在执行能量积累阶段的随后步骤组之前,提供仅足够用于执行所需或期望的任何步骤的储存能量。

根据本实用新型的实施方式的方法还可以包括以下方案:

方案1.一种雷达料位计中的用于测量到储存在储罐中的物品的表面的距离的方法,所述方法包括:

在所述雷达料位计中布置以下部件:

非易失性存储器,其具有第一随机数据存取时间;

易失性工作存储器,其具有等于所述第一随机数据存取时间的五分之一或更少的第二随机数据存取时间;所述易失性工作存储器至少具有工作存储器操作模式和工作存储器省电模式,所述工作存储器省电模式使得能够在保持所述易失性工作存储器中的当前工作存储器内容的同时,节省所述工作存储器操作模式的电力需求的至少95%;

第一处理单元,其至少具有第一处理单元操作模式和第一处理单元省电模式,所述第一处理单元省电模式使得能够节省所述第一处理单元操作模式的电力需求的至少90%;

所述方法包括:

将软件代码从所述非易失性存储器传递至所述易失性工作存储器;

应用周期性测量方案,其中,测量周期包括能量积累阶段、测量阶段和通信阶段;

所述能量积累阶段包括:

设置所述工作存储器省电模式和所述第一处理单元省电模式;

从能量源汲取优选地执行完整的测量周期所需要的能量,所述能量源被选择为功率受限的电力接口和本地的能量受限的能量源中的至少一个;

将能量暂时地储存在临时电力储存装置中,所述临时电力储存装置使得能量能够以比所述能量源的速率高的速率、优选地以至少为所述能量源的速率的十倍高的速率进行释放;所述测量阶段包括:

经由信号传播装置向所述表面发射电磁发射信号;

经由所述信号传播装置接收在所述表面处反射的电磁返回信号;

在所述第一处理单元中,通过执行存储在所述易失性工作存储器中的所述软件代码,基于所述发射信号与所述返回信号之间的关系而确定所述距离;

所述通信阶段包括:

向所述雷达料位计的外部传送指示所述距离的测量值,所述测量值通常包括最新测量值的任何改变,

其中,将软件代码从所述非易失性存储器传递至所述易失性工作存储器的步骤包括:

将所述第一处理单元设置为所述第一处理单元省电模式;

向与所述第一处理单元分离的存储器加载电路系统提供操作电力;

当所述第一处理单元处于所述第一处理单元省电模式时,使用所述存储器加载电路系统将所述软件代码从所述非易失性存储器传递至所述易失性工作存储器。

方案2.根据方案1所述的方法,还包括:在连续的测量阶段之间向所述易失性工作存储器提供足够的电力,以使所述易失性工作存储器保持处于所述工作存储器省电模式。

方案3.根据方案1或2所述的方法,还包括:

在每个测量周期开始时对所述易失性工作存储器进行验证,以及

在所述易失性工作存储器的内容不完整的情况下,开始将所述软件代码从所述非易失性存储器传递至所述易失性工作存储器。

方案4.根据方案1或2所述的方法,其中,所述通信阶段还包括:

设置所述工作存储器省电模式和所述第一处理单元省电模式;以及保持当前的工作存储器内容。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1