一种30MHz-3GHz信号模拟器的射频子模块的制作方法

文档序号:28338003发布日期:2022-01-05 10:11阅读:198来源:国知局
一种30MHz-3GHz信号模拟器的射频子模块的制作方法
一种30mhz

3ghz信号模拟器的射频子模块
技术领域
1.本实用新型属于通信技术领域,具体地说,涉及一种30mhz

3ghz信号模拟器的射频子模块。


背景技术:

2.在通信领域中,需要用到各种频段的信号,针对宽带特性和实际需求,需要一种可以发射30mhz

3ghz的宽带射频模块单元来满足实际的系统宽带技术需求。


技术实现要素:

3.本实用新型针对现有技术的上述需求,提出了一种30mhz

3ghz信号模拟器的射频子模块,通过将30mhz

3ghz分为两部分进行区别处理,输出30mhz

600mhz和600mhz

3ghz的信号。实现了为实际的试验和应用提供了30mhz

3ghz的信号。
4.本实用新型具体实现内容如下:
5.本实用新型提出了一种30mhz

3ghz信号模拟器的射频子模块,接收dac单元发送的中频输入信号,转换为30mhz

3ghz信号发送给射频模块;所述射频子模块包括信号接收端、第一开关、30mhz

600mhz处理通道、600mhz

3ghz处理通道、第二开关、第一放大模块、信号输出端、频率源模块;
6.所述信号接收端的输入端连接dac单元,输出端连接第一开关;所述第一开关分别与30mhz

600mhz处理通道和600mhz

3ghz处理通道的输入端连接;所述30mhz

600mhz处理通道和600mhz

3ghz处理通道的输出端分别连接第二开关;所述第二开关的输出端与第一放大模块连接,并通过第一放大模块连接信号输出端后与射频模块连接;
7.所述频率源模块与所述600mhz

3ghz处理通道连接。
8.为了更好地实现本实用新型,进一步地,所述600mhz

3ghz处理通道包括依次连接的一级变频模块、分段滤波模块、第二放大器、二级变频模块、滤波模块、第一数控衰减模块;
9.所述一级变频模块的输入端通过第一开关接收dac单元发送的140mhz信号,所述第一数控衰减模块的输出端连接第二开关;
10.所述频率源模块分别与所述一级变频模块、二级变频模块连接。
11.为了更好地实现本实用新型,进一步地,所述频率源模块包括参考信号模块、功分模块、第一pd频率源模块、第一环路滤波模块、第一低噪声vco模块、dds模块、第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块、fpga模块;
12.所述参考信号模块发送100mhz信号给功分模块,所述功分模块通过第一pd频率源模块依次连接第一环路滤波模块、第一低噪声vco模块;所述功分模块还通过dds模块依次连接第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块;
13.所述第一低噪声vco模块的输出端还回路连接到第一pd频率源模块上,所述第二低噪声vco模块的输出端还回路连接到第二pd频率源模块上;
14.所述第一低噪声vco模块的输出端连接第一变频模块,为第一变频模块输入本振信号lo1;所述第二低噪声vco模块的输出端连接第二变频模块。为第二变频模块输入本振信号lo2。
15.为了更好地实现本实用新型,进一步地,所述600mhz

3ghz处理通道包括依次连接的第一滤波器、第一数控衰减器、第一混频器、第二滤波器、第一放大器、第三滤波器、第二混频器、第四滤波器、第二数控衰减器、第二放大器、第五滤波器、第三放大器;
16.所述第一滤波器的输入端与第一开关连接,所述第三放大器的输出端与第二开关连接;
17.所述频率源模块分别与所述第一混频器和第二混频器连接。
18.为了更好地实现本实用新型,进一步地,所述频率源模块包括参考信号模块、功分模块、第一pd频率源模块、第一环路滤波模块、第一低噪声vco模块、dds模块、第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块、fpga模块;
19.所述参考信号模块发送100mhz信号给功分模块,所述功分模块通过第一pd频率源模块依次连接第一环路滤波模块、第一低噪声vco模块;所述功分模块还通过dds模块依次连接第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块;
20.所述第一低噪声vco模块的输出端还回路连接到第一pd频率源模块上,所述第二低噪声vco模块的输出端还回路连接到第二pd频率源模块上;
21.所述第一低噪声vco模块的输出端连接第一混频器,为第一混频器输入本振信号lo1;所述第二低噪声vco模块的输出端连接第二混频器。为第二混频器输入本振信号lo2。
22.为了更好地实现本实用新型,进一步地,所述30mhz

600mhz处理通道包括依次连接的第六滤波器、第三数控衰减器、第四放大器、第四数控衰减器;
23.所述第六滤波器的输入端连接第一开关,所述第四数控衰减器的输出端连接第二开关。
24.为了更好地实现本实用新型,进一步地,所述dac单元采用dac芯片ad9192。
25.本实用新型具有以下优点及有益效果:
26.本实用新型提供了一个为实际的试验和应用产生30mhz

3ghz的信号的系统。
附图说明
27.图1为本实用新型两个通道的模块构成示意图;
28.图2为本实用新型两个通道的器件连接示意图;
29.图3为本实用新型频率源模块的连接结构示意图;
30.图4为本实用新型数字控制板的结构示意图。
具体实施方式
31.为了更清楚地说明本实用新型实施例的技术方案,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,应当理解,所描述的实施例仅仅是本实用新型的一部分实施例,而不是全部的实施例,因此不应被看作是对保护范围的限定。基于本实用新型中的实施例,本领域普通技术工作人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
32.在本实用新型的描述中,需要说明的是,除非另有明确的规定和限定,术语“设置”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;也可以是直接相连,也可以是通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。
33.实施例1:
34.本实施例提出了一种30mhz

3ghz信号模拟器的射频子模块,接收dac单元发送的中频输入信号,转换为30mhz

3ghz信号发送给射频模块;如图1所示,所述射频子模块包括信号接收端、第一开关、30mhz

600mhz处理通道、600mhz

3ghz处理通道、第二开关、第一放大模块、信号输出端、频率源模块;
35.所述信号接收端的输入端连接dac单元,输出端连接第一开关;所述第一开关分别与30mhz

600mhz处理通道和600mhz

3ghz处理通道的输入端连接;所述30mhz

600mhz处理通道和600mhz

3ghz处理通道的输出端分别连接第二开关;所述第二开关的输出端与第一放大模块连接,并通过第一放大模块连接信号输出端后与射频模块连接;
36.所述频率源模块与所述600mhz

3ghz处理通道连接。
37.进一步地,所述600mhz

3ghz处理通道包括依次连接的一级变频模块、分段滤波模块、第二放大器、二级变频模块、滤波模块、第一数控衰减模块;
38.所述一级变频模块的输入端通过第一开关接收dac单元发送的140mhz信号,所述第一数控衰减模块的输出端连接第二开关;
39.所述频率源模块分别与所述一级变频模块、二级变频模块连接。
40.进一步地,所述30mhz

600mhz处理通道包括依次连接的第六滤波器、第三数控衰减器、第四放大器、第四数控衰减器;
41.所述第六滤波器的输入端连接第一开关,所述第四数控衰减器的输出端连接第二开关。
42.工作原理:本产品为30m~3ghz信号模拟器的射频子模块电路,模拟信号来自dac芯片ad9129,通过sma输入给射频模块。
43.在30m~600mhz频段,ad9129直接输入30m~600mhz信号到射频模块,射频模块经过一系列滤波、放大处理,对外输出30mhz~600mhz的射频信号。
44.在600mhz~3000mhz频段,ad9129输入固定频点140m给射频模块,射频模块单元采用两级变频的方式,经过一系列滤波、放大处理后对外输出600mhz~3000mhz的射频信号,模块最终通过外部射频线缆连接至天线。
45.主要指标要求
46.a)工作频段:30mhz~3000mhz;
47.b)输出功率:
48.1)最大输出功率:≥38dbm;
49.2)调整范围:≥60db;
50.3)调整步进:≤2db
±
0.5db;
51.4)衰减精度:0~10db
±
0.5db、10~60db
±
1db。
52.c)信号类型:定频或跳频信号(最大跳速≥2000跳/s);
53.d)信号带宽:20mhz;
54.e)跳频步进:10khz;
55.f)带内带外杂散:≥55dbc;(da输入信号需要保证带内杂散要求)
56.g)带内带外谐波抑制:≥50dbc;分段
57.h)常温带内平坦度:
±
1db;
58.i)全温带内平坦度:
±
1.5db;
59.j)频率准确度:≤
±
0.1ppm;
60.k)功率建立时间:≤400us;(通道延时)
61.l)相位噪声3ghz时:
62.1)≤

85dbc/hz@100hz;
63.2)≤

95dbc/hz@1khz;
64.3)≤

100dbc/hz@10khz;
65.4)≤

105dbc/hz@100khz;
66.5)≤

110dbc/hz@1mhz。
67.m)数字保证dac输出信号功率:3dbm
±
1db,带内杂散大于55dbc;
68.n)射频保证输入中频
±
60mhz外及远端杂散大于50dbc。
69.其它要求:
70.·
模块需进行校准,保证30~3000mhz输出功率平坦度和衰减精度;
71.·
设计时需考虑锂电池供电电压变化对功放输出功率的影响,在整个电压变化范围内满足功率和平坦度要求;
72.·
模块内部器件选型,具有抗烧毁保护;
73.·
具有外部信号输入功能,这个时候模块只完成放大,选频功能。输入幅度0dbm,输入口增加2dbm限幅器,抗烧毁功率20dbm。接口位置见结构图;
74.·
需额外提供对外部校准用数控衰减,衰减范围≥15db,步进0.5db。
75.接口:
76.·
输出接口:1个,sma

50k;
77.·
输入接口:1个,sma

50k;
78.·
外部信号输入:1个,sma

50k;
79.·
100mhz输出接口:1个,sma

50k;
80.相位噪声如下:
81.≤

125dbc/hz@100hz
82.≤

155dbc/hz@1khz
83.≤

160dbc/hz@10khz
84.≤

165dbc/hz@100khz
85.·
控制接口:j30j

21tj。
86.电源:
87.·
锂电池供电,供电电压:10.4v~16.8v;
88.模块最大总功耗:<45w。
89.实施例2:
90.本实施例在上述实施例1的基础上,为了更好地实现本实用新型,进一步地,如图2所示,所述600mhz

3ghz处理通道包括依次连接的第一滤波器、第一数控衰减器、第一混频器、第二滤波器、第一放大器、第三滤波器、第二混频器、第四滤波器、第二数控衰减器、第二放大器、第五滤波器、第三放大器;
91.所述第一滤波器的输入端与第一开关连接,所述第三放大器的输出端与第二开关连接;
92.所述频率源模块分别与所述第一混频器和第二混频器连接。
93.工作原理:发射部分分为两段处理,其中一段频率范围30

600mhz,直通不变频;另外一段频率范围600

3000mhz(中频输入140mhz),两次上变频。两端频率通过开关进行切换,最终实现30

3000mhz的输出频率范围。功能框图如图2所示,功放输出后采用开关滤波器组进行分段滤波,以满足系统的指标要求。
94.本实施例的其他部分与上述实施例1相同,故不再赘述。
95.实施例3:
96.本实施例在上述实施例1的基础上,为了更好地实现本实用新型,进一步地,如图1、图3所示,所述频率源模块包括参考信号模块、功分模块、第一pd频率源模块、第一环路滤波模块、第一低噪声vco模块、dds模块、第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块、fpga模块;
97.所述参考信号模块发送100mhz信号给功分模块,所述功分模块通过第一pd频率源模块依次连接第一环路滤波模块、第一低噪声vco模块;所述功分模块还通过dds模块依次连接第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块;
98.所述第一低噪声vco模块的输出端还回路连接到第一pd频率源模块上,所述第二低噪声vco模块的输出端还回路连接到第二pd频率源模块上;
99.所述第一低噪声vco模块的输出端连接第一变频模块,为第一变频模块输入本振信号lo1;所述第二低噪声vco模块的输出端连接第二变频模块。为第二变频模块输入本振信号lo2。
100.工作原理:本振一、本振二通道功能框图如图3所示。频率源输出后给发射通提供本振驱动。
101.本实施例的其他部分与上述实施例1相同,故不再赘述。
102.实施例4:
103.本实施例在上述实施例2的基础上,为了更好地实现本实用新型,进一步地,如图2、图3所示,所述频率源模块包括参考信号模块、功分模块、第一pd频率源模块、第一环路滤波模块、第一低噪声vco模块、dds模块、第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块、fpga模块;
104.所述参考信号模块发送100mhz信号给功分模块,所述功分模块通过第一pd频率源模块依次连接第一环路滤波模块、第一低噪声vco模块;所述功分模块还通过dds模块依次连接第二pd频率源模块、第二环路滤波模块、第二低噪声vco模块;
105.所述第一低噪声vco模块的输出端还回路连接到第一pd频率源模块上,所述第二低噪声vco模块的输出端还回路连接到第二pd频率源模块上;
106.所述第一低噪声vco模块的输出端连接第一混频器,为第一混频器输入本振信号
lo1;所述第二低噪声vco模块的输出端连接第二混频器。为第二混频器输入本振信号lo2。
107.本实施例的其他部分与上述实施例2相同,故不再赘述。
108.实施例5:
109.如图4所示,数字控制板主要接收外部频率状态输入,衰减状态输入,完成内部开关滤波器、衰减的控制,同时数字控制板完成内部本振信号的控制,射频功率的校准。
110.数字控制板内部使用一个处理器(fpga)完成与外部数据的通信,并完成内部滤波器的选择,内部衰减器的控制。
111.在模块上电时,完成内部本振的控制,控制本振1和本振2的输出频率,完成控制后读取校准数据,并根据输入的信号选择校准数据。
112.每个模块出厂前,校准每个模块的功率点,并存储在内部存储器中,待每次上电后补偿校准参数。
113.以上所述,仅是本实用新型的较佳实施例,并非对本实用新型做任何形式上的限制,凡是依据本实用新型的技术实质对以上实施例所作的任何简单修改、等同变化,均落入本实用新型的保护范围之内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1