一种基于sopc技术的便携式数字存储示波器的制造方法

文档序号:9373413阅读:467来源:国知局
一种基于sopc技术的便携式数字存储示波器的制造方法
【技术领域】
[0001]本发明属于仪器仪表应用领域,涉及片上可编程技术,主要是一种便携式数字存储示波器。
【背景技术】
[0002]从目前情况来看,国外在数字存储示波器领域的技术已经相当成熟,并且占领了绝大部分的国内市场份额,其中国外的三大公司:美国泰克、安捷伦、力科生产的示波器仍然是是市场上的主流。目前,便携式数字存储示波器主流产品主要用于工业领域故障诊断和安装调试领域。国外的高端产品功能齐备,整机性能优异,价格十分昂贵;低端产品无频谱分析功能,每台数千元的价格成本,影响了产品更广泛的应用。国内产品参差不齐,在便携式数字存储示波器研发上仍然处于起步阶段。而且,市场上的便携式测试仪器产品无法同时满足波形测试分析、信号发生及低成本等多项要求。
[0003]另外,在便携式数字示波器研发上,传统设计方案大多采用FPGA+MCU设计方案,设计主要以FPGA作为示波器的核心采集数据模块,以MCU作为显示控制核心,以TFT彩屏作为显示模块。FPGA与高速A/D获取波形采样数据,通过单片机完成TFT的波形显示,通过合理设计单片机与FPGA通信的总线握手协议,实现信号波形的连续采集及显示功能。专利号201220088792.9《基于FPGA的存储数字示波器》和专利号201120488332.0《基于FPGA的小体积、多功能数字示波器》即属于此列。采用FPGA+MCU设计方案,电路设计相对复杂,不利于降低功耗、体积和开发成本。
[0004]现有的采用基于FPGA的便携式数字存储示波器器的设计方案,简化了电路设计,但是其功能比较简单,仅限于波形的测试,无频谱分析功能,性能上表现为采样率不够高,使用范围较窄。

【发明内容】

[0005]为了克服现有技术的不足,本发明提供一种基于SOPC技术的便携式数字存储示波器,不仅简化了硬件电路,有效地降低功耗、体积和成本,而且具有较高的采样速率,可实现信号的波形测量、峰峰值测量、有效值测量、频率测量功能,同时还实现了信号频谱分析功能,具有更为广阔的应用空间。
[0006]本发明解决其技术问题所采用的技术方案是:一种基于SOPC技术的便携式数字存储示波器,包括信号调理电路、采样电路、FPGA和人机交互模块,所述的信号调理电路包括光电耦合器、RC衰减电路、电磁继电器、宽带放大器和可变增益放大器,所述的采样电路包括ADC驱动器和模数转换器;待测信号经光电耦合器进行交直流耦合切换后输出至RC衰减电路输入端,RC衰减电路输出端连接电磁继电器,完成待测信号1/2和1/50衰减切换,宽带放大器对电磁继电器衰减后的待测信号进行缓冲隔离,再通过可变增益放大器对待测信号的增益进行调整,调整后的待测信号通过ADC驱动器混合参考电平,再通过模数转换器进行模数转换,将转换所得的数字信号送入FPGA中,由FPGA对采样信号进行存储控制,完成数据的幅值、频率运算,并进行频谱分析运算,将运算结果输出到人机交互模块进行显
/]Χ O
[0007]所述的信号调理电路为双路信号调理电路,包括两路光电耦合器、RC衰减电路、电磁继电器、宽带放大器和可变增益放大器,对模拟信号进行不同程度的放大或衰减。
[0008]所述光电耦合器为AQY201E,完成模拟信号的交流和直流耦合切换功能;所述电磁继电器为TQ2-5,完成对耦合切换后的信号进行1/2或1/50档位的衰减切换功能;所述宽带放大器为AD8065,实现对信号隔离缓冲,保证信号无衰减的送至后级可变增益放大器;所述可变增益放大器为AD603,实现对缓冲后的信号进行不同程度的放大功能。
[0009]所述ADC驱动器为AD8065 ;所述模数转换器为AD9288,AD9288为双通道125Msps高采样速率的模数转换器,所述的采样电路中还包括电磁继电器TQ2-5,实现两路待测信号通道的切换。
[0010]所述FPGA 采用 Cyclone III 系列芯片 EP3C10。
[0011]所述FPGA包括N1s II系统、采样存取控制模块、测频模块和时钟模块,时钟模块为模数转换器以及N1s II系统、采样存取控制模块、测频模块提供工作时钟;采样电路输出的数据送入到FPGA内部的采样存取控制模块和测频模块,分别完成数据存储和频率测量功能,存储后的数据和测量得到的信号频率值送至N1s II系统中完成信号数据的幅值计算、频谱分析以及波形数据重建,并最终输出波形及参数到人机交互模块。
[0012]本发明的有益效果是:功能丰富,可实现双通道信号波形显示、峰峰值测量、均方根值测量、频率测量及频谱分析功能。本发明能够实现较高的采样率,双通道最高采样率可达125Msps,单通道时可达250Msps,该不波器可调时基为10ns/div_5s/div (步进1-2-5),垂直灵敏度为10mv/div-5v/div(步进1_2_5),并具有多种触发模式,包括auto、normal、single,同时该示波器具有体积小、重量轻、操作简单、易于携带等优点。
【附图说明】
[0013]图1为本发明的系统原理组成框图;
[0014]图2为本发明的信号调理电路原理图;
[0015]图3为本发明的信号采集电路原理图;
[0016]图4为本发明的FPGA内部设计原理图;
[0017]图5为本发明的系统的信号工作流程图。
【具体实施方式】
[0018]下面结合附图和实施例对本发明进一步说明,本发明包括但不仅限于下述实施例。
[0019]基于SOPC技术的便携式数字存储示波器。该示波器的核心数据采集处理及显示控制核心完全由单片FPGA实现。基于片上可编程技术设计思路是通过在FPGA中设计嵌入式N1s II处理器系统,再配合FPGA逻辑资源设计数字逻辑硬件接口及功能模块,从而实现对整个示波器的信号采集处理及显示控制功能。
[0020]本发明的技术方案是:一种基于SOPC技术的便携式数字存储示波器。该系统主要由双路信号调理电路、采样电路、FPGA、人机交互模块组成。双路信号调理电路由光电耦合器、RC衰减、电磁继电器、宽带放大器、可变增益放大器和ADC驱动器组成。采样电路主要由模数转换器组成。FPGA为核心控制模块,实现对采样信号的存取及运算处理。人机交互模块由TFT液晶显示器和键盘组成,其中TFT液晶显示器用来显示信号波形及参数,键盘实现对信号波形显示的控制并完成一些测量功能。待测信号首先进入光电耦合器,光电耦合器输出端连接至RC衰减电路输入端,RC衰减电路输出端连接至电磁继电器,由电磁继电器完成信号1/2和1/50衰减切换。电磁继电器输出端连接宽带放大器输入端,对衰减后的信号进行缓冲隔离,宽带放大器输出端连接到可变增益放大器输入端,对信号的增益进行调整,可变增益放大器输出端连接至ADC驱动器的输入端,以混合参考电平和待测信号,ADC驱动器的输出端连接至模数转换器的模拟信号输入端,待测信号送入模数转换器,经过模数转换,将转换所得的数字信号,送入FPGA中,由FPGA对采样信号进行存储控制,完成数据的幅值、频率运算,并进行频谱分析运算,以作为最终输出到LCD显示的数据。
[0021]本发明的进一步技术方案是:上述双路信号调理电路主要完成模拟信号不同程度的放大或衰减功能,上述光电耦合器为AQY201E,主要完成模拟信号的交流和直流耦合切换功能;上述电磁继电器为TQ2-5,完成对耦合切换后的信号进行1/2或1/50档位的衰减切换功能;上述宽带放大器为AD8065,实现对信号隔离缓冲,保证信号无衰减的送至后级可变增益放大器;上述可变增益放大器为AD603,实现对缓冲后的信号进行不同程度的放大功能;上述ADC驱动器由AD8065组成,主要实现将直流参考电平和经过程控放大后的模拟信号进行混合,以满足模数转换器对输入电压信号的要求。
[0022]本发明的进一步技术方案是:上述采样电路由模数转换器AD9288和电磁继电器TQ2-5组成。采样电路主要完成将待测连续模拟信号转换成离散的数字信号,并送至FPGA。其中AD9288为双通道125Msps高采样速率的模数转换器,主要完成模拟信号的数字化,电磁继电器TQ2-5实现两路待测信号通道的切换功能。
[0023]本发明的进一步技术方案是:上述FPGA采用Cyclone III系列芯片EP3C10,FPGA内部设计主要由N1s II系统、采样存取控制模块、测频模块、时钟模块组成。其中N1s II系统作为核心控制模块,主要完成信号数据的幅值计算、频谱分析,波形数据重建功能,并实现对TFT液晶显示器的显示控制;采样存取控制模块主要完成对经过AD9288采样后输出的数据进行存储控制;测频模块主要完成信号的频率测量功能;时钟模块主要提供模数转换器以及FPGA内部各个子模块工作时钟。经过模数转换器采样后的数字信号首先送入到FPGA内部的采样存取控制模块和测频模块,分别完成数据存储和频率测量功能,存储后的数据和信号频率值送至N1s II系统中完成信号数据的幅值计算、频谱分析以及波形数据重建功能,并最终输出波形及参数到TFT液晶显示器。
[0024]本发明的进一步技术方案是:上述N1s II系统是通过在Quartus II中调用SOPCbuilder来定制,N1s II系统中软件的实现是通过N1s II IDE软件来实现。N1sII系统实现的主要功能是完成信号数据的幅值计算、频谱分析,波形数据重建功能,并实现对TFT液晶显示器的显示控制;
[0025]本发明的进一步技术方案是:上述采样存取控制模块是通过在FPGA中采用VerilogHDL语言来实现。该模块主要完成对经过模数转换器AD9288采样后数据进行存储控制。
[0026]本发明的进一步技术方案是:上述测频模块是通过在FPGA中采用VerilogHDL语言来实现。该模块主要完成待测信号的频率测量功能。该测频模块采用硬件直接测频法来实现,其原理是:通过设定Is的闸门计数时间,对经过整形后的被测脉冲信号进行计数,计数时间到Is时停止计数,得到的脉冲数目即为被测信号的频率。
[0027]本发明的进一步技术方案是:上述TFT液晶显示器采用的是480*320分辨率的彩色点阵液晶,上述键盘采用的是8*2的矩阵式键盘。键盘的功能包括:触发方式选择、垂直灵敏度选择、时基选择、触发电平调节、基线电平调整、耦合方式选择、显示通道选择、显示模式选择、存储深度选择。
[0028]本发明
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1