一种类比与数字时钟的同步化调整装置的制作方法

文档序号:6260508阅读:391来源:国知局
专利名称:一种类比与数字时钟的同步化调整装置的制作方法
技术领域
一种类比与数字时钟之同步调整装置,特别是一种能够自动校正类比与数字两系统之间误差的调整装置。
熟知一般钟表技术者皆知,类比与数字两种时钟或手表,各有其独特优点,但由于两者间的材料与对信号响应之频率不同,故很难使两个不同系统或机构同步,故而一般兼具有类比与数字系统的时钟或手表,其同步调整极为困难。
本实用新型的目的在于提供一种类比与数字时钟之同步化调整装置,其可由机芯的“时”齿轮来重新设置液晶显示器上的时间。
本实用新型的目的是这样实现的一种类比与数字时钟的同步化调整装置,其特征在于包括一个类比机芯,一个第一集成电路,一个第二集成电路以及液晶显示器,其中类比机芯饭知有一个步进器,一个“时”齿轮,一个“分”齿轮;步进器的输入端按集成电路2的输出端,步进器的输出端接“时”齿轮的驱动轴;第一集成电路2的信号输入端分别与机芯1的信号输出端及第二集成电路3的信号输出端相接,且将两信号互相比较后,产生类比信号,驱动步进器动作;第二集成电路3其输入端与机芯输出信号的反馈端相接,其输出端接第一集成电路2的一个信号输入端,集成电路3的芯片输出端43~51脚与液晶显示器4的输入端连接,驱动液晶显示器4,从而显示数字信号。
当机芯正常走动时,当有机械误差出现时,第二集成电路即接受机芯所反馈回来的反馈信号,且经由液晶显示器读出,并判定“秒”之单位数值是处于30秒之前或后,并依此做出“舍”或“入”之重置控制,当其秒数超过30时,“分”之单位加1,否则舍去,而重置后“秒”及以下单位均为0。
当机芯正常走动时,且“时”齿轮处于正点状况时,第一集成电路接受机芯输出,经由第二集成电路之时间信号,且与第一集成电路本身之时间信号互相比较,如机芯时间较快,第一集放电路则减慢输往机芯的步进器驱动信号,反之,如机芯时间较慢且第一集成电路加快输往机芯的步进器驱动信号,上述第一集成电路自动校正动作直至机芯输出信号之时间与第集成电路信号的时间完全相同为止。
由于采用了本实用新型的类比与数字时钟之同步化调整装置,从而使类比与数字钟表内部系统得以自动校正或同步。
下面结合说明书附图及实施例对本实用新型作进一步描述。


图1为本实用新型原理框图。
图2为本实用新型构造示意图。
图3为本实用新型实施例电路图。
图4为本实用新型的机芯之“时”齿轮重置液晶显示器时间之示意图。
图5为图4动作流程图。
图6为本实用新型的“时”齿轮测知机芯正点时间,并作比较后,控制机芯之步进器示意图。
图7为图6的工作流程图。
图中元件编号所代表名称如下1.机芯,2.第一集成电路,3.第二集成电路,4.液晶显示器,11.步进器,12.“时”齿轮,13.“分”齿轮。
图1所示,为本实用新型类比与数字时钟之同步化调整装置原理框图。其在输出信号中采集反馈信号,反馈至系统输入信号端,以完成自动校正的功能。
图2为本实用新型构造示意图,其组成包括1)一个类比机芯1,该类比机芯1,包括有一个步进器11,一个“时”齿轮12,一个“分”齿轮13等重要零件;2)第一集成电路2系接受输入脉冲后,产生类比信号,以驱动机芯1中之步进器11的动作;3)第二集成电路3,系接受机芯1输出信号中的反馈信号,以进一步控制第一集成电路2;4)液晶显示器4,系接受第2集成电路3之驱动,以作为数显示器。
图3是本实用新型实施例电路图,其主要表现了本实用新型各元件之间的连接关系的实施例,其中第二集成电路3的芯片为中央处理单元(即CPU);型号可为UMC5220,U001。
图4本实用新型以机芯1之“时”齿轮12,用于重置液晶显示器4时间的示意图,其流程则如图5所示。
开始时,机芯1正常走动,当有机械式误差出现时,第二集成电路3即接受机芯1所反馈回的反馈信号,且经由液晶显示器4读出,并判定“秒”之单位数值是处在30秒之前或后,并依此做出“舍”或“入”的重置控制,而所谓“入”即系在“分”之单位使数值加1。
例如当第二集成电路3所接收的反馈信号时间是XX0001至XX2959时,重置后之时间即为XX0000;如果反馈信号时间为XX3000至XX5959,则重置后之时间即为XX+10000。
图6为本实用新型以“时”齿轮12来测知机芯1之正点时间,再用此时间与液晶显示器4之时间相互比较,以选出正确脉冲波控制机芯1的示意图,其流程则如图7所示。
开始时,机芯1正常走动,当“时”齿轮12处在正点状况时,第一集成电路2接受经由机芯1及第二集成电路3之时间信号相互比较,如果类比机芯1的时间比第一集成电路来的快,则第一集成电路2输送至步进器11的电磁线圈的信号则减慢,以减慢机芯1的速度,直到两者一样为止。
反之,如果类比机芯1的时间比第一集成电路2的时间来的慢,则第一集成电路2输送至步进器11电磁线圈的信号则加快,以加快机芯1的速度,直到两者时间一样为止。
从上所述可知,本实用新型的类比与数字时钟之同步化调整装置,确实具有自动校正或重置类比与数字时钟等预期功效。
需要说明的是以上所述是本实用新型较佳的具体实施例,若依本实用新型的构思所作的改变,均应在本实用新型范围之内。
权利要求1.一种类比与数字时钟的同步化调整装置,其特征在于包括一个类比机芯,一个第一集成电路,一个第二集成电路以及液晶显示器,其中类比机芯包括有一个步进器,一个“时”齿轮,一个“分”齿轮;步进器的输入端按集成电路(2)的输出端,步进器的输出端接“时”齿轮的驱动轴;第一集成电路(2)的信号输入端分别与机芯(1)的信号输出端及第二集成电路(3)的信号输出端相接,且将两信号互相比较后,产生类比信号,驱动步进器动作;第二集成电路(3)其输入端与机芯输出信号的反馈端相接,其输出端接第一集成电路(2)的一个信号输入端,集成电路(3)的芯片输出端(43)~(51)脚与液晶显示器(4)的输入端连接,驱动液晶显示器(4),从而显示数字信号。
专利摘要一种类比与数字时钟的同步化调整装置,其特征在于包括一个类比机心,一个第一集成电路,一个第二集成电路以及液晶显示器,其中,将类比机心的输出信号的部分反馈到第一与第二集成电路中,在第一集成电路中将数字信号与类比信号作比较后,输出相应的类比信号驱动步进器作出相应的动作,从而可自动校正类比与数字两系统间之误差。
文档编号G04G5/00GK2173966SQ9324405
公开日1994年8月10日 申请日期1993年11月12日 优先权日1993年11月12日
发明者于鸿祺 申请人:于鸿祺
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1