核电机组联调阶段CPU离线下装的控制方法及系统与流程

文档序号:16398396发布日期:2018-12-25 19:59阅读:165来源:国知局
核电机组联调阶段CPU离线下装的控制方法及系统与流程
本发明涉及核电站
技术领域
,尤其涉及一种核电机组联调阶段cpu离线下装的控制方法及系统。
背景技术
压水堆核电站主要由压水反应堆、一回路系统和二回路系统等三个部分组成,压水堆以低浓缩铀为燃料、轻水为冷却剂和慢化剂,核裂变放出的热量由流经堆内的一回路系统的高压水带出堆外并在蒸器发生器里将热量传递给二回路的水。水受热后产生的蒸汽推动蒸汽轮机,蒸汽轮机则带动发电机发电。一已知的压水堆核电站为满足冗余控制要求及增加机组的安全性,共设置了四个分区,其电气系统、工艺系统按功能,将设备和控制信号分布在四个分区中,四个分区共同维护核电机组的安全运行,且四个分区间存在大量的信号交互及设备联锁控制。该核电站允许一个分区开展正常维护和离线下装工作,安全级dcs(distributedcontrolsystem,集散型控制系统)控制系统下装分为全下装和增量下装,其中全下装指需要下装所有的cpu(centralprocessingunit,中心处理单元),增量下装指下装其中部分cpu。而联调或机组启动阶段一般为增量下装,主要有新增信号、逻辑修改、io输入输出修改等,对于新增机柜、cpu地址修改、网络定周期修改、服务树修改需全部下装不在此范围。现有技术中,当核电机组处于热停工况时,如需要设计问题进行cpu离线下装,则需要将机组后撤退至冷停堆状态进行故障清理。当故障清除后,再进行此cpu影响设备逐步上电恢复的操作,然后将机组状态提升至热停工况。但是,从热停工况后撤至冷停工况再提升状态至热停工况,需要耗费大量时间和资源,同时,受制于一回路压力容器设计寿命的限制,机组不能承受太多从冷停堆到热停堆的状态变化。而且在热停工况下,相应cpu离线下装存在设备翻转、逻辑变化、设定值变化可能导致本分区以及其他分区设备误动问题。技术实现要素:本发明针对现有技术中存在的问题,提供了一种核电机组联调阶段cpu离线下装的控制方法及系统,能够在热停工况直接进行cpu离线下装,不影响其他区域的正常运行,提高机组安全性。本发明就上述技术问题而提出的技术方案如下:一方面,本发明提供一种核电机组联调阶段cpu离线下装的控制方法,包括:在热停工况下,检测待下装的cpu所影响的设备是否需要被隔离;若否,则记录所述cpu逻辑的初始状态和所述cpu所影响的接口信号的初始状态;对所述cpu进行离线下装;在完成离线下装后,将所述cpu恢复到正常工作状态,并将所述cpu逻辑和所述接口信号恢复到初始状态。进一步地,所述检测待下装的cpu所影响的设备是否需要被隔离,具体包括:检测所述cpu输入信号所影响的设备是否需要被隔离;若否,则检测所述cpu硬接线信号所影响的设备是否需要被隔离;若否,则判定所述cpu所影响的设备不需要被隔离。进一步地,所述检测所述cpu输入信号所影响的设备是否需要被隔离,具体包括:检测所述cpu输入信号失效是否会引起机组逻辑降级;若否,则判定所述cpu输入信号所影响的设备不需要被隔离。进一步地,所述检测所述cpu硬接线信号所影响的设备是否需要被隔离,具体包括:检测所述cpu硬接线信号失效是否会触发机组误动作;若否,则判定所述cpu硬接线信号所影响的设备不需要被隔离。进一步地,所述cpu逻辑的初始状态包括所述cpu逻辑中的触发器初始状态、设定值初始状态和参数初始状态。进一步地,所述cpu所影响的接口信号包括所述cpu所影响的网络信号和硬接线信号。进一步地,所述在完成离线下装后,将所述cpu恢复到正常工作状态,并将所述cpu逻辑和所述接口信号恢复到初始状态,具体包括:在完成离线下装后,将所述cpu恢复到正常工作状态;检查当前所述cpu逻辑的状态,并将状态变化的逻辑恢复至初始状态;检查当前所述接口信号的状态,并将状态变化的接口信号恢复至初始状态。进一步地,所述检查所述cpu逻辑的当前状态,并将状态变化的逻辑恢复至初始状态,具体包括:检查当前所述cpu逻辑中的触发器状态,并与记录的触发器初始状态进行对比;若不一致,则将所述触发器状态恢复至初始状态;检查当前所述cpu逻辑中的设定值状态,并与记录的设定值初始状态进行对比;若不一致,则将所述设定值状态恢复至初始状态;检查当前所述cpu逻辑中的参数状态,并与记录的参数初始状态进行对比;若不一致,则将所述参数状态恢复至初始状态。进一步地,所述检查当前所述接口信号的状态,并将状态变化的接口信号恢复至初始状态,具体包括:检查当前所述cpu所影响的网络信号的状态,并与记录的网络信号的初始状态进行对比;若不一致,则将所述网络信号的状态恢复至初始状态;检查当前所述cpu所影响的硬接线信号的状态,并与记录的硬接线信号的初始状态进行对比;若不一致,则将所述硬接线信号的状态恢复至初始状态。另一方面,本发明提供一种核电机组联调阶段cpu离线下装的控制系统,能够实现上述核电机组联调阶段cpu离线下装的控制方法的所有流程,所述系统包括:检测模块,用于在热停工况下,检测待下装的cpu所影响的设备是否需要被隔离;记录模块,用于在所述cpu所影响的设备不需要被隔离时,记录所述cpu逻辑的初始状态和所述cpu所影响的接口信号的初始状态;下装模块,用于对所述cpu进行离线下装;恢复模块,用于在完成离线下装后,将所述cpu恢复到正常工作状态,并将所述cpu逻辑和所述接口信号恢复到初始状态。本发明实施例提供的技术方案带来的有益效果是:在核电机组热停工况下需要对设计变更进行cpu离线下装时,先检测待下装的cpu所影响的设备是否需要隔离,若无需隔离,则记录cpu逻辑和cpu所影响的接口信号的初始状态,并在下装完成后对所记录的状态进行逐步恢复,实现在热停工况直接开展离线下装,而不对其他不在本cpu影响设备和其他三个区域的正常运行造成影响,使核电机组稳定在热停工况,有效提高下装效率,节约机组资源,且提高机组的安全性。附图说明为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本发明实施例一提供的核电机组联调阶段cpu离线下装的控制方法的流程示意图;图2是本发明实施例二提供的核电机组联调阶段cpu离线下装的控制系统的结构示意图。具体实施方式为了解决现有技术在cpu下装过程中存在的耗费大量时间和资源、且降低机组安全性等技术问题,本发明旨在提供一种核电机组联调阶段cpu离线下装的控制方法,其核心思想是:在核电机组热停工况下需要对设计变更进行cpu离线下装时,先检测待下装的cpu所影响的设备是否需要隔离,若无需隔离,则记录cpu逻辑和cpu所影响的接口信号的初始状态,并在下装完成后对所记录的状态进行逐步恢复,实现在热停工况直接开展离线下装,而不对其他不在本cpu影响设备和其他三个区域的正常运行造成影响,使核电机组稳定在热停工况,有效提高下装效率,节约机组资源,且提高机组的安全性。为使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明实施方式作进一步地详细描述。实施例一参见图1,本发明实施例提供了一种核电机组联调阶段cpu离线下装的控制方法,该方法包括:s1、在热停工况下,检测待下装的cpu所影响的设备是否需要被隔离;s2、若否,则记录所述cpu逻辑的初始状态和所述cpu所影响的接口信号的初始状态;s3、对所述cpu进行离线下装;s4、在完成离线下装后,将所述cpu恢复到正常工作状态,并将所述cpu逻辑和所述接口信号恢复到初始状态。需要说明的是,在cpu离线下装的过程中,核电机组一直稳定在热停工况。在对某特定cpu进行离线下装前,先检测该cpu所影响的设备是否需要隔离,使得cpu的离线下装不会驱动设备误动,通过检测可知该cpu所影响的设备无需隔离。另外记录cpu逻辑的初始状态和cpu所影响的接口信号的初始状态,避免下装后状态发生变化。在完成cpu离线下装后,检查对应工作站cpu工作正常后,开展cpu逻辑的状态和cpu所影响的接口信号的状态普查,将其状态恢复至初始状态。本实施例在热停工况直接开展cpu离线下装,而不对其他不受本cpu影响的设备和其他三个区域的正常运行造成影响提高机组的安全性。另外,本实施例在cpu离线下装期间一直稳定在热停工况,无需热停工况和冷停工况的来回转换,提高下装效率,节约机组资源,且延长机组使用寿命。进一步地,在步骤s1中,所述检测待下装的cpu所影响的设备是否需要被隔离,具体包括:检测所述cpu输入信号所影响的设备是否需要被隔离;若否,则检测所述cpu硬接线信号所影响的设备是否需要被隔离;若否,则判定所述cpu所影响的设备不需要被隔离。需要说明的是,cpu所影响的设备一般包括cpu输入信号所影响的设备和cpu硬接线信号所影响的设备。先对cpu输入信号进行分析,再对cpu硬接线信号输出进行分析,若检测到cpu输入信号所影响的设备和cpu硬接线信号所影响的设备均不需要被隔离时,判定cpu所影响的设备不需要被隔离。具体地,所述检测所述cpu输入信号所影响的设备是否需要被隔离,具体包括:检测所述cpu输入信号失效是否会引起机组逻辑降级;若否,则判定所述cpu输入信号所影响的设备不需要被隔离。需要说明的是,cpu下装期间会带来cpu输入信号的失效,因此需分析cpu下装期间带来的输入信号失效引起的机组逻辑降级,以一分区apu0(安全级dcs模拟量处理单元)为例,如表1所示,通过汇总输入信号,并且对输入信号的降级情况进行分析,其中例如设备反馈dcl1439jc1是影响对应分区失电后的柴油机的带载功能,但是对应的信号在其他cpu有冗余设置,不会影响柴油机的带载功能;对应krt辐射监测系统信号,根据逻辑此信号在下游逻辑为与逻辑触发报警,一个apu的下装并不会触发报警和产生机组i0;对于rpr9301/2/3cc仅仅用于ps维护功能不影响机组安全功能,通过上述分析,一分区apu0离线下装输入信号对机组不造成任何影响。因此,判定cpu输入信号所影响的设备不需要被隔离。表1具体地,所述检测所述cpu硬接线信号所影响的设备是否需要被隔离,具体包括:检测所述cpu硬接线信号失效是否会触发机组误动作;若否,则判定所述cpu硬接线信号所影响的设备不需要被隔离。需要说明的是,以一分区的(安全级dcs逻辑处理单元)alua1-1&1-2为例,如表2所示,根据表分析,其中跳堆逻辑根据典型接线th02-01可知,alua1-x和alua2-x逻辑为或关系,所以下装alua1-1&1-2不会导致对应分区的断路器打开而触发认为机组i0事件;而对于专设逻辑,根据所有专设逻辑都为或关系,对所以下装alua1-1&1-2不会造成此分区的专设逻辑不可用而记录机组i0事件。而对于st70/80/02相关用于平台维护功能的,仅仅用于ps维护功能不影响机组安全功能,通过上述分析,一分区alua1-1&1-2离线下装输出信号对机组不造成任何影响。因此,判定cpu硬接线信号所影响的设备不需要被隔离。表2进一步地,在步骤s2中,所述cpu逻辑的初始状态包括所述cpu逻辑中的触发器初始状态、设定值初始状态和参数初始状态;所述cpu所影响的接口信号包括所述cpu所影响的网络信号和硬接线信号。进一步地,在步骤s4中,所述在完成离线下装后,将所述cpu恢复到正常工作状态,并将所述cpu逻辑和所述接口信号恢复到初始状态,具体包括:在完成离线下装后,将所述cpu恢复到正常工作状态;检查当前所述cpu逻辑的状态,并将状态变化的逻辑恢复至初始状态;检查当前所述接口信号的状态,并将状态变化的接口信号恢复至初始状态。具体的,所述检查所述cpu逻辑的当前状态,并将状态变化的逻辑恢复至初始状态,具体包括:检查当前所述cpu逻辑中的触发器状态,并与记录的触发器初始状态进行对比;若不一致,则将所述触发器状态恢复至初始状态;检查当前所述cpu逻辑中的设定值状态,并与记录的设定值初始状态进行对比;若不一致,则将所述设定值状态恢复至初始状态;检查当前所述cpu逻辑中的参数状态,并与记录的参数初始状态进行对比;若不一致,则将所述参数状态恢复至初始状态。需要说明的是,触发器状态可以根据sst中“触发器状态”获得,在下装某cpu前通过维护软件记录好当前的触发器状态,在完成cpu下装后再次记录触发器状态,并对前后状态进行对比,对于下装前后不一致的情况以及与其他分区不一样的状态,通过与运行沟通恢复到初态。其中,记忆单元前后状态对比如表3所示。分区cpuid功能名字扩展当前值下装后1alua1‐11131sp15d1e31ffr001m111alub1‐11133sp15d1e33ffr001m111alua2‐11132sp15d1e32ffr001m111alub2‐11134sp15d1e34ffr001m112alua1‐11231sp15d2e31ffr001m113alua1‐11331sp15d3e31ffr001m114alua1‐11431sp15d4e31ffr001m112alua2‐11232sp15d2e32ffr001m113alua2‐11332sp15d3e32ffr001m114alua2‐11432sp15d4e32ffr001m112alub1‐11233sp15d2e33ffr001m113alub1‐11333sp15d3e33ffr001m114alub1‐11433sp15d4e33ffr001m112alub2‐11234sp15d2e34ffr001m113alub2‐11334sp15d3e34ffr001m114alub2‐11434sp15d4e34ffr001m11表3设定值状态可以根据sst中的“替代值状态”获得,在下装某cpu前通过维护软件记录好当前的设定值的状态,在完成cpu下装后再次记录设定值状态,并对前后状态进行对比,对于下装前后不一致的情况以及与其他分区不一样的状态,通过与运行沟通恢复到初态。其中,设定值前后状态对比如表4所示。表4参数状态可以根据sst中的“参数化管理”获得,在下装某cpu前通过维护软件记录好当前的参数的状态,在完成cpu下装后再次记录参数状态,并对前后状态进行对比,对于下装前后不一致的情况以及与其他分区不一样的状态,通过与运行沟通恢复到初态。其中,参数前后状态对比如表5所示。逻辑页码功能块子参数当前值下装后si11d1e0921pse007‐r21value1si11d1e0907mrc004‐r07in28.56vsi11d1e0914pse005‐r14value1si11d1e0903mrc003‐r03in28.54vsi11d1e0913pse006‐r13value1si11d1e0906pse004‐r06value1si11d1e0916pse004‐r16value1si11d1e0917mrc003‐r17in28.55vsi11d1e0918mrc002‐r18in24.77vsi11d1e0910mrc001‐r10in29v表5具体的,所述检查当前所述接口信号的状态,并将状态变化的接口信号恢复至初始状态,具体包括:检查当前所述cpu所影响的网络信号的状态,并与记录的网络信号的初始状态进行对比;若不一致,则将所述网络信号的状态恢复至初始状态;检查当前所述cpu所影响的硬接线信号的状态,并与记录的硬接线信号的初始状态进行对比;若不一致,则将所述硬接线信号的状态恢复至初始状态。需要说明的是,接口信号为ps与kco接口信号,分为网络信号和硬接线信号,其中硬接线信号的清单如表6所示。表6在下装前记录当前信号状态,并分析某cpu下装是否影响此信号,在tec4(非安全级dcs逻辑组态)中强制此信号为当前状态,下装完成后在tec4中先确认强制值和当前值一致后取消强制,对于状态不一致的应与运行单独分析并开展恢复工作,网络信号也可以用同样办法开展,不在赘述。本发明实施例在核电机组热停工况下需要对设计变更进行cpu离线下装时,先检测待下装的cpu所影响的设备是否需要隔离,若无需隔离,则记录cpu逻辑和cpu所影响的接口信号的初始状态,并在下装完成后对所记录的状态进行逐步恢复,实现在热停工况直接开展离线下装,而不对其他不在本cpu影响设备和其他三个区域的正常运行造成影响,使核电机组稳定在热停工况,有效提高下装效率,节约机组资源,且提高机组的安全性。实施例二本发明实施例提供了一种核电机组联调阶段cpu离线下装的控制系统,能够实现上述核电机组联调阶段cpu离线下装的控制方法的所有流程,参见图2,所述系统包括:检测模块1,用于在热停工况下,检测待下装的cpu所影响的设备是否需要被隔离;记录模块2,用于在所述cpu所影响的设备不需要被隔离时,记录所述cpu逻辑的初始状态和所述cpu所影响的接口信号的初始状态;下装模块3,用于对所述cpu进行离线下装;恢复模块4,用于在完成离线下装后,将所述cpu恢复到正常工作状态,并将所述cpu逻辑和所述接口信号恢复到初始状态。本发明实施例在核电机组热停工况下需要对设计变更进行cpu离线下装时,先检测待下装的cpu所影响的设备是否需要隔离,若无需隔离,则记录cpu逻辑和cpu所影响的接口信号的初始状态,并在下装完成后对所记录的状态进行逐步恢复,实现在热停工况直接开展离线下装,而不对其他不在本cpu影响设备和其他三个区域的正常运行造成影响,使核电机组稳定在热停工况,有效提高下装效率,节约机组资源,且提高机组的安全性。综上所述,本发明提出了一种核电机组联调阶段cpu离线下装的控制方法及系统,其具有较好的实用效果:恢复某一特定cpu离线下装时,按照特定的顺序隔离信号和恢复各部分dcs状态,确保不会对其余三个在运区域的工艺系统运行及机组状态造成影响;有效实现机组在热停平台下进行某一特定的cpu离线下装,提高下装效率,节省机组资源,且延长机组使用寿命。以上所述仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1