一种处理器多路供电电源上下电顺序的控制电路的制作方法

文档序号:10974503阅读:953来源:国知局
一种处理器多路供电电源上下电顺序的控制电路的制作方法
【专利摘要】本实用新型公开了一种处理器多路供电电源上下电顺序的控制电路,包括将总供电电源转换成三路输出电源OUT1、OUT2、OUT3的DC?DC转换芯片,还包括控制芯片;控制芯片的三根口线IO_0、IO_1、IO_2分别与DC?DC转换芯片的三路使能管脚EN1、EN2、EN3相连接,控制芯片的模拟采样通道AD0与DC?DC转换芯片的IN端相连接;DC?DC转换芯片的IN端接总供电电源的输出端;总供电电源的输出回路上并联有电容器C1。本实用新型在上电顺序控制电路的基础上实现了多路供电电源下电顺序控制,有效的防止了复杂处理器在下电过程中被损坏的可能性。
【专利说明】
一种处理器多路供电电源上下电顺序的控制电路
技术领域
[0001]本实用新型涉及一种处理器多路供电电源上下电顺序的控制电路,属于处理器供电电源技术领域。【背景技术】
[0002]现在复杂处理器的供电电源一般有很多路,各路供电电源一般由总供电电源经 DC-DC转换电路转换而成,对各路供电电源上下电的顺序一定要严格控制,否则处理器很容易被烧坏。一般传统的设计方法只控制上电顺序,如采用TPS65251芯片将总供电电源12V转换成1.1V、1.2V、1.8V三路供电电源,在TPS65251的三个软启动管脚分别接容值不同的电容器就实现了上电顺序的控制。但该设计方法对下电顺序无法控制,总供电电源掉电后三路供电电源同时掉电,处理器仍然有被烧坏的可能,因此必须设计一种既能控制上电顺序又能控制下电顺序的电路。
[0003]技术术语的名词解释如下:
[0004]TPS65251:TI 公司的 DC-DC 转换芯片。
[0005]STM32F100C8T6:ST公司的一种控制芯片。
[0006]复杂处理器:需要多路供电电源的处理器,各个供电电源的上下电顺序要严格控制,否则处理器在上下电过程中很容易损坏。【实用新型内容】
[0007]针对现有技术存在的不足,本实用新型目的是提供一种处理器多路供电电源上下电顺序的控制电路,在上电顺序控制电路的基础上实现了多路供电电源下电顺序控制,有效的防止了复杂处理器在下电过程中被损坏的可能性。
[0008]为了实现上述目的,本实用新型是通过如下的技术方案来实现:
[0009]本实用新型的一种处理器多路供电电源上下电顺序的控制电路,包括将总供电电源转换成三路输出电源0UT1、0UT2、0UT3的DC-DC转换芯片,还包括控制芯片;控制芯片的三根口线1〇_〇、1〇_1、1〇_2分别与DC-DC转换芯片的三路使能管脚EN1、EN2、EN3相连接,控制芯片的模拟采样通道AD0与DC-DC转换芯片的IN端相连接;DC-DC转换芯片的IN端接总供电电源的输出端;总供电电源的输出回路上并联有电容器C1。
[0010]本实用新型的创新点在于:DC-DC转换芯片与控制芯片之间的连接关系,其中控制芯片中涉及的程序均为现有程序,所以本实用新型属于实用新型的保护客体。
[0011]上述DC-DC转换芯片的三路软启动管脚SS1、SS2、SS3分别接容值不同的电容器C2、 C3、C4。[〇〇12]上述DC-DC转换芯片具体采用的是TPS65251芯片。[〇〇13]上述控制芯片具体采用的是STM32F100C8T6芯片。
[0014]上述电容器C1的电容值为1000yF。
[0015]本实用新型在上电顺序控制电路的基础上实现了多路供电电源下电顺序控制,有效的防止了复杂处理器在下电过程中被损坏的可能性。【附图说明】
[0016]图1为本实用新型的处理器多路供电电源上下电顺序的控制电路原理图。【具体实施方式】
[0017]为使本实用新型实现的技术手段、创作特征、达成目的与功效易于明白了解,下面结合【具体实施方式】,进一步阐述本实用新型。
[0018]参见图1,本实用新型的处理器多路供电电源上下电顺序的控制电路,包括将总供电电源转换成三路输出电源0UT1、0UT2、0UT3的DC-DC转换芯片和对三路输出电源0UT1、 0UT2、0UT3下电顺序进行控制的控制芯片。[0〇19] 控制芯片的三根口线1〇_〇、1〇_1、1〇_2分别与DC-DC转换芯片的三路使能管脚EN1、 EN2、EN3相连接,控制芯片的AD0端与DC-DC转换芯片的IN端相连接。
[0020] DC-DC转换芯片的三路软启动管脚SS1、SS2、SS3分别接容值不同的电容器C2、C3、 C4,DC-DC转换芯片的IN端接总供电电源的输出端。[0021 ]总供电电源的输出回路上并联有电容器C1。[〇〇22]控制芯片实时测量总供电电源电压,在总供电电源下电时依次拉低DC-DC转换芯片的三路使能管脚EN1、EN2、EN3,使三路输出电源OUT 1、0UT2、0UT3依次下电。[〇〇23]本实施例中,DC-DC转换芯片具体采用的是TPS65251芯片。控制芯片具体采用的是 STM32F100C8T6 芯片。[〇〇24] TPS65251转换回路将总电源12V转换成0UT1、0UT2、0UT3三路电源,电压分别是 1.1¥、1.2¥、1.8¥。在芯片的软启动管脚331、332、333接容值不同的电容器就实现了三路电源的上电顺序,如需要上电顺序为0UT3->0UT2->0UT1时则选择电容值C2>C3>C4即可。为实现三路电源的下电顺序控制,首先增大并联在总供电电源12V输出回路上电容器C1的电容值,一般为1〇〇〇此,再采用一片STM32F100C8T6实时测量总供电电源12V的电压,在12V电压降低到6V时,每隔0.5ms依次拉低10_0、10_1、10_2三根口线,使TPS65251的三路使能信号 EN1、EN2、EN3依次拉低,就实现了三路电源的下电顺序的控制,如需要实现下电顺序为 OUT 1 ->0UT2->0UT3 时则依次拉低 EN1、EN2、EN3 SP 可。
[0025]本实用新型在上电顺序控制电路的基础上实现了多路供电电源下电顺序控制,有效的防止了复杂处理器在下电过程中被损坏的可能性。[〇〇26]以上显示和描述了本实用新型的基本原理和主要特征和本实用新型的优点。本行业的技术人员应该了解,本实用新型不受上述实施例的限制,上述实施例和说明书中描述的只是说明本实用新型的原理,在不脱离本实用新型精神和范围的前提下,本实用新型还会有各种变化和改进,这些变化和改进都落入要求保护的本实用新型范围内。本实用新型要求保护范围由所附的权利要求书及其等效物界定。
【主权项】
1.一种处理器多路供电电源上下电顺序的控制电路,包括将总供电电源转换成三路输 出电源OUH、0UT2、0UT3的DC-DC转换芯片,其特征在于,还包括控制芯片;所述控制芯片的三根口线1〇_〇、1〇_1、1〇_2分别与DC-DC转换芯片的三路使能管脚EN1、 EN2、EN3相连接,控制芯片的模拟采样通道ADO与DC-DC转换芯片的IN端相连接;所述DC-DC转换芯片的IN端接总供电电源的输出端;所述总供电电源的输出回路上并联有电容器C1。2.根据权利要求1所述的处理器多路供电电源上下电顺序的控制电路,其特征在于,所 述DC-DC转换芯片的三路软启动管脚SS1、SS2、SS3分别接容值不同的电容器C2、C3、C4。3.根据权利要求1所述的处理器多路供电电源上下电顺序的控制电路,其特征在于,所 述DC-DC转换芯片具体采用的是TPS65251芯片。4.根据权利要求1所述的处理器多路供电电源上下电顺序的控制电路,其特征在于,所 述控制芯片具体采用的是STM32F100C8T6芯片。5.根据权利要求1所述的处理器多路供电电源上下电顺序的控制电路,所述电容器C1 的电容值为1〇〇〇此。
【文档编号】G05B19/042GK205665544SQ201620507166
【公开日】2016年10月26日
【申请日】2016年5月30日
【发明人】郑郁, 黄作兵
【申请人】南京国电南自美卓控制系统有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1