基于分布存储结构的具有数据处理能力的动态随机存储器装置的制作方法

文档序号:6459894阅读:115来源:国知局

专利名称::基于分布存储结构的具有数据处理能力的动态随机存储器装置的制作方法
技术领域
:本发明专利涉及一种基于分布存储构架的具有数据处理能力的动态随机存储器(DRAM)装置。
背景技术
:在过去几十年内,处理器的性能一直按照摩尔定律以每18个月翻一番的惊人速度提升。这都得益于集成电路制造工艺和体系结构技术的巨大提高。不过人们也开始意识到有越来越多的因素阻碍着处理器性能的进一步提升。"存储墙"问题就是冯诺伊曼体系结构之中的性能瓶颈之一。目前,在半导体行业之中,芯片运算速度与存储部件访问速率的差距正在不断拉大,为了弥补这种分离设计的缺陷,微处理器普遍采用了大量的方法来减少或者隐藏存储器的访问延迟,包括大容量高速緩冲存储器(Cache)、软硬件预取、推断执行及事务内存等机制,它们不能从根本上解决存储访问的瓶颈,反而使得处理器的复杂性不断增加。目前,随着半导体工艺的不断进步,处理器与存储器集成在同一芯片内部已经实现,该技术的出现会对传统冯诺伊曼体系结构中的存储墙问题带来影响。传统的存储芯片受到芯片管脚数量与物理传输路径的影响,存在着高延迟、低带宽的缺陷。而大容量的DRAM存储器具有低延迟、高带宽和低功耗等特性,它的出现可以从本质上解决存储墙问题。根据片上DRAM存储器件在处理器体系结构中所起的作用而分为两类。一类是处理器芯片,将大容量DRAM和一个合适的处理器集成到一个芯片,扮演主处理器的角色,如BlueGene。另一类是具有数据处理能力的的存储芯片,具备普通存储功能,同时拥有计算能力,能够对存储芯片内部的数据进行加速处理,克服存储墙问题,特别适用于加速以媒体处理为代表的数据密集型应用。现在相关的处理器-存储器集成的研究,如Pim-Lite和Gilgamesh等实现了具备计算能力的DRAM存储器,然而,这些存储芯片不能满足目前工业界标准的存储器时序协议,无法兼容诸如个人电脑、服务器或工作站等工作环境。而我们设计了一种分布存储结构的具有数据处理能力的DRAM存储装置,其内部的DRAM存储体捆绑了数据处理单元,系统软件通过控制数据处理单元,利用DRAM存储器的高带宽优势,对体上数据加速处理,大量数据无需读出DRAM存储装置,大大緩解了整个数据处理系统对存储器的带宽需求。
发明内容本发明的目的是在现有技术基础上,针对传统存储器的访存带宽瓶颈,提供一种基于分布存储结构的具有数据处理能力的DRAM装置,该存储装置具有和普通存储器完全一致的接口规范,兼容闪存(FLASH)、静态随机存储器(SRAM)、同步动态随机存储器(SDRAM)、双倍速率同步动态随机存储器(DDR)、第二代双倍速率同步动态随机存储器(DDR2)、第三代双倍速率同步动态随机存储器(DDR3)、第二代图形专用双倍速率同步动态随机存储器(GDDR2)或第三代图形专用双倍速率同步动态随机存储器(GDDR3)通用DR細存储器装置接口与传输规范,同时具备一定的处理能力。应用程序通过应用程序接口(API)可以直接调用装置中的处理单元,处理单元利用DRAM存储体的高带宽优势对目标数据完成加速处理,緩解了整个数据处理系统中存储器访问带宽的瓶颈。本发明的目的通过以下技术方案实现一种基于分布存储结构的具有数据处理能力的DRAM装置,包括存储器装置接口、控制接口、处理单元、DRAM存储体、通信网络、DRAM存储体控制器、DMA控制器,存储器装置接口用来和外部存储器总线交互数据,同时与装置内的DRAM存储控制器及DMA控制器连接,DMA控制器、处理单元与DRAM存储体控制器通过通信网络连接,内部DRAM存储体控制器同时还连接内部DRAM存4诸器;存储器装置接口,负责处理外部主机发送的各种访存命令,译码选择DRAM存储体、处理单元的状态、控制寄存器或DMA控制器,此外,还接收其它DRAM操作命令,传送给对应的DRAM存储体;控制接口,接收存储器装置接口或其它处理单元对处理单元控制与状态寄存器的访问;处理单元,每个处理单元分别对应各存储体,作为装置中具有数据处理能力的部件,起到了加速数据处理系统各种应用的效果;DRAM存储体,负责数据缓存;通信网络,负责装置中各个DRAM存储体间的通信,处理器单元仅有权访问本地的DRAM存储体,访问其它DRAM存储体中的数据需要将它们搬迁至本地DRAM存^f诸体;DRAM存储体控制器,负责来自存储器装置接口、通信网络、DMA控制器及处理单元的访问请求进行仲裁,保证存储器装置接口的无阻塞访问;DMA控制器,处理单元或存储器装置接口发送数据转移命令给匿A控制器,DMA控制器解析命令,负责控制数据转移操作。所述的存储器装置包括至少一个存储体,每个存储体分别对应一个或者两个以上具有计算功能的处理单元,所述的处理单元包括通用处理器、数字信号处理器或微控制单元。所述的处理单元为加速某类应用的专用处理器。所述的DRAM存储装置内部集成一个或两个以上DRAM存储体,存储体可以采用嵌入式动态随机存储器(eDRAM)技术但不仅限于该技术具体实现。所述DRAM存储体控制器负责处理来自处理单元、存储器装置接口、画A控制器、通信网络的访问请求。所述DRAM存储体控制器保证存储器装置接口的访问不能被阻塞。所述DRAM存储体控制器负责接受来自存储器装置接口的控制与配置命令。所述DRAM存储体控制器负责通过通信网络与其它DRAM存储体交换数据。所述DRAM存储体控制器提供了对来自通信网络、DMA控制器、处理单元访问请求的中断与恢复机制。本发明的优点在于不对数据处理系统中其它硬件进行改动,可以作为普通存储器使用,也可以利用程序控制具有数据处理能力的存储装置的数据处理单元,对装置内部的数据加速处理,起到显著提高整个数据处理系统性能的效果。图l是本发明的架构示意图;图2是存储器装置接口框架示意图;图3是处理单元控制接口框架;图4是仲裁器并行方案;图5是处理单元操作寄存器;图6是处理单元状态寄存器;图7是处理单元数据传输请求寄存器;图8是数据传输状态寄存器;图9是处理单元控制接口信号图;图IO是DRAM存储体控制器框架示意图;图ll是仲裁器(Arbiter)状态转换图;图12DMA控制器的结构原理13是数据传输命令格式。具体实施方式本发明目的的实现、功能特点将结合实施例,参照附图做进一步说明。本基于分布存储结构的DRAM存储装置从功能模块上分,包括存储器装置接口、处理单元、单元控制接口、DRAM存储体、DRAM存储体控制器、通信网络及数据转移控制器组成,其连接关系如图l所示。在最佳实施例中,采用了标准DDR2接口和规范,集成了4个大小为64KB的嵌入式动态随机存储器(eDRAM)存储体以及4个处理单元。本发明并不限于采用上述接口规范和配置。本装置各部分的主要功能为存储器装置接口存储器装置接口,负责接受并解析由通用DRAM存储器装置传输规范定义的读写和操作命令,在保证传输规范定义的时序操作的基础上,提供主处理器对具有数据处理能力的DRAM存储器装置片内存储器、数据处理单元以及DMA控制器的访问通道。所述存储器装置接口分别与芯片引脚、处理单元控制接口、内部DRAM存储控制器和DMA控制器连接,并且通过行地址区分存储空间。若为对处理单元的访问,由存储器装置接口将行、列地址进行拼接,并将通用DRAM存储器装置规范定义的访问时序转化为访问处理单元所需的SRAM存储器时序,以实现处理单元的启动和查询。若为对内部DRAM存储器的访问,由存储器装置接口选择某一块内部DRAM存储器,并将接口的操作命令与数据直接送到该存储器输入端,以实现对片内存储器的激活、预充、读、写、刷新等操作。若为对DMA控制器的访问,由存储器装置接口将行、列地址进行拼接,并将通用DRAM存储器装置规范定义的访问时序转化为访问画A控制器所需的SRAM存储器时序,以实现对DMA控制器的操作。最佳实施例采用通用DDR2标准作为具有数据处理能力的DRAM存储器装置的接口与传输规范。在其他实施例中,也可以采用SDRAM、DDR、DDR3等通用DR扁存储器装置接口与传输规范。采用DDR2标准的具有数据处理能力的DRAM存储器装置接口信号及描述如表1所示。存储器装置接口一端连接如表1所示的接口信号,一端连接内部DRAM存储器接口、处理单元控制接口以及DMA控制器接口,其具体模块图如图2所示。图中的数据信号Data包括DQ、DQS、DM,控制信号Ctrl包括CKE、0DT、CS#、RAS并、CAS#、WE#。表1DDR2标准接口信号及描述<table>tableseeoriginaldocumentpage6</column></row><table>列地址和预充控制位。A10作为预充控制位,若为低,预充由BA0BA2定义的体;若为高,预充所有体。DQ双向数据输入输出双向的数据总线。DQS双向数据选通脉冲在读数据时作为输出,在写数据时作为输入。与读出数据上下沿对齐,与写入数据中段对齐。VDDQ电源DQ电源输入VSSQ电源DQ地输入VDIX电源DLL电源输入VSSDL电源DLL地输入VSS电源电源输入VDD电源地输入VREF电源参考电源输入采用DDR2标准的具有数据处理能力的DRAM存储器装置接口协议命令真值表如表2所示。存储器装置接口负责接收并解析如表2所示的各种命令,由状态机(StateMachine)根据当前的命令是针对内部DRAM存储器、处理单元还是DMA控制器,控制存储器接口进入内部存储器操作模式、处理单元操作模式或DMA控制器操作模式,当前操作模式一直保持至接收到下一改变当前操作模式的命令。存储器装置接口的Data、Ctrl、地址信号与内部DRAM存储器接口直接相连,在内部存储器操作模式状态下,由当前命令确定CS0CS3的值,以选择一个或多个内部存储器进行操作。由于处理单元接口和DMA控制器接口采用SRAM接口,所以在处理单元才喿作模式和DMA控制器操作模式下,通过时序转换(TimingTransfer)模块实现DRAM到SRAM的时序转换。表2DDR2标准协议命令真值表<table>tableseeoriginaldocumentpage7</column></row><table><table>tableseeoriginaldocumentpage8</column></row><table>存储器装置接口对各种访存命令的具体处理如下:1.设置模式寄存器在设置模式寄存器命令下进入内部存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CS0CS3全部选通,以实现对所有内部存储器的模式寄存器进行设置。2.刷新在刷新命令下进入内部存储器操作模式,由刷新计数器(RefreshCounter)对刷新命令进行从0~3的循环计数,若当前计数到i,则选通CSi,以实现对某一内部存储器的刷新操作。3.进入自刷新模式在进入自刷新模式命令下进入内部存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CS0CS3全部选通,控制所有内部存储器进入自刷新模式。4.出自刷新模式在出自刷新模式命令下进入内部存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CSO~CS3全部选通,控制所有内部存储器退出自刷新模式。5.预充单体在预充单体命令下进入内部存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CSO~CS3全部选通,控制所有内部存储器对某一体进行预充。6.预充所有体在预充所有体命令下进入内部存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CSO~CS3全部选通,控制所有内部存储器对所有体进行预充。7.激活根据行地址A15、A14的值确定该激活操作是针对内部存储器、处理单元还是DMA控制器。若A15、A14为10,进入处理单元操作模式,将行地址和体地址送入时序转换(TimingTransfer)纟莫块进行緩存,并由状态才几(StateMachine)控制i斧码单元(Decoder),将CS0CS3全部不选通;若A15、A14为11,进入DMA控制器操作模式,将行地址和体地址送入时序转换(TimingTransfer)模块进行緩存,并由状态机(StateMachine)控制译码单元(Decoder),将CS0-CS3全部不选通;若A15为0,进入内部存储单元操作模式,由译码单元(Decoder)对地址信号A14、A13进行译码,以选通CS0CS3中的一个进行操作。8.写若当前为处理单元操作模式,将列地址送入时序转换(TimingTransfer)模块,与前一次激活时緩存的行地址、体地址进行拼接,同时进行相应的时序转换,并由状态机(StateMachine)控制i奪码单元(Decoder),将CSO~CS3全部不选通,以便采用SRAM接口对处理单元进行写操作;若当前为DMA控制器操作模式,将列地址送入时序转换(TimingTransfer)才莫块,与前一次激活时缓存的行地址、体地址进行拼接,同时进4亍相应的时序转换,并由状态才几(StateMachine)控制译码单元(Decoder),将CSO~CS3全部不选通,以便采用SRAM接口对DMA控制器进行写操作;若当前为片内存储器操作模式,并由状态机(StateMachine)控制译码单元(Decoder),保持上一次激活操作时选通的CS0CS3中的一个,以便对某一内部存储器进行写操作。9.写后预充若当前为处理单元操作模式,将列地址送入时序转换(TimingTransfer)模块,与前一次激活时緩存的行地址、体地址进朽-拼接,同时进行相应的时序转换,并由状态机(StateMachine)控制^^,码单元(Decoder),将CSO~CS3全部不选通,以便采用SRAM接口对数据处理单元进行写操作;若当前为DMA控制器操作模式,将列地址送入时序转换(TimingTransfer)模块,与前一次激活时緩存的行地址、体地址进行4并接,同时进4亍相应的时序转换,并由状态才凡(StateMachine)控制译码单元(Decoder),将CSO~CS3全部不选通,以便釆用SRAM接口对DMA控制器进行写操作;若当前为内部存储器操作模式,并由状态机(StateMachine)控制译码单元(Decoder),保持上一次激活操作时选通的CS0CS3中的一个,以便对某一内部存储器进行写后预充操作。10.读若当前为处理单元操作模式,将列地址送入时序转换(TimingTransfer)模块,与前一次激活时緩存的行地址、体地址进行拼接,同时进行相应的时序转换,并由状态机(StateMachine)控制i争码单元(Decoder),将CSO~CS3全部不选通,以Y更采用SRAM接口对处理单元进行读操作;若当前为DMA控制器操作模式,将列地址送入时序转换(TimingTransfer)模块,与前一次激活时緩存的行地址、体地址进行拼接,同时进行相应的时序转换,并由状态机(StateMachine)控制译码单元(Decoder),将CSO~CS3全部不选通,以便采用SRAM接口对讓A控制器进行读操作;若当前为片内存储器操作模式,并由状态机(StateMachine)控制译码单元(Decoder),保持上一次激活操作时选通的CS0-CS3中的一个,以便对某一内部存储器进行读操作。11.读后预充若当前为数据处理单元操作模式,将列地址送入时序转换(TimingTransfer)才莫块,与前一次激活时緩存的行地址、体地址进行拼接,同时进4亍相应的时序转换,并由状态才几(StateMachine)控制译码单元(Decoder),将CSO~CS3全部不选通,以便采用SRAM接口对数据处理单元进行读操作;若当前为DMA控制器操作模式,将列地址送入时序转换(TimingTransfer)模块,与前一次激活时纟爰存的行地址、体地址进行拼接,同时进行相应的时序转换,并由状态才几(StateMachine)控制译码单元(Decoder),将CSO-CS3全部不选通,以便采用SRAM接口对DMA控制器进行读操作;若当前为内部存储器#:作模式,并由状态机(StateMachine)控制译码单元(Decoder),保持上一次激活操作时选通的CS0-CS3中的一个,以i"更对某一内部存储器进行读后预充操作。12.无操作保持当前操作模式,并由状态机(StateMachine)控制译码单元(Decoder),将CSO~CS3全部不选通。13.取消器件选中保持当前操作模式,并由状态机(StateMachine)控制译码单元(Decoder),将CSO~CS3全部不选通。14.进入低功耗模式在进入低功耗模式命令下进入片内存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CS0CS3全部选通,控制所有内部存储器进入低功耗^f莫式。15.出低功耗模式在出低功耗模式命令下进入片内存储器操作模式,由状态机(StateMachine)控制译码单元(Decoder),将CS0CS3全部选通,控制所有内部存储器退出低功耗模式。处理单元处理单元负责对本地DRAM存储体中的数据进行加速处理。处理单元可以是通用处理器、数字信号处理器、专用处理器或者微控制器。在最佳实施例中,我们采用了四个数字信号处理器作为处理单元,在其它的实施例中并不限于采用此类配置。存储器装置通过处理单元控制接口对处理单元内部的寄存器进行操作,这些寄存器包括但不限于处理单元控制寄存器、状态寄存器等。通过对处理单元内部寄存器的操作,数据处理系统中的主处理器可以启动处理单元开始执行、查询处理单元的当前状态等。处理单元的控制接口处理单元控制接口负责接收其它处理单元以及存储器装置接口对处理单元的控制与状态寄存器的访问。通过该接口处理单元可以访问到其他处理单元的状态和控制寄存器,从而提供了处理单元之间的互操作能力;另外,主处理器也可以通过该模块访问处理单元以及控制接口的状态和控制寄存器,从而提供了主处理器对处理单元的控制能力以及处理单元与主处理器的通信。处理单元控制接口的框架结构如图3所示。它主要由三个模块组成,仲裁器负责接收对处理单元以及控制接口的控制与状态寄存器的访问命令,并根据优先级策略进行仲裁。译码器用于对仲裁器输出的访问命令进行地址译码,以发送读写命令。控制接口的控制与状态寄存器主要用来保存处理单元与主处理器的通信命令。与处理单元控制接口连接的主接口中,与存储器装置接口的连接用于主处理器访问处理单元以及处理单元控制接口的状态和控制寄存器;与处理单元的连接接口主要用于处理单元访问其它处理单元以及处理单元控制接口的控制和状态寄存器。从接口中只有与处理单元的接口,其用来处理单元控制接口对处理单元的数据访问。所述的仲裁器是一个优先级选择仲裁模块。有两种方案可以实现该仲裁器。图3描述了一种较为简单的方案。即每次从请求信号中按照优先级或者预先策略选择读写命令,发送给译码器进行译码。一种较为复杂但性能为高的仲裁器结构如图4所示。由于不同的处理单元状态与控制寄存器以及处理单元控制接口的状态与控制寄存器是相互独立的,完全可以将对它们进行的读写访问并行起来。仲裁器首先作译码,只要是在不同的寄存器组访问就可以并行访问。当遇到两个以上的读写信号访问同一寄存器组时,则按照优先级策略进行选择:一,一路寄存器组。由于处理单元及其控制接口的控制状态寄存器是由操作系统运行时分配,所述的译码器首先需读取配置信息从而进行访问地址的译码。所述的控制与状态寄存器可以分布在处理单元的内部寄存器,也可以集中放在处理单元控制接口模块中。集中放在处理单元控制接口中的好处是可以减少主处理器对处理单元寄存器的访问次数。所述的控制与状态寄存器主要用于处理单元之间及其与主处理器之间的通信,包括处理单元操作寄存器、处理单元工作状态寄存器、处理单元数据传输请求寄存器以及数据传输状态寄存器。处理单元操作寄存器组如图5所示,为4个64位寄存器,其也可以通过32位寄存器实现。每个寄存器包括32位启动地址以及1位启动标志位,其余31位保留。处理单元工作状态寄存器如图6所示,为32位寄存器,其中每个处理单元占用两位,其它24位保留。两位中,一位表示是否计算完成,一位表示是否有数据请求。处理单元数据请求寄存器组如图7所示,为4个128位寄存器,其也可以通过32位寄存器实现。每个寄存器包括32位的源地址,32位的目的地址,以及32位的数据传输请求寄存器,另有32位保留。数据传输状态寄存器如图8所示,为32为寄存器,其中每个处理单元占用2位,其它24位保留。这两位用来表示主处理器响应处理单元的数据传输请求的结果状态00表示未完成,11表示已完成,01表示传输出现错误,IO保留。处理单元控制接口的信号都是按照类似SRAM的访问方式来实现。不过在处理单元对处理单元的进行访问的时候增加了GRANT信号,当没有应答时,处理单元应该重新发送访问命令。由于从存储器装置接口访问命令优先级最高,不会发生读写命令不响应的情况,因此不需要GRANT信号。具体的接口信号如图9所示。内部DRAM存储器负责存储数据处理系统的数据以及程序。本最佳实施例中集成4块各64KByte大小的eDRAM片内DRAM存储器。但片内DRAM存储器的大小、配置及实现工艺并不限于此。DR雄存储体控制器DRAM存储体控制器处理来自处理单元、DMA控制器、传输网络及DRAM存储装置接口的访问请求。所述的DRAM存储体控制器分为Stamp控制器、命令緩冲及命令解析接口。Stamp控制器主要负责处理单元、DMA控制器、传输网络访问协议到DRAM存储体访问协议的转换。Stamp控制器负责仲裁来自处理单元、DMA控制器、传输网络的访问,负责这些访问到存储体访问协议的时序转换,还负责监视来装置接口的访存命令。Stamp接口的工作状态分为空闲状态、激活状态、读写状态、正常充电状态、提前充电状态、重试状态。Stamp接口的工作流程是A、Stamp接口处于空闲状态,分别接收来自处理单元或顧A引擎的访存请求,如果处理单元请求有效而且没有监测到来自存储器装置接口的ACTIVE命令,进入仲裁状态;B、Stamp接口处理仲裁状态,对来自处理单元、固A控制器及传输网络的访问请求进行仲裁,如果没有检测到如果没有监测到来自存储装置接口的ACTIVE命令,那么进入激活状态,否则进入重试状态;C、Stamp接口处于激活状态,如果没有监测到来自存储装置接口的ACTIVE命令,那么发出DRAM激活命令,激活处理单元即将访问的DRAM存储行,进入读写状态,如果监测到来自存储器装置接口的ACTIVE命令,那么不发出任何命令,表示微处理单元的读写请求未执行完毕,进入重试状太.D、Stamp接口处于读写状态,如杲没有监测到来自存储器装置接口的ACTIVE命令,发出DRAM读写命令,进入正常充电状态,如果监测到来自存储器装置接口的ACTIVE命令,对所操作的存储行进行充电,进入提前充电状态;E、Stamp接口处于正常充电状态,发出DRAM充电命令,对第C步所操作的存储行进行充电,微处理单元的读写请求操作完毕,如果画A命令队列为空,则进入空闲状态,否则进入仲裁状态;F、Stamp接口处于提前充电模式,表明孩走处理单元的读写请求未执行完毕,等待充电完毕,进入重试状态;G、Stamp接口处于重试状态,等待监测到来自存储器装置接口的PRECHARGE命令执行完毕,准备好刚才未执行完毕的读写请求,进入激活状态。DMA控制器DMA控制器包括处理单元命令队列与装置接口命令队列。处理单元或装置接口分别向处理单元命令队列与存储装置接口命令队列写数据传输的命令字,如图7所示。DMA控制器分别解释命令字,向传输网络或Stamp发出访问数据命令。数据处理系统中主机请求数据转移的工作流程是A、数据处理系统中主机向存储器装置接口发送数据传输的命令包;B、装置接口解析数据传输命令包,将每个传输命令发送到传输地址对应的DMA控制器;C、DMA控制器緩沖数据传输命令至存储装置接口命令队列;D、DMA控制器解析数据传输命令,向传输网络或Stamp发出访问数据命令。数据处理系统中处理单元请求数据转移的工作流程是A、处理单元发送数据传输命令给DMA控制器;B、DMA控制器将数据传输命令緩沖至处理单元命令队列;C、画A控制器解析数据转移命令,向传输网络或Stamp发出访问数据命令。本发明涉及一种具有分布存储结构的具有数据处理能力的DRAM存储装置,在DRAM存储器内部提供了处理能力,采用现有的DRAM存储器接口及协议,可以在不进行任何硬件改动的基础上集成到现有数据处理系统。采用本发明提供的装置操作方法,可广泛应用于任何采用DRAM存储器的数据处理系统,作为便携式数据处理系统、手持式数据处理系统、个人电脑、服务器、工作站的外存储器,即提供通用的程序和数据存储能力,又提供对数据处理的本地加速,具有性能高、功耗低、应用方便等优点。权利要求1、一种基于分布存储结构的具有数据处理能力的DRAM装置,包括存储器装置接口、控制接口、处理单元、DRAM存储体、通信网络、DRAM存储体控制器、DMA控制器,存储器装置接口用来和外部存储器总线交互数据,同时与装置内的DRAM存储控制器及DMA控制器连接,DMA控制器、处理单元与DRAM存储体控制器通过通信网络连接,内部DRAM存储体控制器同时还连接内部DRAM存储器;存储器装置接口,负责处理外部主机发送的各种访存命令,译码选择DRAM存储体、处理单元的状态、控制寄存器或DMA控制器,此外,还接收其它DRAM操作命令,传送给对应的DRAM存储体;控制接口,接收存储器装置接口或其它处理单元对处理单元控制与状态寄存器的访问;处理单元,每个处理单元分别对应各存储体,作为装置中具有数据处理能力的部件,起到了加速数据处理系统各种应用的效果;DRAM存储体,负责数据缓存;通信网络,负责装置中各个DRAM存储体间的通信,处理器单元仅有权访问本地的DRAM存储体,访问其它DRAM存储体中的数据需要将它们搬迁至本地DRAM存储体;DRAM存储体控制器,负责来自存储器装置接口、通信网络、DMA控制器及处理单元的访问请求进行仲裁,保证存储器装置接口的无阻塞访问;DMA控制器,处理单元或存储器装置接口发送数据转移命令给DMA控制器,DMA控制器解析命令,负责控制数据转移操作。2、根据权利要求1所述的基于分布存储结构的具有数据处理能力的DR扁装置,其特征在于所述DRAM存储器装置接口包括所述数据处理系统主处理单元与具有数据处理能力的DRAM装置之间交换信息的通道为闪存(FLASH)、静态随机存储器(SRAM)、同步动态随机存储器(SDRAM)、双倍速率同步动态随机存储器(DDR)、第二代双倍速率同步动态随机存储器(DDR2)、第三代双倍速率同步动态随机存储器(DDR3)、第二代图形专用双倍速率同步动态随机存储器(GDDR2)、第三代图形专用双倍速率同步动态随机存储器(GDDR3)接口标准规定的时序。3、根据权利要求1所述的的基于分布存储结构的具有数据处理能力的DRAM装置,其特征在于所述的存储器装置包括至少一个存储体,每个存储体分别对应一个或者两个以上具有计算功能的处理单元,所述的处理单元包括通用处理器、数字信号处理器或微控制单元。4、根据权利要求3所述的基于分布存储结构的具有数据处理能力的DRAM装置,其特征在于所述的处理单元为加速某类应用的专用处理器。5、根据权利要求1所述的基于分布存储结构的具有数据处理能力的DRAM装置,其特征在于所述的DRAM存储装置内部集成一个或两个以上DRAM存储体。全文摘要本发明涉及一种基于分布存储结构的具有数据处理能力的DRAM装置,包括包括存储器装置接口、控制接口、处理单元、DRAM存储体、通信网络、DRAM存储体控制器、DMA控制器,存储器装置接口用来和外部存储器总线交互数据,同时与装置内的DRAM存储控制器及DMA控制器连接,DMA控制器、处理单元与DRAM存储体控制器通过通信网络连接,内部DRAM存储体控制器同时还连接内部DRAM存储器。本发明优点在于不对数据处理系统中其它硬件进行改动,可以作为普通存储器使用,也可以利用程序控制具有数据处理能力的存储装置的数据处理单元,对装置内部的数据加速处理,起到显著提高整个数据处理系统性能的效果。文档编号G06F3/06GK101216751SQ20081004672公开日2008年7月9日申请日期2008年1月21日优先权日2008年1月21日发明者葵戴申请人:葵戴
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1