一种可信安全仿真计算机的安全组件的制作方法

文档序号:12177862阅读:283来源:国知局

本发明涉及一种仿真计算机的组件,具体涉及一种可信安全仿真计算机的安全组件,属于计算机配件技术领域。



背景技术:

数字仿真计算机是现代仿真系统的基础与核心,在导弹、火箭等重大型号任务的实时半实物仿真中发挥着巨大的作用;目前,数字仿真计算机主要包括两类,即基于多处理机的专用仿真计算机系统和基于高档微机及工作站的通用仿真计算机系统;与专用仿真计算机系统相比,通用仿真计算机系统支持的软硬件资源丰富、价格便宜、界面友好、易于扩展和使用。随着计算机技术、微电子技术的迅速发展,基于通用计算机平台的仿真计算机的研究、开发和应用受到了人们的广泛关注。

数字仿真计算机最突出的特点是实时性,这是通用仿真计算机系统研究中必须首先关注和解决的问题。目前,通用仿真计算机的实时性研究主要包括帧时间稳定性控制、帧循环实时调度、内存控制、I/O驱动程序实时控制四个方面。实时性的研究推动了通用仿真计算机的应用,为专用仿真计算机全部功能在通用仿真计算机平台上的实现提供了较好的技术基础,是仿真计算机研究人员一直关注的研究重点。然而,作为仿真系统中的核心设备,通用仿真计算机的安全性研究却未受到相应程度的重视,致使其面临着诸多的安全隐患:用户身份缺乏有效可靠的认证机制,用户能够轻易进入仿真计算机;关键数据文件和程序的访问缺乏有效授权,可被用户随意访问修改;机密信息没有实施保护,容易被窃取和篡改;数据存储设备丢失和被盗后可被非法使用等。为解决上述安全问题,本文提出了一种集终端安全防护、数据安全存储于一体的可信安全仿真计算机的安全组件。



技术实现要素:

(一)要解决的技术问题

为解决上述问题,本发明提出了一种可信安全仿真计算机的安全组件,具有对各种密钥、安全策略、审计日志等数据提供存储保护的功能。

(二)技术方案

本发明的可信安全仿真计算机的安全组件,包括NIOS II嵌入式软核处理器,及与NIOS II嵌入式软核处理器电连接的存储器、算法引擎、电源检测装置、随机数生成器和数据缓存器;所述数据缓存器电连接有LPC总线接口的一端;所述存储器包括ROM存储器、FLASH ROM存储器及SRAM存储器;所述算法引擎由AES算法引擎、RSA算法引擎及SHA1算法引擎组成。

进一步地,所述LPC总线接口的另一端电连接有南桥芯片。

(三)有益效果

与现有技术相比,本发明的可信安全仿真计算机的安全组件,通过LPC总线接口与南桥芯片电连接,从而与主板连接,通过硬件级的加密和解密引擎以及随机数发生器对数据进行加密和解密运算,并具有对各种密钥、安全策略、审计日志等数据提供存储保护的功能。

附图说明

图1是本发明的整体结构示意图。

具体实施方式

如图1所示的一种可信安全仿真计算机的安全组件,包括NIOS II嵌入式软核处理器,及与NIOS II嵌入式软核处理器电连接的存储器1、算法引擎4、电源检测装置2、随机数生成器3和数据缓存器6;所述数据缓存器6电连接有LPC总线接口5的一端;所述存储器1包括ROM存储器、FLASH ROM存储器及SRAM存储器;所述算法引擎4由AES算法引擎、RSA算法引擎及SHA1算法引擎组成。

所述LPC总线接口5的另一端电连接有南桥芯片(未图示)。

上面所述的实施例仅仅是对本发明的优选实施方式进行描述,并非对本发明的构思和范围进行限定。在不脱离本发明设计构思的前提下,本领域普通人员对本发明的技术方案做出的各种变型和改进,均应落入到本发明的保护范围,本发明请求保护的技术内容,已经全部记载在权利要求书中。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1