一种用于可编程器件的降低时钟偏移的方法与流程

文档序号:15081525发布日期:2018-08-04 10:36阅读:来源:国知局

技术特征:

1.一种用于可编程器件的降低时钟偏移的方法,其特征在于,将芯片时钟分为第一时钟层次和若干个第二时钟层次,第一时钟层次和第二时钟层次均采用单向鱼骨型时钟走线,其中,第一时钟层次为垂直时钟走线,第二时钟层次均为水平时钟走线,第一时钟层次与时钟源相连,第一时钟层次通过多路选择器MUX或时钟缓冲器与第二时钟层次相连,第二时钟层次的时钟通过时钟缓冲器与若干个时钟负载相连,近时钟源端的时钟缓冲器的单元延迟比远时钟源端的时钟缓冲器的单元延迟大,时钟缓冲器之间的单元延迟差等于对应时钟之间的走线延迟。

2.根据权利要求1所述的用于可编程器件的降低时钟偏移的方法,其特征在于,时钟源和第一时钟层次之间设置锁相环。

3.根据权利要求1所述的用于可编程器件的降低时钟偏移的方法,其特征在于,时钟缓冲器中设置时钟控制使能。

4.根据权利要求1所述的用于可编程器件的降低时钟偏移的方法,其特征在于,时钟缓冲器为可编程控制的时钟缓冲器。

5.根据权利要求1所述的用于可编程器件的降低时钟偏移的方法,其特征在于,时钟负载为寄存器或锁存器或存储器。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1