一种抗静电干扰的LVDS电路系统的制作方法

文档序号:12118288阅读:来源:国知局

技术特征:

1.一种抗静电干扰的LVDS电路系统,其特征在于,包括驱动器和接收器,所述驱动器的正信号输出端和所述接收器的正信号输入端连接,所述驱动器的负信号输出端和所述接收器的负信号输入端连接;还包括:

两个比较器,一者的正极与所述驱动器的正信号输出端连接,另一者的正极与所述驱动器的负信号输出端连接,两者的负极均与基准电压连接,所述基准电压为所述驱动器的正信号输出端和负信号输出端两者输出电压之和的平均值;

异或门芯片,包括两个信号输入端,两个所述信号输入端中一者与一所述比较器的信号输出端连接,另一者与另一所述比较器的信号输出端连接;

控制器,根据所述异或门芯片的输出信号控制所述接收器接受或丢弃所述驱动器传输的当前信号;

所述异或门芯片输出高电平信号,所述控制器控制所述接收器接受当前信号;所述异或门芯片输出低电平信号,所述控制器控制所述接收器丢弃当前信号。

2.如权利要求1所述的LVDS电路系统,其特征在于,所述控制器包括:

采集模块,采集所述异或门芯片的输出信号;

判断模块,判断所述异或门芯片的输出信号为高电平或是低电平;

触发模块,触发所述接收器接受或丢弃所述驱动器传输的当前信号。

3.如权利要求1或2所述的LVDS电路系统,其特征在于,两个所述比较器均为高速比较器。

4.如权利要求1或2所述的LVDS电路系统,其特征在于,所述驱动器的正信号输出端和负信号输出端中一者的输出电压为1.35V,另一者的输出电压为1.05V。

5.如权利要求1或2所述的LVDS电路系统,其特征在于,所述驱动器的正信号输出端和负信号输出端两者输出电压振幅相同,相位相反。

6.如权利要求1或2所述的LVDS电路系统,其特征在于,所述驱动器的正信号输出端和负信号输出端两者输出的正向过冲电压均大于所述基准电压,或者所述驱动器的正信号输出端和负信号输出端两者输出的反向过冲电压均小于所述基准电压,所述异或门芯片输出低电平信号。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1