具有PCIE和GPRS接口的复数乘乘运算装置的制作方法

文档序号:12004596阅读:来源:国知局

技术特征:

1.一种具有PCIE和GPRS接口的复数乘乘运算装置,其特征在于:具有:

对装置进行控制的FPGA电路;

PCI Express电路;该电路的输出端接FPGA电路的输入端;

无线通信电路,该电路的输入端接FPGA电路的输出端。

2.根据权利要求1所述的具有PCIE和GPRS接口的复数乘乘运算装置,其特征在于所述的FPGA电路为:集成电路U3的B2脚、A1脚、C3脚、B3脚、A3脚、C4脚、B4脚、A4脚、C5脚、B5脚、C6脚、A5脚、A6脚、A7脚、B7脚、C7脚、A8脚、A9脚、A10脚、C8脚、C9脚接PCI Express电路,集成电路U3的E1脚接晶振Y2的4脚,集成电路U3的H2脚、J2脚、H3脚、J1脚接连接器J1的5脚~2脚,集成电路U3的J4脚、K4脚接无线通信电路,集成电路U3的E7脚、F4脚、E4脚、G4脚、G6脚、F7脚、D6脚、D4脚接3V电源,集成电路U3的E5脚、G5脚、G7脚、F6脚、D7脚、D5脚、E6脚、F5脚接地,晶振Y2的3脚接地、1脚接3V电源,连接器J1的1脚接地;集成电路U3的型号为EPM240F100C4,晶振Y2的型号为JHY50M。

3.根据权利要求1所述的具有PCIE和GPRS接口的复数乘乘运算装置,其特征在于所述的无线通信电路为:连接器J2与外部SIM9000A模块连接,同时连接器J2的6脚和5脚接集成电路U3的J4脚和K4脚、2脚和7脚接地、1脚接5V电源。

4.根据权利要求1所述的具有PCIE和GPRS接口的复数乘乘运算装置,其特征在于所述的PCI Express电路为:集成电路U1的21脚和20脚接集成电路U2的1脚和2脚、17脚接晶振Y1的一端和电容C1的一端、18脚接晶振Y1的另一端和电容C2的一端、62脚通过电阻R1接地、63脚通过电阻R2接地、11脚和12脚接连接器P1的14脚和15脚、15脚接电容C3的一端、14脚接电容C4的一端、5脚和6脚接连接器P1的24脚和23脚、10脚通过电阻R3接地、1脚接电容C5的一端和连接器P1的26脚,集成电路U1的57脚~60脚、39脚~46脚、26脚~22脚、34脚、53脚、27脚、50脚依次接集成电路U3的B2脚、A1脚、C3脚、B3脚、A3脚、C4脚、B4脚、A4脚、C5脚、B5脚、C6脚、A5脚、A6脚、A7脚、B7脚、C7脚、A8脚、A9脚、A10脚、C8脚、C9脚,集成电路U1的2脚、19脚、49脚接3V电源,集成电路U1的4脚、32脚、47脚、7脚、13脚接1.8V电源,集成电路U1的3脚、8脚、9脚、16脚、33脚、48脚、56脚、61脚接地,集成电路U2的电源端接3V电源、地端接地,电容C1、电容C2、电容C5的另一端接地,连接器P1的21脚接电容C3的另一端、20脚接电容C4的另一端,连接器P1的8脚、27脚、28脚、10脚接3V电源,连接器P1的1脚、2脚、34脚、35脚接12V电源的正极,连接器P1的4脚、7脚、13脚、16脚、18脚、19脚、22脚、25脚、33脚接地;集成电路U1的型号为CH382SSP、集成电路U2的型号为AT24C02。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1